SU744578A1 - Устройство дл управлени режимом обмена мажориторно-резервированной системы - Google Patents

Устройство дл управлени режимом обмена мажориторно-резервированной системы Download PDF

Info

Publication number
SU744578A1
SU744578A1 SU782579688A SU2579688A SU744578A1 SU 744578 A1 SU744578 A1 SU 744578A1 SU 782579688 A SU782579688 A SU 782579688A SU 2579688 A SU2579688 A SU 2579688A SU 744578 A1 SU744578 A1 SU 744578A1
Authority
SU
USSR - Soviet Union
Prior art keywords
signal
exchange
channels
majority
channel
Prior art date
Application number
SU782579688A
Other languages
English (en)
Inventor
Василий Дмитриевич Боев
Анатолий Федосьевич Иванов
Владимир Владимирович Шкода
Original Assignee
Военная Артиллерийская Ордена Ленина Краснознаменная Академия Им.М.И.Калинина
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Военная Артиллерийская Ордена Ленина Краснознаменная Академия Им.М.И.Калинина filed Critical Военная Артиллерийская Ордена Ленина Краснознаменная Академия Им.М.И.Калинина
Priority to SU782579688A priority Critical patent/SU744578A1/ru
Application granted granted Critical
Publication of SU744578A1 publication Critical patent/SU744578A1/ru

Links

Landscapes

  • Hardware Redundancy (AREA)

Description

того, блоки эаданй 14 режимов обмена двух других каналов не получают информации о неработоспособности третьего канёша, что приводит к обмену двгух исправййх каналов с неработоспособным .
Из известных устройств наиболее близким по технической сущности к изобретению  вл етс  устройство 4. Это устройство содержит дешифратор, выходы которого соединены со входами соответствующих элементов ИЛИ, а входы - с выходами регистра, блок запрета режимов обмена, счетчик сбоев и блок анализа, йервый и второй входы которого соединены с соответствующими выходами регистра и дешифратора, а ьыходы - с первыми входами регистра , счетчика сбоев и блока запрета режимов обмена, второй вход регистра св зан с выходом счетчика сбоев , второй вход блока запрета режимов обмена - с соответствующим входом регибтра , а третий, четвертый и п тый входы - с соответствующими выходами дешифратора.
Недостатком устройства  вл етс  то, что проверка работоспособности мажоритарно-резервированной системы осуществл етс  только в специальном режиме проверки, что требует отключение из рабочего режима, а стало, быть, снижает производительность системы. Второй.недостаток заключаетс  в отсутствии посто нного контол , что допускает функционирование ажоритарно-резервированной системы межпроверочном периоде при наличии акой либо неисправности, а э.то сниает надежность работы системы. Кроме ого, устройство  вл етс  сложным.
Цель изобретени  - повышение надежности и производительности устройства .
Поставленна  цель достигаетс  тем, что в устройство, содержащее в каждом канале управл емый мажоритарный блок, соединенный с управл емыми мажоритарными блоками других каналов, и группу счетчиков, сбоев, в каждый канал введены запоминающий элемент и схема сравнени , входы схемы сравени  соединены с управл емым мажоритарным блоком, с выходом управл емого мажоритарного блока и с первыми ыходс1Ми группы счетчиков сбоев, вторые выходы которых через запоминающий элемент св заны соответственно со входами управл емого мажоритарного блока, выходы схемы сравнени  подключены соответственно ко.входам группы счетчиков сбоев,
Это позвол ет осуществить непреывный (без переключени  в режим проверки) и посто нный контроль мажоитарно-резервированной системы.
На чертеже изображена схема устбЙства ,
Логическа  часть схемы раскрыта дл  одного канала мажоритарно-резервированной системы. Дл  остальных каналов схемы аналргичны, Мажоритарно-резервированна  система содержит управл емые мажоритарные блоки 1, 2 3, выполненные на элементах И 4 - 7 НЕ 8 и ИЛИ 9, блок 10 управлени  режимов и шины 11, 12, 13 обмена; блок управлени  режимом содержит запоминающий элемент 14, схему 15 сравнени  и группу счетчиков 16 сбое
Схема 15 сравнени  построена на элементе ИЛИ 17 и элементах 18 - 184 запрета, а группа счетчиков 16 сбоев включает счетчики 19 - 19 сбоев.
Рассмотрим работу устройства дл  первого канала.
При наличии на выходах всех трех каналов кодовых cигнaJ oв О, а также в момент паузы между кодовыми сигналами, элементы 18 - 18 запрета схемы 15 сравненни  на выходе сигналов не вырабатывают. Счетчики 19 - 19 сбоев наход тс  в таком состо нии, что с их выходов сигналы на запоминающие входы элементов .18 - 184 не поступают, С других выходов счетчиков 19 - 19 на запоминающий элемент 14 (например, многоустойчивый триггер) поступают сигналы, которые удерживают его в состо нии, обеспечивающем обмен каналов . При этом сигналы обмена проход т через элементы И 4, 6, 7,
При наличии на выходах всех трех
устканалов кодовых сигналов
ройство работает аналогично. Следует отметить, что в этом случае на
18 - 18 разрешающие входы элементов поступает сигнал с выхода элемента ИЛИ 17, а на запрещающие входы подаютс  сигналы с выходов каналов. На выходах элементов 18 - 18 сигналы отсутствуют.

Claims (4)

  1. При неисправности, заключающейс  в отсутствии кодового сигнала одного из каналов, например 1-го, сигнал с элемента ИЛИ 17 поступает на разрешающий вход элемента. 18 запрета и вызывает срабатывание последнего , В счетчике 19/, фиксируетс  первый сбой, а состо ние его выходов не мен етс . При очередном по влении кодовых сигналов j на выходах всех трех каналов (через любое число тактов) сигнал на выходе элемента 18 не вырабатываетс . Сигнал с элемента ИЛИ 17 поступает на счетчик 19 и устанавливает его в исходное состо ние. Один сбой считаетс  случайным. Если же при очередном 0 по влении кодовых сигналов «i сигнал на выходе 1-го канала снова отсутствует, то элемент 18. вырабатывает сигнал, В счетчике 19 фиксируетс  второй сбой. На выходе счетчика 19. по вл етс  сигнал, который подаетс  на запрещающий вход элемента 18/, запреща  его срабатывание при поступлении последующих сигналов с элемента ИЛИ 17. На другом выходе счетчика 19 сигнал Teniepb отсутствует. Состо ние элемента 14 измен етс  таким образом , что запрещаетс  обмен неработоспособного I канала с исправными II и III каналами, т.е. запрещаетс  прохождение сигналов обмена через элементы И 6, 7. Сигналы обмена II и III каналов проход т через элемент И 4. Одновременно информируютс  о неработоспособности I канала два других канала, где также ;исключаетс  обмен неработоспособного I канала с исправными II и III (цепи сигналов информации не показаны ) . При неисправности двух каналов, например II и III, не будут вырабаты ватьс  высокие уровни на выходах счё чиков 19 - 19j. Состо ние запоминаю щего элемента 14 измен етс  таким образом, что запрещаетс  прохождение сигналов обмена через элементы И 4, б, 7. Сигнал обмена I канала проходи через элемент И 5. При неисправности первого управл емого мажоритарного блока на выход счетчика по вл етс  нулевой сигнал, который измен ет состо ние элемента 14 таким образом, что элементы И 4, 5, 6, 7 не готовы к работе по одному из входов. Этим производитс  отключе ние блока 1. Дл  задани  различных режимов Обмена программным или иным путем изме н етс  состо ние элемента 14 (цепи сигналов на чертеже не показаны), Использование изобретени  позвол ет повысить надежность функциониров НИН мажоритарно-резервированной сиатемы путем автоматической перестройки на исправные элементы при осуществлении непрерывного контрол , без снижени  производительности системы. Формула изобретени  Устройство дл  управлени  режимом обмена мажоритарно-резервированной системы, содержащее в каждом канале управл емый мажоритарный блок, соединенный с управл емыми мажоритарными блоками других каналов, и группу счетчиков сбоев, отличающеес   тем, что, с целью повышени  надежности и производительности, в каждый канал его введены запоминающий элемент и схема сравнени , входы схемы сравнени  соединены с управл емым мажоритарным блоком, с выходом управл емого мажо йтарного блока И с первыми выходами группы счетчиков сбоев, вторые выходы которых через запоминающий элемент соединены соответственно со входами управл емого мажоритарного блока, выходы схемы сравнени  подключены соотвёт- ственно ко входс1М группы счетчиков сбоев. Источники информации, прин тые во внимание при экспертизе 1.Автсфское свидетельство СССР 308430, кл. G Об F 15/16, 1970.
  2. 2.Авторское свидетельство СССР 357694, кл. Н 05 К 10/00, 1970.
  3. 3.Авторское свидетельство СССР № 413485, кл. G 06 F 11/00, 1971.
  4. 4.Авторское свидетельство СССР № 564637, кл. G 06 F 11/00, 1977 (прототип).
SU782579688A 1978-02-13 1978-02-13 Устройство дл управлени режимом обмена мажориторно-резервированной системы SU744578A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782579688A SU744578A1 (ru) 1978-02-13 1978-02-13 Устройство дл управлени режимом обмена мажориторно-резервированной системы

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782579688A SU744578A1 (ru) 1978-02-13 1978-02-13 Устройство дл управлени режимом обмена мажориторно-резервированной системы

Publications (1)

Publication Number Publication Date
SU744578A1 true SU744578A1 (ru) 1980-06-30

Family

ID=20748912

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782579688A SU744578A1 (ru) 1978-02-13 1978-02-13 Устройство дл управлени режимом обмена мажориторно-резервированной системы

Country Status (1)

Country Link
SU (1) SU744578A1 (ru)

Similar Documents

Publication Publication Date Title
SU744578A1 (ru) Устройство дл управлени режимом обмена мажориторно-резервированной системы
RU2347264C2 (ru) Трехэлементное мажоритарное устройство резервирования
RU2264648C2 (ru) Резервированная двухпроцессорная вычислительная система
SU1103373A1 (ru) Мажоритарно-резервированное устройство
SU1578723A1 (ru) Устройство дл контрол и резервировани информационно-измерительной системы
SU1086432A2 (ru) Устройство дл управлени режимом обмена мажоритарно-резервированной системы
SU826336A1 (ru) Однородна вычислительна среда
SU811262A1 (ru) Устройство дл контрол дешифратора
SU1040632A1 (ru) Устройство дл управлени реконфигурацией резервированной системы
SU1096768A1 (ru) Многоканальное устройство дл управлени переключением резерва
SU955072A1 (ru) Устройство дл проверки функционировани логических схем
SU383047A1 (ru) Устройствю для переключения каналов вычислительной системы
SU618875A1 (ru) Трехканальное резервированное устройство
SU1037256A1 (ru) Устройство дл выбора работоспособной структуры вычислительного комплекса
SU907887A1 (ru) Устройство дл контрол резервированного генератора
SU849572A1 (ru) Устройство дл индикации отказовВ РЕзЕРВиРОВАННыХ СиСТЕМАХ
SU847322A1 (ru) Трехканальное мажоритарное устройство
SU642709A2 (ru) Мажоритарно-резервированное устройство
SU470810A1 (ru) Устройство дл обнаружени ошибок в контрольном оборудовании
SU1102068A1 (ru) Резервированное устройство
SU496560A1 (ru) Адаптивное резервированное устройство
SU951312A1 (ru) Устройство дл контрол логических блоков
RU2481619C1 (ru) Устройство резервирования
SU807511A1 (ru) Многоканальное резервированноеуСТРОйСТВО
SU443382A1 (ru) Однородна вычислительна среда