SU738128A1 - Умножитель частоты следовани периодических сигналов - Google Patents

Умножитель частоты следовани периодических сигналов Download PDF

Info

Publication number
SU738128A1
SU738128A1 SU772559293A SU2559293A SU738128A1 SU 738128 A1 SU738128 A1 SU 738128A1 SU 772559293 A SU772559293 A SU 772559293A SU 2559293 A SU2559293 A SU 2559293A SU 738128 A1 SU738128 A1 SU 738128A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
pulse
inputs
frequency
Prior art date
Application number
SU772559293A
Other languages
English (en)
Inventor
Геннадий Михайлович Степанов
Сергей Анатольевич Соколов
Original Assignee
Предприятие П/Я Р-6378
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6378 filed Critical Предприятие П/Я Р-6378
Priority to SU772559293A priority Critical patent/SU738128A1/ru
Application granted granted Critical
Publication of SU738128A1 publication Critical patent/SU738128A1/ru

Links

Landscapes

  • Measurement Of Unknown Time Intervals (AREA)

Description

Изобретение относитс  к электроизмерительной технике и может использоватьс  в система измерени  частоты. Известен умножитель частоты следовани  пе риодических сигналов, содержащий входной и выходной формирователи, блок управлени , счетчики импульсов, делители частоть, блоки переноса и запоминаюидай ретастр 1. Недостатком описанного умножител   вл етс  значительна  погрешность преобразовани  частоты. Боле близким по технической сущности к устройству по изобретению  вл етс  умножитель частоты следовани  периодических сигналов , содержащий делитель опорной частоты, счетчики импульсов, входной и выходной формирователи , запоминающие регистры, блок унравлени , блоки переноса, злементъ совпадейи , линии задержки, злеменг ИЛИ, триггер 2 Недостатком данного умножител   вл етс  ограниченна  точность преобразовани  нри громоздком оборудова си , что определ ет и огра ниченную надежносп. устройства. Целью изобретени   вл етс  повышение точности и наженоста работы устройства. , - С этой целыр в умНожит елб «встоты следовани  периодических сигналов, содержащий блок управлени , первый выход которого соединен с первыми входами делител  импульсов опорной частоты и- счетчика импульсов, второй вход которого подключен к выходу делител  импульсов , второй выход - с управл ющими входами блоков переноса, входы первого из которьи соединены с выходами делител  импульсов опорйой частоты, входы второго - с выходами счетчика импульсов, а выходы блоков переноса подключены к входам соответственно первого и второго запоминающих регистров, выходы второго из которых соединены с входами первого преобразовател  частоты импульсов, блок задержки , второй преобразователь частоты импульЬов , на вход которого подан сигнал опорной частоты, триггер, элемент ИЛИ и ключи, введен дополнительный триггер, первый вход которого через второй преобразователь частоты импульсов соедИнён с вторым вхо делител  импульсов опорной частоты и с первым входом ; 3 .,.;....; ..,... баока управлени , второй вход которого подключён к тине входного сигнала, а выход с первы ш входами блока задержки и первого ключа, второй вход которого соединен с первы выходом блока задержки, второй выход котор го соединен с первым входом первого преобра зовател  частоты импульсов, выход которого подключен к второму входу блока задержки и первому входу триггера, второй вход которого соединен с третьим входом блока задержки, вторым входом дополнительного триггера и выходом второго ключа, первый вход которого соединен с выходом триггера, а второй - с выходом первого ключа через элемент ИЛИ, второйвход кторого подключен к второму входу первого преобразовател  частоты импуль сов и к третьему выходу блока управлени . Структурна  электрическа  схема устройств 1фиведена на чертеже.; Умножитель частоты следовани  сигналов содержит блок 1 управлени , делитель 2 импу сов опорной частоты, счетчик 3 импульсов, блоки 4 и 5 переноса, запоминающие регистры 6 и 7 первый и второй преобразователи часто ты импульсов 8 и 9, в качестве которых испо зуютс  делители частоты импульсов, блок 10 задержки, триггер 11, дополнительный триггер 12, первьш, второй ключи 13 и 14, элемент 15 ИЛИ, генератор 16 импульсов опорно частоты. Входна  частота делител  2 импульсов опор ной частоты выбираетс  из соотношени  5.()« где f /ion;c тп cooTBeTctBeHHO наибольша  , и наименьша  частоты преобраз емого диапазона; ffl- частота опорных импульсов; г- число разр дов счетчика 3 иМ пульсов; К- коэффидаент умножени  устройства и пересчета делител  ; - 2. - Выходную частоту генератора 16 следует выбирать, из требуемой Д}ГСКретности преобразовани  сГТу, котора  дл  предлагаемого устройства: Должна удойлетвор ть соотно пюние V-г U): , L9.rOT где TO - период опорной частоты. Дл  описываемого устройства вследствие наличи  триггера 12, включенного последовательно с генератородл 16, выходна  частота генератора 16 должна быть равна fг 2nfo, где п удовлетвор ет вход преобразовател  8 с регулируемым коэффициентом пересчета, равным ( Tgl, код которого записан в регистре 7.. В pesynbTafe перибд следовани  сигналов на выходе преобразовател  8 стано . , витЬ  равным ., т.е. требуемому периоду умноженной частоты с точностью до остатка К Тх/кТо|, Коррекци  результата на величину остатка ,/K TO производитс  путем задержки каждого выходного импульса устройства на, врем  пп т котора  производитс  блоком 10 задержки и дополнительными триггером 12 и ключом. 13. Хдесь m - целое . где п удовлетвор ет .соотношению (2). Указанна  задержка позвол ет уменьшить ошибку воспроизведени  остат1са до величины не превосход щей То/2п. Формула-изобретени  Умножитель частоты следовани  периодических сигналов, содержащий блок управлени , первый выход которого соединен с первыми входами делител  импульсов опорной частоты и счетчика импульсов, второй вход которого подключен к. выходу делител  импульсов, второй выход - с управл ющими входами блоков переноса, вход первого из которых соединен с выходом делител  импульсов опорной частоты, вход второго - с выходом счетчика импульсов , а выходы блоков переноса подключены к входам соответственно первого и второго запоминающих регистров, выходы второго из которых соединены с входами первого преобразовател  частоты илшульсов блока задержки, второй преобразователь частоты импульсов,ина входкоторого подан сигнал опорной частоты, триггер, элемент ИЛИ и ключи, отличающийс  . тем, что, с целью повьшени  точности и надежности работы устройства, в него введен дополнительный триггер, первый вход которого через второй преобразователь частоты импульсов соединен свторым входом делител  импульсов опорной частоты к с первымвходом блока управлени , второй вход которого подключен к Шине входного сигнала, а выход с первыми входами блока задержки и первого ключа, второй вход которого соединен с первым выходом блока задержки, второй выход которого соединен с первым входом первого преобразовател  частоты импульсов, выход которого подключен к второму входу блока задержки и первому входу триггера, второй вход которого соединен с 1ретьим входом блока задерЖ1си, вторым входом дополнительного триггера и выходом второго ключа, первый вход которого соединен с выходом триггера, а второй - с выходом первого. ключа через элемент ИЛИ, второй вход которого подключен к второму входу первого преобразо573812 6
вател  частоты импульсов и к третьему выхо-Ь Авторское свидетельство СССР № 357668,
оу блока управлени .кп.- Н 03 К 5/01, 09.03.71.
Источники информации,2. Авторское сввдетельство СССР N 544112,.
прин тые во внимание при экспертизекл. Н ОЗ К 5/01,01.12.75.

Claims (1)

  1. Формула и зобрет .
    Умножитель ких сигналов, первый выход входами делителя импульсов опорной частоты и счетчика импульсов, второй вход которого подключен к. выходу делителя импульсов, второй выход — с управляющими входами блоков переноса, вход первого из которых соединен с выходом делителя импульсов опорной частоты, вход второго - с выходом счетчика импульсов, а выходы блоков переноса подключены к входам соответственно первого и второго запоминающих регистров, выходы второго из которых соединены с входами первого преобразователя частоты импульсов блока задержки, второй преобразователь частоты импульсов,, на вход которого подан сигнал опорной частоты, триггер, элемент ИЛИ и ключи, отличающийс я. тем, что, с целью повышения точности и надежности работы устройства, в него введен дополнительный триггер, первый вход которого через второй преобразователь частоты импульсов соединен с' вторым входом делителя импульсов опорной частоты и с первым'входом блока управления, второй вход которого подключен к шине входного сигнала, а выход с первыми входами блока задержки и первого ключа, второй вход которого соединен с первым выходом блока задержки, второй выход которого соединен с первым входом первого преобразователя частоты импульсов, выход которого подключен к второму входу блока задержки и первому входу триггера, второй вход которого соединен с 1ретьим входом блока задержки, вторым входом дополнительного триггера и выходом второго ключа, первый вход которого соединен с выходом триггера, а второй - с выходом первого. ключа через элемент ИЛИ, второй вход которого подключен к второму входу первого преобразо-
    7381И вателя частоты импульсов и к третьему выходу блока управления.
SU772559293A 1977-12-26 1977-12-26 Умножитель частоты следовани периодических сигналов SU738128A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772559293A SU738128A1 (ru) 1977-12-26 1977-12-26 Умножитель частоты следовани периодических сигналов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772559293A SU738128A1 (ru) 1977-12-26 1977-12-26 Умножитель частоты следовани периодических сигналов

Publications (1)

Publication Number Publication Date
SU738128A1 true SU738128A1 (ru) 1980-05-30

Family

ID=20739885

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772559293A SU738128A1 (ru) 1977-12-26 1977-12-26 Умножитель частоты следовани периодических сигналов

Country Status (1)

Country Link
SU (1) SU738128A1 (ru)

Similar Documents

Publication Publication Date Title
US3992970A (en) Electronic musical instrument
SU738128A1 (ru) Умножитель частоты следовани периодических сигналов
SU756618A1 (ru) Преобразователь тоты следования периодических импульсов1
SU1684708A2 (ru) Устройство дл измерени мощности
SU744997A2 (ru) Счетчик частоты
SU744973A1 (ru) Преобразователь код-фаза
SU982014A1 (ru) Адаптивный вычислитель оценки математического ожидани
SU744977A1 (ru) Преобразователь частоты в код
SU661812A2 (ru) Устройство дл изменени частоты следовни импульсов
SU786009A2 (ru) Управл емый делитель частоты
SU930021A2 (ru) Цифровой термометр
SU938196A1 (ru) Фазосдвигающее устройство
SU928353A1 (ru) Цифровой умножитель частоты
SU1019466A1 (ru) Устройство дл функционального преобразовани частотных сигналов
SU1045155A1 (ru) Цифровой фазометр
SU542338A1 (ru) Умножитель частоты следовани периодических импульсов
SU744948A1 (ru) Устройство дл задержки импульсов
SU736370A1 (ru) Конвейерно-циклический преобразователь временного интервала в цифровой код
SU575578A1 (ru) Измеритель девиации частоты
RU1774307C (ru) Устройство коррекции шкалы времени
SU620984A1 (ru) Устройство дл определени логарифма отношени амплитудных значений двух импульсов
SU928345A2 (ru) Дискретный умножитель частоты следовани импульсов
SU1413590A2 (ru) Устройство дл коррекции шкалы времени
SU1211846A1 (ru) Цифровой генератор гармонических сигналов
SU1057878A1 (ru) Инфранизкочастотный фазометр