SU738111A1 - Триггер - Google Patents

Триггер Download PDF

Info

Publication number
SU738111A1
SU738111A1 SU772556932A SU2556932A SU738111A1 SU 738111 A1 SU738111 A1 SU 738111A1 SU 772556932 A SU772556932 A SU 772556932A SU 2556932 A SU2556932 A SU 2556932A SU 738111 A1 SU738111 A1 SU 738111A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
coincidence
memory element
inputs
Prior art date
Application number
SU772556932A
Other languages
English (en)
Inventor
Геннадий Иванович Шишкин
Original Assignee
Предприятие П/Я Г-4665
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4665 filed Critical Предприятие П/Я Г-4665
Priority to SU772556932A priority Critical patent/SU738111A1/ru
Application granted granted Critical
Publication of SU738111A1 publication Critical patent/SU738111A1/ru

Links

Landscapes

  • Semiconductor Memories (AREA)

Description

(54) ТРИГГЕР
. 1 Изобретение относитс  к импульсной техни . ке и может быть нспользовано при разработке запомшшощих и счетных устройств автоматаки и вычислительной техники. Известен триггер, содержащий дв)гхустойчивые элементы н элемент пам ти на сердечнике с пр моугольной петлей гистерезиса Ц. Недостатком этого триггера  вл етс  относительно низка , помехоустойчивость, так как, если в установившемс  режиме по вл етс  дост точно мощное возмущающее воздействие (помеха ) типа электростатического разр да, электромапгатной наводки , то возможна потер  состо ни  триггера. Известен также триггер, содержащий двухустойчивый элемент, три элемента совпадени  н элемент пам ти на сердечнике с пр моугольной петлей, гастерез са с обмотками записи   считывани  2. Недостатком этого т штера  вл етс  относительно низка  помехоустойчивость. В т тггере прн выключении питани  пр жзводитс  запись информации в элемент пам ти, а при включении питани  информаци  переписываетс  ИЗ элемента пам ти в двухустойчивый элемент. В установившемс  режиме запись информации в  чейку пам ти не пройзврдитс . При этом, если в установившемс  режиме по витс  достаточно мощное возмущающее воздействие, то возможна  потер  состо ни  триггера. Цель изобретени  - повышение помехоустойчивости трнггера. Поставленна  цель достигаетс  тем, что в триггер, содержацщй двухустойчивый элемент, три элемента совпадени  н элемент пам ти на сердечнике с П15 моугольной петлей гистерезиса с обмотками записи и считьшани , введены ннвертйр , четвертый элемент совпадени , дополнительный элемент пам ти, два диода и четыре реэнстора. Пр мой выход даухустойчивого элемента соединен с первым входом первого элемента совпадени  н началом обмотки записи двуху тойчйвогр элемё па. Выход обмотки записи соединен через резистор с щиной питани , а также с выходом дополнительной обмотки записи этого пам ти, вход которой соединен с выходом первого элемента совпаденн , второй вход которого соединен с выходом инв.ертора и первым входом второго элемента совпадени , второй вход которого соединен с инверсным выходом двухустойчивого элемента и входом обмотки записи дополнительного элемента пам ти, выход которой соединен через второй резистор с шиной питани , а также с выходом дополнительной обмотки записи дополнительного эйемеггга пам ти, вход которой соединен с выходом второго элемента совпадени . Первые входы третьего и четвёртого элементов совпадени  соединены с входом триггера и тактовым входом двухустойчивого элемента, входы сброса и установки которого соединень соответственно с выхбдами третьего и четвертого элементов совпадени , вторые входы которых соединены соответственно через третий и четвертый резисторы с общей шиной. Входы обмоток считьгоани  элемента пам ти и дополнительного элемента пам ти соединены с общей шиной, а выходы этих обмоток соединены соответственно с анодами первого и второго диодов, катоды которых соединены с BTOpbnvot входами соответственно третьего и четвертого элементов совпадени . Структурна  схема триггера показана на чертеже.. . Триггер содержит двухустойчивый элемент 1, четыре элемета 2-5 совпадени , элемент 6 пам ти на сердечнике с пр моугольной петлей гистерезиса с обмотками записи 7, 8 и считьшани  9, инвертор-10, дополнительный элемент 11 пам ти, два диода 12 и 13 и четыре резистора 14-17. Пр мой выход двухустойчивого элемента 1 coejcffflSH с первым входом первого элемета 2 совпадени  и началом обмотки 8 записи двухустойчивого элемеета 6. Вь1ход обмотки 8 записи соединен через резистор 14 с шиной 18питаНй , а также С выходом дополнительной обмот1си записи 7 этого элемента 6 пам ти, вход которой соеданен с выходомпервого элемента 2 совпадени , второй вход которого соединен с выходом инвертора 10 и пёрвь1М входом второго элемента 3 совпадени , второй вход которого соединен с инверсш 1М выходом двухустойчивого элемента 1 и входом обмотки 19записи дополнительного элемента 11, пам ти, выход которой соединен через второй резистор 15 с шиной 18 питайий, а taKHce с вькодом дополнительной обмопси 20 записи дополнительного элемента 11 пам ти, вход которой соединен с выходом второго элемента совпа-. Йени  3. Первые входы третьего 4 и четвертого 5 элементов совпадени  соединены с входом 21 триггера и тактовым входом двухустойчиво го элемента 1, входы сброса и установки которОго соединены соответственно с выходами третьего 4 и четвертого 5 элементов совпадени  йторьй входи kotopbtx соединёньг соответственно через третий 16 и четвертый 17 резисторы с общей шиной 22. Входы обмоток 9 и 23 считьтани  элемента пам ти и дополнительного элемента 11 пам ти соединены с обшей шиной 22, а выходы этих обмрток соединены I., соответственно с анодами первого 12 и второго 13 диодов, катоды которых соединень с вторыми входами соответственно чертвертого 5 VL третьего 4 элементов совпадени . Триггер работает следующим образом. Допустим, что двухустойчивый элемент 1 стоит в нулевом состо нии, а элементы 6 и 11 намагничены влево. При поступлешш отрицательного импульса на вход 21 триггера происходит его переключение. При этом подаетс  разрешаюпдай потенциал на входы элементов 2 и 3 совпадени  и запирающий потенциал на входы элементов 4 и 5 совпадени . После переключени  двухустойчивого эле-. мента 1 в единичное состо ние по вл етс  высокий уровень напр жени  на его пр мом выходе и низкий уровень на вьосоде элемента 2 совпадени . Элемент 6 пам ти перемагшпшваетс  вправо выходным током элемента 2 совпадени , протекающим через резистор 14. При этом на .обмотке 9 по вл етс  импульс отрицательной пол рности, который отсекаетс  диодом 12. Элемент 11 пам ти перелтагничивЪетс  вправо током, протекающим через резистор 15 и инверсный выход двухустойчивого злемента 1. При этом На обмотке 23 формируетс  импульс положительной пол рности, который через диод 13 поступает на вход элемента 4 совпадени . Далее он не проходит из-за наличи  запрещающего потенциала на втором входеэтого элемента. Переключение Двухустойчивого элемента 1 в исходное состо ние происходит при поступлении очередного отрицательйого импульса аналогично. Допустим, что до воздействи  помехи двухустойчивый элемент находилс  в нулевом состо нии , а помеха стремитс  установить его в единичное состо ние. При этом на обмотке 23 элемента 11 пам ти формируетс  импульс положительной пол рности, который проходит на вход сброса двухустойч1шого элемента и возвращает его в нулевое состо ние. Элемент 6 пам ти перемагничиваетс  по частному циклу, восстановлени  состо ни  сердечника не гфоисходйт наличи  запрещающего noTejnjjiana на входах элементов 2 и 3. совпадени . По этой же причине не происходит перемагничивани  элемента 11 пам ти. Таким образом, триггер обладает более Высокой помехоустойчивостью, достигаемой за счет считьгоани  информации из элементов пам ти при несанкционированном переключении триггера и возврата его в исходное состо 1ше импульсалй считййани .

Claims (1)

  1. Формула изобретения
    Триггер, содержащий двухустойчивый элемент, три элемента совпадения и элемент памяти на сердечнике с прямоугольной петлей 5 гистерезиса с обмотками записи и считывания, отличающийся тем, что, с целью повышений’ помехоустойчивости, в него введены инвертор, четвертый элемент совпадения, дополнительный элемент памяти, два диода и ю четыре резистора, прямой выход двухустойчивого элемента соединен с первым входом первого элемента совпадения и началом обмотки записи двухустойчивого элемента, выход обмотки записи соединен через резистор с шиной питания, 15 а также с выходом дополнительной обмотки записи этого элемента памяти, вход которой соединен с выходом первого элемента совпадения, второй вход которого соединен с выходом инвертора и первым входом второго элемента совпадения, второй вход которого сое-, динен с инверсным выходом двукустойчивого элемента и входом обмотки записи дополнительного элемента памяти, выход которой соединен через второй резистор с шиной 25 питания, а также с выходом дополнительной обмотки записи дополнительного элемента памяти, вход которой соединен с выходом второго элемента совпадения, первые входы третьего н четвертого элементов совпадения соединены с входом триггера и тактовым, входом двухустойчивого элемента, · входы сброса и установки которого соединены соответственно с выходами'третьего и четвертого элементов совпадения, вторые входы которых соединены соответственно через третий и четвертый резисторы с общей шиной, входы обмоток считывания элемента памяти и дополнительного элемента памяти соединены с общей шиной, а выходы этих обмоток соединены соответственно с анодами первого и второго диодов, катоды которых соединены с вторыми входами соответственно третьего и четвертого элементов совпадения.
SU772556932A 1977-12-20 1977-12-20 Триггер SU738111A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772556932A SU738111A1 (ru) 1977-12-20 1977-12-20 Триггер

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772556932A SU738111A1 (ru) 1977-12-20 1977-12-20 Триггер

Publications (1)

Publication Number Publication Date
SU738111A1 true SU738111A1 (ru) 1980-05-30

Family

ID=20738829

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772556932A SU738111A1 (ru) 1977-12-20 1977-12-20 Триггер

Country Status (1)

Country Link
SU (1) SU738111A1 (ru)

Similar Documents

Publication Publication Date Title
US3036221A (en) Bistable trigger circuit
JPS5911998B2 (ja) デ−タチエツク方式
SU738111A1 (ru) Триггер
US7120220B2 (en) Non-volatile counter
US3942037A (en) MOS edge sensing circuit
US7142627B2 (en) Counting scheme with automatic point-of-reference generation
RU2180985C2 (ru) Триггерное устройство
RU2215337C2 (ru) Энергонезависимая ячейка памяти
RU1791850C (ru) Триггер
SU1234883A2 (ru) Ячейка пам ти
SU1083236A1 (ru) Запоминающее устройство с сохранением информации при отключении питани
RU2106742C1 (ru) Триггерное устройство
SU1317485A1 (ru) Оперативное запоминающее устройство с самоконтролем
SU1277209A1 (ru) Запоминающий элемент
SU639017A1 (ru) Устройство дл записи информации в блоки пам ти
RU2250557C1 (ru) Триггерное устройство
RU2036547C1 (ru) Энергонезависимая ячейка памяти
SU842975A1 (ru) Запоминающее устройство с сохранениемиНфОРМАции пРи ОТКлючЕНии пиТАНи
SU813709A1 (ru) Триггерное устройство
RU2030094C1 (ru) Энергонезависимая ячейка памяти
RU2047271C1 (ru) Счетчик импульсов, сохраняющий информацию при перерывах питания
JPS5933111Y2 (ja) 蓄積型火災感知器
SU845287A1 (ru) Энергонезависима чейка пам ти
RU2250554C1 (ru) Триггерное устройство
RU2248663C1 (ru) Триггерное устройство