SU733104A1 - Распределитель импульсов - Google Patents

Распределитель импульсов Download PDF

Info

Publication number
SU733104A1
SU733104A1 SU762340124A SU2340124A SU733104A1 SU 733104 A1 SU733104 A1 SU 733104A1 SU 762340124 A SU762340124 A SU 762340124A SU 2340124 A SU2340124 A SU 2340124A SU 733104 A1 SU733104 A1 SU 733104A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
pulse
output
counter
decoder
Prior art date
Application number
SU762340124A
Other languages
English (en)
Inventor
Зиедон Андреевич Бунж
Варис Эдвинович Леясмейерс
Original Assignee
Предприятие П/Я А-1646
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-1646 filed Critical Предприятие П/Я А-1646
Priority to SU762340124A priority Critical patent/SU733104A1/ru
Application granted granted Critical
Publication of SU733104A1 publication Critical patent/SU733104A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

(54) РАСПРЕДЕЛИТЕЛЬ ИМПУЛЬСОВ
I
Изобретение относитс  к импульсной технике и может быть использовано в измерител х средней частоты.
Известны распределители импульсов, содержащие счетчик, соединенный с линейным дешифратором , который имеет низкую помехоустойчивость IJ.
Недостаток этого распределител  заключаетс  в его пизкой надежности.
Известны также распределители импульсов, содержащие счегчик, соед1шенный с дешифратором , два триггера и элемент НЕ 2.
Такие распределители импульсов имеют недостаточную надежность, когда разр дность счетчика во много раз превышает число выходов распределител , требуетс  примен ть каскадное включение схем И дешифратора, так . как разр дность дешифрируемого кода во много раз превышает число входов типового элемента дешифратора. Из-за необходимости применени  большого количества схем И и большого числа соединений на печатной плате понижаетс  надежность.
Цель изобретени  -- повышение надежности.
Эта цель достигаетс  тем, что в распределитель импу.пгьсов, содержаший счетчик импульсов , выходы разр дов которого подключены к соответствующим входам дешифратора, а выход счетчика импульсов соед1шен с первым входом управл ющего триггера, введен многовходовой элемент И-НЕ, входы которого подключены к выходам разр дов счетчика импульсов, выход многовходового элемента И-НЕ соединен со вторым входом управл ю10 щего триггера, выход которого подключен к управл ющим входам дешифратора.
Структурна  электрическа  схема распределител  импульсов представлена на чертеже.
Распределитель импульсов содержит счетчик
15 1 импульсов, выполненный на триггерах 2-5, выходь разр дов младших триггеров которого подклю чены к соответствующим входам дешифратора 6, выполненного на элементах И JQ ИДИ И-НЕ 7-9, а выход счетчика 1 импульсов соединен с первым входом управл ющего триггера 10, многовходовой элемент И-НЕ 11, входы которого подключены к выходам разр дов младших триггеров счетчика 1 импу тьеоэ , выход многовходового элемента И-НЕ П соединен со вторым входом управл ющего триггера 10, выход которого подключен к управл ющим входам дешифратора 6. Распределитель работает следующим образом в исходном состо нии все триггеры 2-5, счетчика 1 импульсов наход тс  в состо  нии О, а управл ющий триггер 10-в состо нии 1, то на выходах дешифратора 6, выполненного , например, на элементах И 7, 8, 9, отсутствует сигнал. Первый входной импуль поданный на счетчик 1, переводит счетчик 1 в состо ние 1, при этом по вл етс  сигнал 1 на выходе элемента И 7. Второй импульс переводит счетчик 1 в состо ние 2, при этом пропадает сигнал на выходе элемента И 7. Третий импульс переводит счетчик 1 в состо ние 3 и при этом по вл етс  сигнал на выходе элемента И 8 и тд. При п том импульсе по вл етс  сигнал на выходе элемен та И 9, а при седьмом импульсе на выходе элемента И-НЕ 11 по вл етс  сигнал О, который переводит управл ющий триггер 10 в ;1улевое состо ние, при этом за врем  следующ входных импульсов, поданных на вход счетчика 1 до его переполнени  сигналом О, с выхода управл ющего триггера 10 дешифратор 6 будет заблокирован и на его выходах не могут по вл тьс  выходные сигналы. При переполнении счетчика 1 управл тащий триггер 10 переходит в 1 состо ние и цикл работы аспределител  импульсов повтор етс . В качестве управл ющего триггера 10 может быть применен 0-триггер,в котором на D-вход подан сигнал 1, в качестве первого входа используетс  С-вход, а в качестве второго R-вход. Формула иэобретени  Распределитель импульсов, содержащий счетчик импульсов, выходы раэр дов которого подключены к соответствующим входам дешифратора , а выход счетчика импульсов соединен с первым входом управл ющего триггера, отличающийс  тем, что, с цельк) повышени  надежности распределител , в него введен многовходовой элемент И-НЕ, входы которого подключены к выходам разр дов счетчика импульсов, выход многовходового элемента И-НЕ соединен со вторым входом управл ющего триггера, выход которого подключен к управл ющим входам дешифратора. Источники информации, прин тые во внимание при экспертизе 1.Букреев И. Н. и др. Микроэлектронные схемы цифровых устройств. М., Сов. радио, 1975, с. 11. 2.Авторское свидетельство СССР W 502502, кл. Н 03 К 17/62, 16.08.74.

Claims (1)

  1. Формула изобретения
    Распределитель импульсов, содержащий счетчик импульсов, выходы разрядов которого подключены к соответствующим входам дешифратора, а выход счетчика импульсов соединен с первым входом управляющего триггера, отличающийся тем, что, с целью повышения надежности распределителя, в него введен многовходовой элемент И—НЕ, входы которого подключены к выходам разрядов счетчика импульсов, выход многовходового элемента И-НЕ соединен со вторым входом управляющего триггера, выход которого подключен к управляющим входам дешифратора.
SU762340124A 1976-03-23 1976-03-23 Распределитель импульсов SU733104A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU762340124A SU733104A1 (ru) 1976-03-23 1976-03-23 Распределитель импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU762340124A SU733104A1 (ru) 1976-03-23 1976-03-23 Распределитель импульсов

Publications (1)

Publication Number Publication Date
SU733104A1 true SU733104A1 (ru) 1980-05-05

Family

ID=20654260

Family Applications (1)

Application Number Title Priority Date Filing Date
SU762340124A SU733104A1 (ru) 1976-03-23 1976-03-23 Распределитель импульсов

Country Status (1)

Country Link
SU (1) SU733104A1 (ru)

Similar Documents

Publication Publication Date Title
GB1018331A (en) Process monitoring systems
US3330913A (en) Signal evaluation equipment
SU733104A1 (ru) Распределитель импульсов
JPS5472020A (en) Time code reader
US4267512A (en) Digital frequency divider
JPS5246749A (en) Noise eliminator
SU668540A1 (ru) Формирователь импульсов
JPS5492358A (en) Electronic watch
SU818013A1 (ru) Распределитель импульсов
JPS5650445A (en) Data check device
SU1166293A1 (ru) Распределитель импульсов
SU940305A2 (ru) Распределитель импульсов
JPS57103175A (en) Automatic music selector
SU746905A1 (ru) Импульсно-временной дискриминатор
SU560340A1 (ru) Делитель частоты с обнаружением устойчивых отказов
SU1119175A1 (ru) Делитель частоты
SU926784A1 (ru) Детектор частотно-манипулированных сигналов
SU531298A1 (ru) Устройство дл частотной манипул ции сигнала
SU1019598A1 (ru) Формирователь импульсных последовательностей
SU1131032A1 (ru) Селектор импульсов заданной кодовой комбинации
SU1185601A1 (ru) Реверсивный счетчик
SU377778A1 (ru) УСТРОЙСТВО дл КОНТРОЛЯ БЛОКА УПРАВЛЕНИЯ
SU684760A1 (ru) Датчик тестовой псевдослучайной последовательности
SU1200400A1 (ru) Формирователь импульсов
SU1170626A1 (ru) Электронный ключ кода Морзе