SU1131032A1 - Селектор импульсов заданной кодовой комбинации - Google Patents

Селектор импульсов заданной кодовой комбинации Download PDF

Info

Publication number
SU1131032A1
SU1131032A1 SU823509188A SU3509188A SU1131032A1 SU 1131032 A1 SU1131032 A1 SU 1131032A1 SU 823509188 A SU823509188 A SU 823509188A SU 3509188 A SU3509188 A SU 3509188A SU 1131032 A1 SU1131032 A1 SU 1131032A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
shift register
code combination
trigger
Prior art date
Application number
SU823509188A
Other languages
English (en)
Inventor
Владимир Иванович Тимофеев
Евгений Константинович Алексеев
Анатолий Федорович Медведев
Юрий Ефимович Ободовский
Анатолий Григорьевич Рощин
Original Assignee
Центральное конструкторское бюро гидрометеорологического приборостроения
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Центральное конструкторское бюро гидрометеорологического приборостроения filed Critical Центральное конструкторское бюро гидрометеорологического приборостроения
Priority to SU823509188A priority Critical patent/SU1131032A1/ru
Application granted granted Critical
Publication of SU1131032A1 publication Critical patent/SU1131032A1/ru

Links

Landscapes

  • Dc Digital Transmission (AREA)

Abstract

СЕЛЕКТОР ИМПУЛЬСОВ ЗА-ДАННОЙ КОДОВОЙ КОМБИНАЦИИ, содержаI щий регистр сдвига, выходы которого подключены к входам дешифратора, о т л и ч a ю щ и и с   тем, что, с целью повышени  помехоустойчивости вццелени  заданной кодовой комI бинации, введень ri дополнительных дешифраторов, первый и второй элементы ШШ, триггер и блок установлени  времени селектировани , при этом выходы регистра сдвига подключены к соответствук цим входам п дополнительных дешифраторов, выходы которых и выход дешифратора через первый элемент ИЛИ подключены к 5 -входу триггера, выход которого через второй элемент ИЛИ подключен к установочному входу регистра сдвига и к входу обнулени  блока установлени  времени селектировани , выход которого подключен к S-входу триггера , R-вход которого объединен с другим входом второго элемента ИЛИ и  вл етс  входом сигнала Начало с строки, счетный вход блока установлени  времени селектировани  (Л объединен с тактовым входом регистра сдвига и  вл етс  входом тактовых импульсов, сигнальный вход регистра сдвига  вл етс  информационным входом, a выход первого элемента ИЛИ  вл етс  выходом селектора импульсов заданной кодовой комсо бинации. оо N9

Description

Изобретение относитс  к радиотехнике , в частности к устройствам дл  хранени  и передачи информации и может быть использовано дл  вьщелени  заданной кодовой комбинации из входного потока информации Известно устройство вьщелени  определенного кодового споэа, содержащее регистр сдвига и гене ратор кодовых слов, управл емых соо ветственно первым и вторым генераторами тактовых импульсов через , блок управлени , а выходы регистра сдвига и генератора кодовых слов подключены к входам блока сравнени  выход которого подключен к входу выходного элемента через последовательно соединенные счетчик, элемент и триггерCl3. Недостатком данного устройства  вл етс  невысока  помехоустойчивость выделени  кодового слова. Наиболее близким техническим ре шением к изобретению  вл етс  селек тор импульсов заданной кодовой комбинации , содержащий регистр сдвига, выходы которого подключены к входам дешифратора, причем выход генер тора подключен к входу регистра сдв га через первый элемент И, выход которого через последовательно соед ненные инвертор и второй элемент И подключен к входу установки нул  ре гистра сдвига, причем к другому вхо второго элемента И подключен выход генератора 23. Недостатком известного устройств  вл етс  низка  помехоустойчивость вьщелени  заданной кодовой комбинации . Цель изобретени  - повышение помехоустойчивости вьщелени  заданной кодовой комбинации. Поставленна  цель достигаетс  те что в селектор импульсов заданной кодовой комбинации, содержащий регистр сдвига, выходы которого подкл чены к входам дешифратора, введены дополнительных дешифраторов, первый и второй элементы ИЛИ, триггер и блок установки времени селектиров ни , при этом выходы регистра сдвига подключены к соответствующим входам ъ дополнительных дешифраторов , выходы которых и выход дешифра тора через первый элемент ИЛИ подключены к 5-входу триггера, вых которого через вторрй элемент ИЖ Подключен к установочному входу per гистра сдвига и к входу обнулени  блока установлени  времени селектировани , выход которого подключен к S -входу триггера R-вход которого объединен с другим входом второго элемента ИЛИ и  вл етс  входом сигнала Начало строки, счетный вход блока установлени  времени селектировани  объединен с тактовым входом регистра сдвига и  вл етс  входом тактовых импульсов, сигнальный вход регистра сдвига  вл етс  информационным входом, а выход первого элемента ИЛИ  вл етс  выходом селектора импульсов заданной кодовой ком бинации . На чертеже представлена структурна  электрическа  схема предложенного селектора. . Селектор импульсов заданной кодовой комбинации содержит блок 1 установлени  времени селектировани  1, состо щий из счетчика 2 и дешифратора 3, регистр 4 сдвига, дешифраторы 5-7, первый и второй элементы ИЛИ 8 и 9 и триггер 10. Селектор импульсов заданной кодовой комбинации работает следующим образом . При поступлении на вход, селектора сигнала Начало строки счетчик 2 устанавливаетс  в нулевое состо ние, регистр 4 сдвига устанавливаетс  в единичное состо ние, триггер 10 также устанавливаетс  в нулевое состо ние. После сигнала Начало строки счетчик 2 начинает подсчитывать импульсы тактовой частоты, поступающие на его счетный вход, одновременно с этим в регистр 4 сдвига начинает записыватьс  входна  информаци , синхронизируема  импульсами тактовой частоты . На выходе дешифратора 5 сигнал сформируетс  тогда, когда в регист- , ре 2 сдвига будет записана входна  импульсна  последовательность, в точности совпадающа  с заданной. На выходе дополнительных дешифраторов 6 и 7 сигнал сформируетс  в тех случа х, когда входна  импульсна  последовательность несколько отличаетс  от заданной кодовой комбинации вследствие искажени  помехами. Дл  повышени  помехоустойчивости определени  заданной кодовой комбинации в предлагаемом техническом решении дополнительные дешифраторы б и 7 построены таким образом, что .сигналы на их выходах формируютс  тогда ,
когда в анализируемой кодовой комбинации искажены один или два символа (по сравнению с заданной комбинацией), расположенные в любом месте комбинации .J
Например, необходимо выделить из входной импульсной последовательности кодовую комбинацию вида 000100101. Дополнительный дешифратор 6 сфор- |Q M ipiyeT выходной сигнал в том случае, когда в регистре 2 сдвига записана последовательность симоволов , отличакица с  от заданной кодовой комбинации на один символ.
riIEI III ZEII r.
Рассмотрим все случаи, когда во входной кодовой комбинации помехами искажен один из символов, причем он может находитьс  в любом разр де регистра 2 сдвига. ,
В табл.1 приведены: в первой строке - неискаженна  (заданна ) кодова  комбинаци , во второй строке искажен первый символ, в третьей строке - искажен второй символ, и т.д., внизу таблицы разр ды регистра сдвига отмечены символами «,V,c,d,e,f ,. Всего в табл.1 будет Сд 9 строк с искаженньми символами, где Сд число сочетаний из 9 по 1.
Таблица 1
Следовательно, дополнительный дешифратор 6 должен сформировать вы- 45 ходкой сигнал, когда в регистре 2 сдвига будут записаны последовательности импульсов, перечисленные в табл.1 (кроме первой строки), и на дыходе элемента ИЛИ 7 будет формиро- 50 ватьс  выходной сигнал в соответствии , с формулой
6ice|v cfh(b+)+bf{J T |j+
+ fed|li|5(i1( ((a+e). 55
Если требуетс  еще более повысить помехоустойчивость определени  зада1Гk
g
ной кодовой комбинации, в состав устройства вводитс  дополнительно дешифратор 7, который вырабатьгаает выходной сигнал при искажении помехами двух сигналов кодовой комбинации причем искаженные символы могут находитьс  в любых разр дах регистра 2 сдвига.
В табл.2 приведены в первой строке - неискаженна  кодова  комбинаци , во второй строке - искажены первые два символа, в третьей строке - искажены первый и третий символы , и т.д. (всего в таблице 0, 36 строк с искаженными символами). Формула дл  выходного кода дополнительного дешифратора 7 минимизируетс  по известным правилам. На выходе первого элемента ИЛИ 8 должен сформироватьс  выходной сигнал, ког да в регистре 2 сдвига записаны последовательности импульсов, перечис ленные в табл.1 и 2. Если необходимо рассчитать дешифратор на формирование сигнала, когда входна  импульсна  последовательность отличаетс  от заданной кодовой комбинации в трех разр дах, в соответствующей таблице будут С 84 строки с искаженными символами, формула дл  вы ходного кода первого элемента ИЛИ 8 примет иной вид и т.д. При формировании сигнала на выходе первого элемента ИЛИ 8, т.е.,когда в регист ре 2 сдвига будет записана входна  комбинаци , в точности соответствующа  заданной, либо отличающа с  от заданной не более чем на опре , деленное количество искаженных символов , триггер 10 устанавливаетс  is состо ние 1 и подает через второй элемент ИЛИ 9 сигнал установки исходное состо ние на регистр 2 сдв га, запреща  тем самым дальнейший анализ входной информации и сигнал обнулени  на счетчик 2. Одновременно на выходе первого элемента ИЛИ 8 формируетс  слгнал Кодова  комбина
Таблица 2 ци  обнаружена, свидетельствующий о выделении заданной кодовой комбинации из входной импульсной последовательности . -Этот сигнал  вл етс  : первым выходом устройства. Рассмотрены различные случаи обнаружени  заданной кодовой комбинации в услови х воздействи  помех. Если помехи настолько значительны, что искажаетс  количество символов больше,, чем то, на которое рассчитаны дополнительные дешифраторы 6 и 7, то на выходе первого элемента ИЛИ 8 не формируетс  никаких сигналов . На вход регистра 2 сдвига может продолжать поступать входна  информационна  последовательность и возможен случай, когда в .регистре 2 сдвига будет записана информаци , отличающа с  от заданной кодовой комби нации на количество символов, меньше или равное тому количеству искажений , на которое рассчитаны дополнительные дешифраторы 6 и 7, в этом случае на выходе первого элемента ИЛИ 8 может сформироватьс  неверный сигнал обнаруженной кодовой комбинахщи , Дл  исключени  подобной воз-г можности дешифратор 3 рассчитан таким образом, что сигнал на его выходе по витс  после записи в счетчик 2 определенного количества импульсов тактовой частоты, правытающего количество импульсов, соответствуищего заданной кодовой комбинации . После подсчета заданного количест ва импульсов счетчиком 1 дешифратор формирует сигнал, который поступает на 5-вход триггера 10 (дублиру  сиг нал первого элемента ИЛИ 8), устанавливает его в состо ние 1 и пода ет через второй элемент ИЛИ 9 сигнал установки в исходное состо ни на регистр 2 сдвига, запреща  тем самым анализ входной информации, и сигнал; обнулени  на счетчик 2. Сиг нал на выходе дешифратора 3 свидетельствует о том, что в поступившей входной информации не обнаружена кодовЗ  комбинаци , равна  заданной либо отличашща с  от заданной в нескольких символах. Сигнал Кодова  комбинаци  не. обнаружена  вл етс  вторым выходным сигналом устройства. Технико-экономический, эффект предлагаемого устройства заключаетс  в повьппении помехоустойчивости определ ни  заданной кодовой комбинации за счет того, что допускаетс  искажение помехами .входной кодовой комбинации нескольких символах,а также в расширении функциональных возможностей за счет того,что при необнаружении во вхо П 328 ной информационной последовательности кодовой комбинации в точности равной заданной или отличающейс  от заданной в нескольких символах, в течение определенного промежутка времени формируетс  сигнал Кодова  комбинаци  не --г обнаружена. Таким образом, в предлагаемом устройстве дл  прин ти  решени  об обнаружении заданной кодовой комбинации используетс  информаци  о сравнении поступившей входной информации онной последовательности (даже частично искаженной помехами) с заданной кодовой комбинацией, причем этот анализ провдитс  в течение определенного промежутка времени, превышающего врем  поступлени  кодовой комбинации, которую необходимо обнарзгжкть . Оба технических приема селектировани  (селектирование в течение определенного времени и селек-/ тирование заданнйй кодовой комбинации ) используютс  одновременно и взаимосв зано так, что при обна- . ружении заданной кодовой комбинации, даже частично искаженной, прекращаетс  работа узла селектировани  по времени, а после истечени  заданного интервала времени прекращаетс  работа узла селектировани  заданной ко-, довой комбинации.

Claims (1)

  1. СЕЛЕКТОР ИМПУЛЬСОВ ЗА-ДАННОЙ КОДОВОЙ КОМБИНАЦИИ, содержа-
    I щий регистр сдвига, выходы которого подключены к входам дешифратора, о т л и ч а ю щ и й с я тем, что, с целью повышения помехоустойчивости выделения заданной кодовой ком1 бинации, введена η дополнительных дешифраторов, первый и второй элементы ИЛИ, триггер и блок установле ния времени селектирования, при этом выходы регистра сдвига подключены к соответствующим входам h дополнительных дешифраторов, выходы которых и выход дешифратора через первый элемент ИЛИ подключены к 5 -входу триггера, выход которого через второй элемент ИЛИ подключен к установочному входу регистра сдвига и к входу обнуления блока установления времени селектирования, выход ' которого подключен к S-входу триггера, R-вход которого объединен с другим входом второго элемента ИЛИ и является входом сигнала Начало с » строки, счетный вход блока установления времени селектирования объединен с тактовым входом регистра сдвига и является входом тактовых импульсов, сигнальный вход регистра сдвига является информационным входом, а выход первого элемента ИЛИ является выходом селектора импульсов заданной кодовой комбинации.
SU823509188A 1982-11-03 1982-11-03 Селектор импульсов заданной кодовой комбинации SU1131032A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU823509188A SU1131032A1 (ru) 1982-11-03 1982-11-03 Селектор импульсов заданной кодовой комбинации

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU823509188A SU1131032A1 (ru) 1982-11-03 1982-11-03 Селектор импульсов заданной кодовой комбинации

Publications (1)

Publication Number Publication Date
SU1131032A1 true SU1131032A1 (ru) 1984-12-23

Family

ID=21034893

Family Applications (1)

Application Number Title Priority Date Filing Date
SU823509188A SU1131032A1 (ru) 1982-11-03 1982-11-03 Селектор импульсов заданной кодовой комбинации

Country Status (1)

Country Link
SU (1) SU1131032A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
1. За вка DE № 2607997, кл. Н 03 К 13/00, Н 04 J 3/06, 1977. 2. Авторское свидетельство СССР W 634453, кл. Н 03 К 5/13, 1977 (прототип). *

Similar Documents

Publication Publication Date Title
US3182127A (en) Measuring reference distortion of telegraph symbols in start-stop telegraph operation
SU1131032A1 (ru) Селектор импульсов заданной кодовой комбинации
SU1509912A1 (ru) Устройство дл ввода информации
SU813747A1 (ru) Устройство дл обнаружени импульс-НыХ КОдОВыХ КОМбиНАций
SU1010717A1 (ru) Генератор псевдослучайных последовательностей
SU733096A1 (ru) Селектор импульсов по длительности
SU843273A1 (ru) Устройство цикловой синхронизации
SU590860A1 (ru) Устройство синхронизации псевдошумовых сигналов
SU520946A3 (ru) Устройство дл компенсации временной погрешности между равномерной и неравномерной последовательност ми импульсов
SU383042A1 (ru) Формирователь кодовых комбинаций
JPS54109590A (en) Sequence control information generating circuit
SU1545330A1 (ru) Устройство дл контрол Р-кодов Фибоначчи
SU964651A2 (ru) Имитатор дискретного канала св зи
SU1665526A1 (ru) Устройство дл приема дискретной информации
SU1177920A1 (ru) Устройство дл измерени коэффициента ошибок в цифровых системах передачи
SU528539A1 (ru) Классификатор временных интервалов между последовательно идущими сигналами
SU1179317A1 (ru) Устройство дл сортировки чисел
SU907817A1 (ru) Устройство оценки сигнала
SU1548779A1 (ru) Генератор числовых элементов таблицы умножени
SU1434555A1 (ru) Устройство дл приема последовательности двоичных сигналов
SU560360A1 (ru) Устройство дл демодул ции частотноманипулированных сигналов
SU1085005A2 (ru) Устройство дл цикловой синхронизации
SU684760A1 (ru) Датчик тестовой псевдослучайной последовательности
SU1483648A1 (ru) Устройство дл кодировани информационного сигнала и передачи его в первичную цифровую систему св зи
SU1088143A2 (ru) Устройство дл обнаружени ошибок бипол рного сигнала