SU560340A1 - Делитель частоты с обнаружением устойчивых отказов - Google Patents
Делитель частоты с обнаружением устойчивых отказовInfo
- Publication number
- SU560340A1 SU560340A1 SU2035189A SU2035189A SU560340A1 SU 560340 A1 SU560340 A1 SU 560340A1 SU 2035189 A SU2035189 A SU 2035189A SU 2035189 A SU2035189 A SU 2035189A SU 560340 A1 SU560340 A1 SU 560340A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- inputs
- counter
- flip
- Prior art date
Links
Landscapes
- Manipulation Of Pulses (AREA)
Description
1
Изобретение относитс к радиоэлектронике и может использоватьс в различной аппаратуре , содержащей мпогокаокадиые делители частоты, напр;имер в устройствах формировани опорных частот.
Известно устройство дл делени частоты с обиаружением устойчивых отказов, содержащее счетчики, блоки установки иелых чисел, триггеры и логические элементы . Но в таком устройстве с увеличением коэффициента делени делител увеличиваетс объем схем контрол .
Известно также устройство, содержащее счетчики, вход одного из которых подключен к входной шине, а выход другого соединен с одним из входов устройства контрол {2. Однако это устройство не обладает достаточной надежностью в работе.
Цель изобретени - повыщение надежности устройства в работе.
Это достигаетс тем, что в предлагаемый делитель частоты введены элементы И и //(-триггеры, к /-входу иервого из которых подключен выход первого счетчика, а к /-входу iBTOporo - выход второго счетчика, установочные входы счетчиков соединены через один из элементов И с лр мььми выходами //(-триггеров, на /(-1входы которых подан входной сигнал, при этом одни в.ходы второго и третьего элементов И соединены с выхода2
ми первого //(-триггера, вторые их входы подключены к входной шине, выход второго подключен к входу второго счетчи,ка, а выход третьего - к первому входу четвертого элемента И, второй вход которого соединен с пр мым выходом второго //(-триггера, а устройство контрол содержит контрольный //(-триггер, элемент 2И-ИЛИ н элемент запрета , причем выход третьего элемента И и выход второго //(-триггера подключены через элемент запрета к: /(-входу контрольного //(-триггера, /-вход которого соединен с первым входом элемента 2И-ИЛИ, второй и третий входы которого иодключены к выходам коитрольного //(-триггера, а четвертый вход - к выходу третьего элемента И.
На чертеже представлена структурна электрическа схема предлагаемого делител частоты с обнаружением устойчивых отказов.
Делитель частоты содержит два счетчика 1 и 2 с одинаковыми коэффициентами делени п и устройство 3 контрол . Выход счетчика 1 соединен с /-входом //(-триггера 4, а выход счетчика 2 - с /-входом //(-триггера 5, /(-входы этих триггеров управл ютс входными сигналамп, которые поступают также на вход счетчика 1 п на однп из входов элементов И 6 и 7. Другие входы элементов И 6, 7 соединены соответственно с инверсным и пр мым выходами //(-триггера 4. Выходы элементов
И 6, 7 соединены соответственно с входом счетчика 2 и с одним из входов элемеита И 8, выход которого вл етс выходо-м делител . Другой вход, элемента И 8 соединен с пр мым выходо.м //(-триггера 5. Пр мые выходы //(-тирИСторов 4 и 5 через элемент И 9 соединены с установочными входами счетчиков 1 и 2. Выход сч.етчика 2 иодключен к первому входу элемента 2И-ИЛИ 10 и к /-входу контрольного //(-триггера 11. Выход элемента И 7 соединен с вторым входом элемента 2И- ИЛИ 10 и с /(-1ВХОДОМ контрольного /Д-триггера через элемент 12 заирета. Пр мой и инверсный выходы контрольного //(-триггера 11 соедннены с третьим и четвертым входами элемента 2И-ИЛИ 10, сигнал с выхода которого вл ет1с сигналом отказа в дел теле частоты.
Делитель частоты работает следующим образом .
Входна последовательность импульсов частоты / лостунает на вход счетчика 1 и одновременно через элемент И 6 на вход счетчика 2. При по влении импульса на выходе счетчика 1 //(-триггер 4 на врем , равное одному периоду частоты следовани входного сигнала, переходит в состо ние, запрещающее доступ очередного импульса входной 1носледовательности на вход счетчика 2. Тем са1мы,м в работу счетчиков вноситс фазовый сдвиг, .увеличивающийс по мере по влени импульсов на выходе счетчика 1. Цикл работы делител определ етс моментами совнадений определенных .состо ний счетчиков 1 и 2. Дл этой цели удобно выделнть те состо ни счетчиков , ири которых на ;их выходах одновременно по вл ютс импульсы. Тогда /Д-триггеры 4 и 5 срабатывают, и очередной импульс входной иоследовательиости через элементы И 7 и 8 поступает на выход делител . При отсутствии установки счетчиков (отсутствует элемент И 9) коэффициент делени делител k n. Задание необходимого k, меньшего п, осуществл етс за счет соответствующей циклической установки состо ний счетчиков 1 и 2 с помощью элемеита И 9.
Устройство 3 провер ет законО|Мерность чередовани импульсов с выходов эле.мента И 7 и счетчика 2. Контрольный //(-триггер 11 переводитс одним из указанных импульсов в состо ние, при котором повторное по вление этого импульса вызывает на выходе элемеита 10 сигнал «Отказ. Отсутст1вие этого сигнала при исправном делителе предопредел етс своевременнымсбросом контрольного
//(-триггера 11 другим из указанных сигналов за счет их черсдоваии . При совиадении выходных сигиалов обоих счетчиков чередование нарушаетс , и с выхода элемента 7 постуиают подр д два им1иульса. Дл иредотвращени в это-м с-тучае ложиой выдачи сигнала «Отказ первый из них не пропускаетс на Д-вход .контрольного /Д-триггера 11.
Запрещающий иотенциал поступает с /Д-триггера 5 на вход элемента 12. При возиикновении устойчивого отказа в одном из счетчиков 1 или 2, привод щего к исчезиовению выходных импульсов или к измеиению их частоты, устройство 3 вырабатывает сигнал «Отказ.
Claims (2)
1. Делитель частоты с обиаружением устойчивых отказов, содержащий счетчики, вход
одного из которых подключен к входной щине , а выход другого соединен с одним из входов устройства коитрол , отличающийс тем, что, с целью повышени надежности его в работе, в него введены элементы И и
/Д-триггеры, к /-входу первого из которых подключен выход первого счетчика, а к /-входу второго - выход второго счетчика, установочные входы счетчиков соединены через один из элементов П с ир мыми выходами
/Д-триггер01В, на /(-входы которых иодан входной сигнал, при этом одни входы второго и третьего элементов И соединены с выходами первого /Д-трнггера, вторые их входы подключены к входной щине, выход второго подключ-ен к входу второго счетчика, а выход третьего - к первому входу четвертого элемеита И, второй .вход которого соединен с пр мым выходом второго //(-триггера.
2. Делитель по п. 1, от л и ч а ю и; и йс
тем, что устройство контрол содержит коитрольиый /Д-триггер, элем.ент 2И-ИЛИ и элемент запрета, причем -выход третьего элемеита PI и выход второго /Д-триггера иодключены через элемент запрета к Д-входу контрольного //(-триггера, /-вход которого соединен с первым входом элемеита 2И-ИЛИ, второй и третий входы которого подключены к выходам контрольного /Д-триггера, а четвертый вход - к выходу третьего элемеита И.
Источники информации, прин тые во внимание при экспертизе:
1. Патент США № 3369183, кл. 328-48, 1968.
2. Патент США № 3155939, кл. 340-146.1, 1964. I
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2035189A SU560340A1 (ru) | 1974-05-22 | 1974-05-22 | Делитель частоты с обнаружением устойчивых отказов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2035189A SU560340A1 (ru) | 1974-05-22 | 1974-05-22 | Делитель частоты с обнаружением устойчивых отказов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU560340A1 true SU560340A1 (ru) | 1977-05-30 |
Family
ID=20588148
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU2035189A SU560340A1 (ru) | 1974-05-22 | 1974-05-22 | Делитель частоты с обнаружением устойчивых отказов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU560340A1 (ru) |
-
1974
- 1974-05-22 SU SU2035189A patent/SU560340A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU560340A1 (ru) | Делитель частоты с обнаружением устойчивых отказов | |
SU632093A1 (ru) | Устройства дл обнаружени первого событи | |
SU853671A1 (ru) | Устройство дл контрол фазовыхиСКАжЕНий СигНАлА ВОСпРОизВЕдЕНи | |
SU674210A1 (ru) | Дискриминатор двух импульсных последовательностей | |
SU809484A1 (ru) | Фазовый дискриминатор | |
SU859941A1 (ru) | Устройство дл измерени скорости изменени частоты | |
SU842792A1 (ru) | Устройство дл сравнени чисел | |
SU607351A1 (ru) | Демодул тор частотно-манипулированных сигналов | |
SU1091341A1 (ru) | Резервируемый генератор последовательности импульсов | |
SU926784A1 (ru) | Детектор частотно-манипулированных сигналов | |
SU427458A1 (ru) | Регенератор двоичных символов | |
SU447733A1 (ru) | Устройство дл индикации информации | |
SU435592A1 (ru) | Распределитель | |
SU1525636A1 (ru) | Логический пробник | |
SU1156124A1 (ru) | Устройство дл цифровой индикации | |
SU475740A1 (ru) | Устройство контрол канала св зи по переходным характеристикам | |
SU976500A1 (ru) | Коммутатор | |
SU855531A1 (ru) | Цифровой фазовращатель | |
SU497718A1 (ru) | Устройство формировани псевдослучайных сигналов сложной структуры | |
SU1238220A1 (ru) | Устройство дл получени разностной частоты импульсов | |
SU1698987A1 (ru) | Устройство автоматической подстройки частоты | |
SU886234A1 (ru) | Цифровой фазовый детектор | |
SU110481A1 (ru) | Устройство синхронизации дл импульсных многоканальных систем | |
SU1716603A1 (ru) | Многоканальный преобразователь угол-временной интервал | |
SU668081A2 (ru) | Устройство дл синхронизации контрольного и эталонного цифровых сигналов |