SU723598A1 - Устройство дл интегрировани в системе остаточных классов - Google Patents

Устройство дл интегрировани в системе остаточных классов Download PDF

Info

Publication number
SU723598A1
SU723598A1 SU782584271A SU2584271A SU723598A1 SU 723598 A1 SU723598 A1 SU 723598A1 SU 782584271 A SU782584271 A SU 782584271A SU 2584271 A SU2584271 A SU 2584271A SU 723598 A1 SU723598 A1 SU 723598A1
Authority
SU
USSR - Soviet Union
Prior art keywords
integrating
capacitor
output
operational amplifier
integration
Prior art date
Application number
SU782584271A
Other languages
English (en)
Inventor
Михаил Викторович Синьков
Юрий Николаевич Груц
Original Assignee
Институт Электродинамики Ан Украинской Сср
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Институт Электродинамики Ан Украинской Сср filed Critical Институт Электродинамики Ан Украинской Сср
Priority to SU782584271A priority Critical patent/SU723598A1/ru
Application granted granted Critical
Publication of SU723598A1 publication Critical patent/SU723598A1/ru

Links

Landscapes

  • Measurement Of Length, Angles, Or The Like Using Electric Or Magnetic Means (AREA)

Description

времени разр да ковденсатора, коэффициет передачи по компенсационному входу гораздо больше коэффициента передачи по интегрирующему входу 3.
Однако в данном устройстве выходной ток интегрирующего усилител  ограничен и врем  сброса конечно, что приводит к оишбке, котора  накапливаетс  с каждым сбросом.
Цель изобретени  - повышение точности интегрировани .
Поставленна  цель достигаетс  тем, что устрюйство дл  интегрирова1ш  в СОК содержит два двухпозиционных ключа и второй интегрирующий конденсатор, одна из обкладок которого подключена к выходу операционного усилител , вторые обкладки интегрирующего конденсаторов соединены с переключающим контактом соответствующего двухпозиционного ключа, первьш контакт каждого из которых соединен с суммирующим входом операционного усилител , второй контакт подключен к второму выводу соответствующего токоограничивающего резистора, причем управл ющие входы двухпозиционных ключей св заны с выходами триггера.
На чертеже представлена функциональна  схема устройства дл  интегрировани  в СОК.
Устройство дл  интегрировани  в СОК содержит операционный усилитель 1 с масштабным резистором 2 на входе и емкостной обратной св зью в виде двух интегрирующих конденсаторов 3 и 4, два токоограничивающих резистора 5, 6, две схемы 7 и 8 сравнени , злемент ИЛИ 9, триггер 10 со счетным входом двухпозиционные ключи 11, 12, два источника 13-и 14 опорного напр жени . Конденсаторы 3 и 4 подключены одной обкладкой к выходу операционного усилител  1, друга  обкладка конденсатора 3 подключена к переключающему контакту даухпозиционного ключа И, а друга обкладка конденсатора 4 - к переключающему контакту двухпозиционного ключа 12. Одни контакты ключей И и 12 подключены к суммирующему входу операционного усилител  1, а другие контакты - к одним вьтодам токоограничивающих резисторов 5 и 6, другие выводы которых соединены с выходом операционного усилител  1, выход которого подключен к одному из входов обеих схем 7 и 8, сравнени , на другие входы которых подключены источники 13 и 14 опорного напр жени . Выходы схем сравнени  соединены со входами элемента ИЛИ 9, выход которого соединен со счетным входом триггера 10, единичный и нулевой выходы которого соединены с управл юишми входами двухпозициоиных .чей 11 и 12.
Цепи пуска, останова и задани  начальных значений условно не показаны.
Устройство дл  интегрировани  в СОК ра: ботает следующим образом.
В исходном состо нии, независимо от того, в каком положении находитс  триггер 10, один из конденсаторов 3 или 4 включен в цепь обратной св зи операционного усилител  1, а второй конденсатор включен сам на себ  через один из токоограничивающих резисторов 5 или 6.
В зтом положении на тот конденсатор, который оказалс  включенным в обратную св зь, при необходимости задаютс  начальные услови .
Пока напр жение на выходе интегрирующего усилител  1 по абсолютной величине меньше абсолютного значени  напр жени , моделирующего выбранной модуль СОК, т.е.
lUBbixK , интегрирование осуществл етс  обычным путем.
1U
Как только I и
в зависимосвых1
Pi
ти от знака U вых срабатывает одна из схем сравнени  7 или 8 и через элемент ИЛИ 9 перебрасывает триггер 10 в противоположное состо ние . При зтом тот конденсатор, который был включен в обратную св зь, включаетс  сам на себ  через соответствующий токоограшчивающий резистор, а тот конденсатор, который был включен сам на себ  и уже разр жен , включаетс  в обратную св зь интегрирующего усилител .
Итак, каждый раз, когда срабатывает люба  из схем сравнени  7 или 8, триггер переключаетс  в противоположное состо ние и, следовательно, мен ет конденсаторы местами.
Введение в устрюйство двухпозиционных электронньГх ключей, управл ющие входы которых подключены к единичному и нулевому выходам триггера и второго интегрирующего конденсатора, позвол ет повысить точность интегрировани  путем исключени  времени разр да конденсатора цепи обратной св зи. Кроме того, предлагаема  схема позвол ет осуществл ть интегрирование с напр жением обоих знаков.

Claims (3)

1.Авторское свидетельство СССР № 233299, кл. G Об; G 7/18, 1967.
2.Авторское свидетельство СССР № 437090, кл. G 06 G 7/18, 197г
3.Авторское свидетельство СССР N 249072, кл. G 06 G 7/18, 1968 (прототип).
.
SU782584271A 1978-03-01 1978-03-01 Устройство дл интегрировани в системе остаточных классов SU723598A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782584271A SU723598A1 (ru) 1978-03-01 1978-03-01 Устройство дл интегрировани в системе остаточных классов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782584271A SU723598A1 (ru) 1978-03-01 1978-03-01 Устройство дл интегрировани в системе остаточных классов

Publications (1)

Publication Number Publication Date
SU723598A1 true SU723598A1 (ru) 1980-03-25

Family

ID=20750928

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782584271A SU723598A1 (ru) 1978-03-01 1978-03-01 Устройство дл интегрировани в системе остаточных классов

Country Status (1)

Country Link
SU (1) SU723598A1 (ru)

Similar Documents

Publication Publication Date Title
KR840006111A (ko) 애널로그 스위치회로
SU723598A1 (ru) Устройство дл интегрировани в системе остаточных классов
US4234871A (en) Capacitive keyboard for data processing equipments
KR890000953A (ko) 집적 회로
RU2015556C1 (ru) Интегратор с обнулением
JPS56166616A (en) Filter switching circuit
SU807326A1 (ru) Аналоговый интегратор
SU534767A1 (ru) Нелинейный элемент
SU1201853A1 (ru) Устройство дл интегрировани сигнала
SU1388954A1 (ru) Аналоговое устройство дл выборки и хранени информации
SE8804438L (sv) Elektrisk kopplingsanordning
SU1534474A2 (ru) Устройство дл усреднени дискретных сигналов
SU731562A1 (ru) Устройство дл устранени вли ни дребезга контактов
JPS55165026A (en) Digital-analog converter
SU803013A1 (ru) Аналоговое запоминающее устрой-CTBO
SU1529455A1 (ru) Устройство дл автоматического переключени диапазонов измерени
SU960661A1 (ru) Аналоговый преобразователь
SU752364A1 (ru) Множительно-делительное устройство
KR900005438Y1 (ko) 디지탈 트리머 캐패시터(Digital Trimmer Capacitor)
JPS6429822A (en) Optical switch control system
SU1580404A1 (ru) Линейный экстрапол тор
RU2020580C1 (ru) Интегратор
SU1285520A1 (ru) Информационное табло
JP2548023Y2 (ja) キー入力装置
SU1153331A1 (ru) Аналоговое делительное устройство