SU752364A1 - Множительно-делительное устройство - Google Patents

Множительно-делительное устройство Download PDF

Info

Publication number
SU752364A1
SU752364A1 SU762388894A SU2388894A SU752364A1 SU 752364 A1 SU752364 A1 SU 752364A1 SU 762388894 A SU762388894 A SU 762388894A SU 2388894 A SU2388894 A SU 2388894A SU 752364 A1 SU752364 A1 SU 752364A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
voltage
source
integrator
input
Prior art date
Application number
SU762388894A
Other languages
English (en)
Inventor
Николай Арсентьевич Давыдов
Вадим Петрович Котов
Сергей Алексеевич Чихачев
Олег Николаевич Яковлев
Original Assignee
Ордена Трудового Красного Знамени Специальное Конструкторское Бюро Аналитического Приборостроения Ан Ссср
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ордена Трудового Красного Знамени Специальное Конструкторское Бюро Аналитического Приборостроения Ан Ссср filed Critical Ордена Трудового Красного Знамени Специальное Конструкторское Бюро Аналитического Приборостроения Ан Ссср
Priority to SU762388894A priority Critical patent/SU752364A1/ru
Application granted granted Critical
Publication of SU752364A1 publication Critical patent/SU752364A1/ru

Links

Landscapes

  • Measurement Of Current Or Voltage (AREA)

Description

1
Изобретение относитс  к электрическим вычислительным устройствам и может быть использовано в вычислительных машинах и электроизмерительной технике.
Известно множительно-делительное устройство , содержащее интеграторы, компаратор , одновибратор 1.
Это устройство имеет сравнительно малую точность работы.
Из известных устройств наиболее близким к нредложеиному  вл етс  миожительно-делительное устройство, содержащее первый интегратор, вход которого присоединен к первому источнику сигнала, соединенные последовательно второй интегратор, компаратор, одновибратор, выход которого подключен ко входам установки начальных условий первого и второго интеграторов соответственно, переключатель режима, переключающий контакт первой группы контактов которого соединен со вторым источником сигнала, переключающий контакт второй группы контактов переключател  режима подключен ко второму входу компаратора , вход второго интегратора соединен с первым контактом первой группы контактов и вторым контактом второй группы контактов переключател  режима, а второй контакт первой группы контактов п nepBOii коитакт второй груипы контактов которого
подключены к выходу первого источника опорного напр жени , усилительный элемент , ко входу которого присоедипепы выводы первого п второго разделительных
5 резисторов, ключево элемент, одни вывод которого соединен с выходом второго источника опорного напр жени , накопительны конденсатор, подключенный между выходом устройства Н шиной нулевого иотенци10 ала 2.
Это устройство характеризуетс  невысокой точностью вследствие иериодического замыкаии  первого источника сигнала на шину нулевого поте1щпала.
Целью изобретени   вл етс  иовышение точности и упрощение устройства.
Предложенное множительно-делнтельное устройство отличаетс  от известного тем, что выход первого интегратора соедииен со вторым выводом первого разделительного резистора, второй вывод второго разделительиого резистора подключеи к выходу устройства и другому выводу ключевого элемента, управл ющий вход которого присоединен к выходу усилительного элемента .
На чертеже показана функциональна  схема предложенного множнтельно-делительного устройства.
Оно содержит первый и второй источники сигнала 1 и 2, иервый интегратор 3, иервый и второй разделительные резисторы 4 и 5, усилительный элемент 6, второй источник опорного напр жени  7, ключевой элемент 8, накопительный конденсатор 9, второй интегратор 10, компаратор 11, одновибратор
12,первый источник опорного напр жени 
13,переключатель режима 14, шину нулевого потенциала 15 и выход 16 устройства.
Устройство работает следующим образом .
При работе устройства в режиме делени  переключатель режима 14 установлен в положение , изображенное на чертеже. Первый источник сигнала 1 выполн ет роль делимого, а второй источиик сигнала 2-- делител .
Линейно-нарастающее (пилообразное) напр жение с выхода второго интегратора 10 поступает иа один вход компаратора И, где сравниваетс  с напр жением первого источника опорного напр жени  13.
В момент срабатывани  компаратора 11 на его выходе по вл етс  импульс, который поступает на вход одновибратора 12. На выходе одиовибратора 12 формируетс  импульс фиксированной длительности, с помощью которого происходит установка в исходное положение первого и второго интеграторов 3 и 10.
Частота следовани  импульсов пилообразного выходного напр жени  второго интегратора 10 пропорциональна отношению напр жений второго источника сигнала 2 и первого источника опорного напр жени  13; амплитуда импульсов пилообразного напр жени  на выходе первого интегратора 3 пр мо пропорциональна напр жению иервого источника сигнала 1 и обратно пропорциональна частоте следовани  импульсов .
Таким образом, выходное напр жение первого интегратора 3 пропорционально напр жению первого источника сигнала 1 и отношению напр жений первого источника опорного напр жени  13 и второго источника сигнала 2.
Выходное напр жение первого интегратора 3 через первый разделительный резистор 4 иоступает на вход усилительного элемента 6. Па этот же вход через второй разделительный резистор 5 поступает напр жение с накопительного конденсатора 9. В момент сравнени  величин указанных напр жений на выходе усилительного элемента 6 формируетс  импульс напр жени , замыкающий ключевой элемент 8. При этом накопительный конденсатор 9 зар жаетс  через ключевой элемент 8 от второго источника опорного напр жени  7 до величины напр жени , равного амплитуде выходного пилообразного напр жени  первого интегратора 3.
Как только Напр жение на накопитель ном конденсаторе 9 достигает указанной величины , закрываетс  усилительный элемент 6, а ключевой элемеит 8 размыкаетс . Далее процессы в устройстве периодически повтор ютс .
Таким образом, на выходе 16 устройства формируетс  посто нное напр жение, пропорциональное напр жению первого источпика сигнала 1 и отношению напр жений первого источника опорного напр жени  13 и второго источника сигнала 2.
В положении переключател  режима 14, противоположном изображенному на чертеже , на выходе 16 устройства формируетс  посто нное напр жение, пропорциональное произведению напр жений первого источника сигнала 1 и второго источника опорпого напр жени  7.
Частота периодических процессов, происход щих в устройстве в этом режиме, определ етс  параметрами автоколебательного контура, образованного вторым интегратором 10, компаратором 11 и одновибратором 12.
Предложенное устройство по сравнению с устройством-прототипом обладает новым качеством - более высокой точностью работы , так как первый источник сигнала 7 не
шунтируетс  во врем  работы, а также имеет более простую функциональную схему .

Claims (2)

1.Авторское свидетельство СССР № 568056, кл. G 06G 7/161, 1975.
2.Патент ФРГ № 2550760, кл. G 06G 7/16, 20.05.76 (прототип).
SU762388894A 1976-08-01 1976-08-01 Множительно-делительное устройство SU752364A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU762388894A SU752364A1 (ru) 1976-08-01 1976-08-01 Множительно-делительное устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU762388894A SU752364A1 (ru) 1976-08-01 1976-08-01 Множительно-делительное устройство

Publications (1)

Publication Number Publication Date
SU752364A1 true SU752364A1 (ru) 1980-07-30

Family

ID=20671454

Family Applications (1)

Application Number Title Priority Date Filing Date
SU762388894A SU752364A1 (ru) 1976-08-01 1976-08-01 Множительно-делительное устройство

Country Status (1)

Country Link
SU (1) SU752364A1 (ru)

Similar Documents

Publication Publication Date Title
SU752364A1 (ru) Множительно-делительное устройство
GB1287620A (en) Frequency to direct current converter circuit
JPS5631283A (en) False synchronizing signal generating circuit
US3497805A (en) Circuit including a constant amplitude pulse generator for adjusting the amplitude of pulses produced by a transducer
SU474816A1 (ru) Релейный операционный усилитель
SU739557A1 (ru) Устройство дл возведени в степень
SE8104874L (sv) Forfarande och anordning for elektrisk vermemengdsmetning
SU1205065A1 (ru) Преобразователь емкости в частоту
SU1275484A1 (ru) Устройство дл интегрировани знакопеременных сигналов с запоминанием промежуточных значений
SU966892A1 (ru) Преобразователь напр жени в частоту
SU892415A1 (ru) Устройство дл измерени периода
SU505126A1 (ru) Преобразователь напр жение-интервал времени
SU668088A1 (ru) Преобразователь неэлектрических величин в интервал времени
SU435533A1 (ru) Формирователь напряжения, изменяющегося по степенному закону
SU1151922A1 (ru) Пороговое устройство
SU453793A1 (ru) ПРЕОБРАЗОВАТЕЛЬ НАПРЯЖЕНИЯ В ЧАСТОТУ СЛЕДОВАНИЯ ИМПУЛЬСОВ•:?:'•: Т пч
SU391485A1 (ru) УСТРОЙСТВО дл ИЗМЕРЕНИЯ СОПРОТИВЛЕНИЯ РЕЗИСТОРОВ
SU538373A1 (ru) Электронный интегратор
JPS5770404A (en) Capacitance detecting circuit
SU819959A1 (ru) Преобразователь напр жени вчАСТОТу
SU448595A2 (ru) Широтно-импульсный преобразователь дифференциального сопротивлени
SU830417A1 (ru) Синусный преобразователь
SU523415A1 (ru) Масштабный преобразователь напр жени
SU1211660A1 (ru) Преобразователь тока в частоту импульсов
SU1615754A1 (ru) Квадратичный преобразователь напр жени в частоту