SU721815A1 - Information input arrangement - Google Patents
Information input arrangement Download PDFInfo
- Publication number
- SU721815A1 SU721815A1 SU782573691A SU2573691A SU721815A1 SU 721815 A1 SU721815 A1 SU 721815A1 SU 782573691 A SU782573691 A SU 782573691A SU 2573691 A SU2573691 A SU 2573691A SU 721815 A1 SU721815 A1 SU 721815A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- elements
- inputs
- logical
- Prior art date
Links
Landscapes
- Input From Keyboards Or The Like (AREA)
Description
Изобретение относитс к области вычислительной техники и предназначено дл ввода информации.The invention relates to the field of computing and is intended to enter information.
Известно устройство дл ввода информации , содержащее коммутационные элементы , шифратор, логические элементы 1A device for inputting information is known, which contains switching elements, an encoder, logic elements 1.
Недостатком этого устройства вл етс низка надежность.A disadvantage of this device is low reliability.
Наиболее близким техническим решением к данному изобретению вл етс устройство дл ввода информации, содержаш,ее последовательно соединенные клавиатуру, шифратор и блок элементов И-НЕ, инвертор, выход которого подключен к другим входам блока элементов И-НЕ 2.The closest technical solution to this invention is a device for entering information, containing, its serially connected keyboard, encoder and block of AND-NOT elements, an inverter, the output of which is connected to other inputs of the AND-HE element block 2.
Недостатком такого устройства вл етс низка надежность.The disadvantage of such a device is low reliability.
Целью изобретени вл етс повышение надежности устройства.The aim of the invention is to increase the reliability of the device.
Поставленна цель достигаетс тем, что предлагаемое устройство содержит первый элемент И-НЕ, элемент согласовани и два логических блока, входы которых подключены к выходам кодовой матрицы клавиатуры , одни - к первому и второму входам первого элемента И-НЕ, другие - к элементу согласовани и к третьему входу первого элемента И-НЕ, выход которого соединен с входом инвертора; кроме того, каждый логический блок содержит второй, третий,The goal is achieved by the fact that the proposed device contains the first NAND element, a matching element and two logical blocks whose inputs are connected to the outputs of the keyboard matrix, one to the first and second inputs of the first NAND, others to the matching element and to the third input of the first element IS-NOT, the output of which is connected to the input of the inverter; in addition, each logical block contains a second, third,
четвертый, п тый, шестой и седьмой элементы И-НЕ, первый, второй, третий, четвертый , п тый, шестой и седьмой элементы ИЛИ, входы второго, третьего, четвертого и п того элементов И-НЕ соединены с соответствующими входами первого торого, третьего и четвертого элементов ИЛИ, выходыс выходом шестого элемента И-НЕ, первый вход которого подключен к выходу первого элемента ИЛИ и первому входу п того элемента ИЛИ, второй вход - к выходуthe fourth, fifth, sixth and seventh elements AND-NOT, the first, second, third, fourth, fifth, sixth and seventh elements OR, the inputs of the second, third, fourth and fifth elements AND-NO are connected to the corresponding inputs of the first, the third and fourth elements OR, the output of the output of the sixth element AND-NOT, the first input of which is connected to the output of the first element OR and the first input of the fifth element OR, the second input - to the output
второго элемента ИЛИ и второму входу п того элемента ИЛИ, выход которого соединен с первым входом седьмого элемента ИЛИ, второй вход которого подключен к выходу шестого элемента ИЛИ, первый вход которого,соединен с выходом третьего элемента ИЛИ и первым входом седьмого элемента И-НЕ, второй вход - с выходом четвертого элемента ИЛИ и вторым входом седьмого элемента И-НЕ, выход которого подключен к выходу шестого элемента И-НЕ.The second OR element and the second input of the fifth OR element, the output of which is connected to the first input of the seventh OR element, the second input of which is connected to the output of the sixth OR element, the first input of which is connected to the output of the third OR element and the first input of the seventh AND NAND element, the second input - with the output of the fourth element OR, and the second input of the seventh element AND-NOT, the output of which is connected to the output of the sixth element AND-NOT.
На чертеже представлена блок-схема предлагаемого устройства.The drawing shows a block diagram of the proposed device.
Устройство содержит KJjasHaTypy 1, шиф ратор 2, блок элементов И-НЕ 3, первый логический блок 4, второй логический блок 5 элемент согласовани б, первый элемент И- НЕ 7, инвертор 8, элементы И-НЕ с второго по седьмой 9-14, элементы ИЛИ с первого по седьмой 15-21.The device contains KJjasHaTypy 1, the encoder 2, the block of elements AND-NO 3, the first logic block 4, the second logical block 5, the matching element b, the first element of AND-NOT 7, the inverter 8, the elements of IS-NOT from the second to the seventh 9-14 , elements OR from first to seventh 15-21.
Устройство работает следующим образом. При включении устройства и отсутствии нажатых клавиш клавиатуры 1 на всех ее выходах устанавливаютс логические нули , которые поступают на входы логических блоков 4, 5. На выходах элементов И-НЕ 9, 10, 11, 12 устанавливаютс логические единицы , а на выходах элементов ИЛИ - логические нули. Указанные сигналы поступают на входы элементов И-НЕ 13, 14 и на входы элементов ИЛИ 19, 20.The device works as follows. When the device is turned on and there are no keystrokes of the keyboard 1, all its outputs are set to logical zeros, which are fed to the inputs of logic blocks 4, 5. At the outputs of the AND-HE elements 9, 10, 11, 12, logical units are set, and at the outputs of the OR elements logical zeros. These signals are fed to the inputs of the elements AND-NOT 13, 14 and to the inputs of the elements OR 19, 20.
В этом случае, с выходов элементов 19, 20 сигналы логического нул поступают на входы элемента ИЛИ 21, с выхода которого сигнал логического нул поступает на один из входов первого элемента И-НЕ 7. На второй вход этого элемента поступает также логический нуль с второго логического блока 5, а на третий вход - логическа единица с выходов элементов 9-14 первого логического блока 4 и логическа единица-t аналогичного выхода второго логического блока 5.In this case, from the outputs of elements 19, 20, the signals of a logical zero arrive at the inputs of the element OR 21, from the output of which the signal of a logical zero arrives at one of the inputs of the first element NAND 7. The second input of this element also receives a logical zero from the second logical unit 5, and the third input is the logical unit from the outputs of elements 9-14 of the first logical unit 4 and logical unit-t of the same output of the second logical unit 5.
Логическа единица с выхода первого элемента И-НЕ 7 поступает на инвертор 8, сигнал логического нул с выхода которого блокирует прохождение кодового сигнала через блок элементов И-НЕ 3.The logical unit from the output of the first element AND-NOT 7 is supplied to the inverter 8, the logical zero signal from the output of which blocks the passage of the code signal through the block of elements AND-NOT 3.
При нажатии любой одной клавиши на одной из верхних шин и на одной из нижних шин вырабатываютс логические единицы. Например,логическа единица поступает на один из элементов 9, 15. Логическа единица с выхода элемента 15 поступает на один из входов элементов 13 и 19. Далее логическа единица с выхода элемента 19 поступает на один из входов элемента ИЛИ 21 и с выхода его она поступает на вход первого элемента И-НЕ 7. С выхода второго логического блока 5 сигнал логической единицы поступает на другой вход первого элемента И-НЕ 7. На третьем входе указанного элемента также будет логическа единица, так как на всех выходах элементов 9-13 первого логического блока 4 и аналогичных элементов второго логического блока 5 элемента согласовани 6 устанавливаютс логические единицы.When you press any one key, logical units are generated on one of the upper tires and on one of the lower tires. For example, a logical unit goes to one of elements 9, 15. A logical unit from the output of element 15 goes to one of the inputs of elements 13 and 19. Next, the logical unit from the output of element 19 goes to one of the inputs of the element OR 21 and from the output it goes the input of the first element is NOT 7. From the output of the second logic unit 5, the signal of a logical unit is fed to another input of the first element NAND 7. At the third input of the specified element there will also be a logical one, since on all outputs of elements 9-13 of the first logical block 4 and a The tax elements of the second logical unit 5 of the matching element 6 are set to logical units.
Сигнал логического нул с выхода первого элемента И-НЕ 7 поступает на инвертор 8 и далее сигнал логической единицы разрешает прохождение сигнала кода нажатой клавиши через блок элементов И-НЕ 3 на выход устройства.The logical zero signal from the output of the first element AND-NOT 7 is fed to the inverter 8 and then the signal of the logical unit allows the passage of the code signal of the pressed key through the block of elements-NOT 3 to the output of the device.
Claims (2)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782573691A SU721815A1 (en) | 1978-01-25 | 1978-01-25 | Information input arrangement |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782573691A SU721815A1 (en) | 1978-01-25 | 1978-01-25 | Information input arrangement |
Publications (1)
Publication Number | Publication Date |
---|---|
SU721815A1 true SU721815A1 (en) | 1980-03-15 |
Family
ID=20746243
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU782573691A SU721815A1 (en) | 1978-01-25 | 1978-01-25 | Information input arrangement |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU721815A1 (en) |
-
1978
- 1978-01-25 SU SU782573691A patent/SU721815A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU721815A1 (en) | Information input arrangement | |
KR840006113A (en) | Logic Method | |
GB1203730A (en) | Binary arithmetic unit | |
SU978132A1 (en) | Data input device | |
JPS5776645A (en) | Electronic desk-top calculator | |
SU972488A1 (en) | Data input device | |
SU987614A1 (en) | Information input device | |
SU864275A1 (en) | Information input device | |
SU1633392A1 (en) | Serial adder | |
SU541164A1 (en) | Device for spawning numbers | |
SU1451691A2 (en) | Modulo-m adding and subtracting device | |
SU1525918A1 (en) | Device for extracting whole and fractional parts of number with non-integer base | |
JPS55112671A (en) | Program control system for electronic cash register | |
SU1233153A1 (en) | Device for taking sum | |
SU723558A1 (en) | Information input arrangement | |
SU944105A1 (en) | Switching apparatus | |
SU907803A2 (en) | Multifunction logic element | |
SU690476A1 (en) | Device for sequential discriminating of "ones" from n-digit binary code | |
GB1528954A (en) | Digital attenuator | |
SU1160397A2 (en) | Device for raising numbers to modulo p power | |
SU1439572A2 (en) | Number comparator | |
SU881721A1 (en) | Information input device | |
SU327473A1 (en) | ||
US3423577A (en) | Full adder stage utilizing dual-threshold logic | |
SU834906A1 (en) | Code converter |