SU712970A1 - Wiring or circuit - Google Patents
Wiring or circuit Download PDFInfo
- Publication number
- SU712970A1 SU712970A1 SU782659925A SU2659925A SU712970A1 SU 712970 A1 SU712970 A1 SU 712970A1 SU 782659925 A SU782659925 A SU 782659925A SU 2659925 A SU2659925 A SU 2659925A SU 712970 A1 SU712970 A1 SU 712970A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- outputs
- inverters
- current source
- power bus
- Prior art date
Links
Landscapes
- Electronic Switches (AREA)
Description
Изобретение относится к импульсной технике.The invention relates to a pulse technique.
Известно устройство — расширитель по ИЛИ, содержащее входной многоэмиттерный транзистор и ключевой каскад. Устройство позволяет выполнить операцию ИЛИ со многими переменными [1].A known device is an extender by OR, containing an input multi-emitter transistor and a key stage. The device allows you to perform an OR operation with many variables [1].
Недостаток устройства — большое количество затрачиваемого оборудования при большом числе входных переменных. 1The disadvantage of this device is the large amount of expended equipment with a large number of input variables. 1
Известно устройство — логический вентиль с открытым коллектором, позволяющее получить функцию монтажного ИЛИ ИНедостаток этого устройства состоит в 1 невысокой помехоустойчивости из-под наличия токов утечки по коллекторам.A device is known - a logic valve with an open collector that allows you to get the function of OR OR. The disadvantage of this device is 1 low noise immunity due to the presence of leakage currents through the collectors.
Цель изобретения — повышение помехоустойчивости. 2The purpose of the invention is to increase noise immunity. 2
Поставленная цель достигается тем, что в устройство, содержащее вентили, выходы которых соединены с выходом источника тока и выходом устройства, введен компенсирующий транзистор, эмиттер которого 2 соединен с выходом источника тока, база — с первой шиной питания, коллектор — с второй шиной питания.This goal is achieved by the fact that a compensating transistor is introduced into the device containing the valves, the outputs of which are connected to the output of the current source and the output of the device, the emitter of which 2 is connected to the output of the current source, the base with the first power bus, the collector with the second power bus.
На чертеже представлена принципиальная схема устройства. сThe drawing shows a schematic diagram of a device. from
Она содержит блок вентилей с инверторами 1, открытые выходы которых соединены с выходом источника 2 тока и эмиттером компенсирующего транзистора 3, база 5 которого соединена с первой шиной 4 питания, а коллектор — с второй шиной 5 питания.It contains a valve block with inverters 1, the open outputs of which are connected to the output of the current source 2 and the emitter of the compensating transistor 3, the base 5 of which is connected to the first power bus 4, and the collector to the second power bus 5.
Устройство работает следующим образом.The device operates as follows.
Источник 2 тока, питающийся от источника питания £/пит>ЕпИт, генерирует ток /г, равный допустимому току открытого инвертора /0. Когда хотя бы один из инверторов 1 открыт, напряжение на выходе схе5 мы ?7Вых~0, а транзистор 3 заперт. Когда все инверторы закрыты, через компенсирующий транзистор 3, если Ц <11т, протекает ток Ικ=Ιτ—Л и напряжение на выходе устройства без учета падения напряжения на переходе база — эмиттер транзистора 3 . При этом оно примерно постоянно в широких пределах изменения токов закрытых инверторов, что повышает помехоустойчивость и надежность работы устройства. Условием правильной работы устройства является условие /1 <.1?, или где k — число объединяемых выходов инверторов; Ц — среднестатический ток закрытого инвертора.The current source 2, powered by a power supply £ / pit> En I t, generates a current / g equal to the permissible current of the open inverter / 0 . When at least one of the inverters 1 is open, the voltage at the output of circuit 5 is ~ 7 V ~ 0, and the transistor 3 is locked. When all the inverters are closed, through the compensating transistor 3, if C <11 t , the current Ι κ = Ι τ - Л and the voltage at the device output without taking into account the voltage drop at the base-emitter transistor 3 junction are flowing. Moreover, it is approximately constant over a wide range of changes in the currents of closed inverters, which increases the noise immunity and reliability of the device. The condition for the correct operation of the device is the condition / 1 <.1 ?, or where k is the number of combined inverter outputs; C is the average static current of a closed inverter.
В предельном случае, когда можно определить предельно допустимое число объединяемых выходов инверторовIn the extreme case, when it is possible to determine the maximum permissible number of combined outputs of inverters
А — — — — кA - - - - to
Можно заметить, что k всегда больше I на величину, определяемую множителем Δί/,ηπ , <It can be noted that k is always greater than I by an amount determined by the factor Δί /, ηπ, <
—— <Ц( где [ — число ооъединяемых ВЫСПИТ J Q ходов инверторов.—— <C ( where [is the number of inverters JQ which are connected to DRINK.
Например, в состав серии 134 для образования «монтажного ИЛИ» входит микросхема 134ЛА8. Руководство по применению ОСТ 11 6КО.340.009-73 рекомендует объе- J5 динять не более 10 выходов микросхемы 134ЛА8, что мало для многих практических применений. Для схемы чертежа число объединяемых выходов может быть значительно увеличено: для микросхемы 134ЛА8 2θ /о=2 мА, /1(/= 125°С) ^40 мкА, отсюда по формулеFor example, the 134 series for the formation of "mounting OR" includes the 134LA8 chip. Guidelines for the use of OST 11 6KO.340.009-73 recommends that J5 integrate no more than 10 outputs of the 134LA8 chip, which is not enough for many practical applications. For the drawing scheme, the number of combined outputs can be significantly increased: for the 134LA8 chip 2 θ / о = 2 mA, / 1 (/ = 125 ° С) ^ 40 μA, hence, by the formula
2· 10“3 £доп = 40.)-5=6- = 50 (ВЫХОДОВ).2 · 10 “ 3 £ extra = 40.) - 5 = 6- = 50 (OUTPUTS).
Использование изобретения позволяет увеличить число объединяемых выходов инверторов в устройстве «монтажное ИЛИ» и повысить помехоустойчивость и надежность работы схемы.Using the invention allows to increase the number of combined outputs of inverters in the device "mounting OR" and to increase the noise immunity and reliability of the circuit.
Claims (1)
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782659925A SU712970A1 (en) | 1978-08-30 | 1978-08-30 | Wiring or circuit |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU782659925A SU712970A1 (en) | 1978-08-30 | 1978-08-30 | Wiring or circuit |
Publications (1)
Publication Number | Publication Date |
---|---|
SU712970A1 true SU712970A1 (en) | 1980-01-30 |
Family
ID=20783485
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU782659925A SU712970A1 (en) | 1978-08-30 | 1978-08-30 | Wiring or circuit |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU712970A1 (en) |
-
1978
- 1978-08-30 SU SU782659925A patent/SU712970A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU712970A1 (en) | Wiring or circuit | |
JPS54148464A (en) | Pulse generating circuit | |
CA2107221A1 (en) | Low Power Voltage Sensing Circuit | |
JPS5643808A (en) | Signal converting circuit | |
FR2670295B1 (en) | ELECTRICAL MEASURING DEVICE WITH DOUBLE CONNECTION CONFIGURATION. | |
JPS5570128A (en) | Oscillator circuit | |
SU1223204A1 (en) | Threshold device | |
SU1248028A1 (en) | Emitter follower | |
SU785971A1 (en) | Square-wave shaper | |
SU1018208A1 (en) | Sawtooth voltage generator | |
SU513503A1 (en) | Logical element | |
SU1270873A1 (en) | Output stage of amplifier with inductive load | |
SU430495A1 (en) | PULSE EXPANDER | |
JPS54125958A (en) | Ttl circuit | |
SU573860A2 (en) | Sawtooth voltage generator | |
KR930006692Y1 (en) | Switching time reducted circuit used for short diode | |
SU1448402A1 (en) | Comparator | |
SU1056463A1 (en) | Access and storing device | |
SU1108366A1 (en) | Active current pickup for generator protection device | |
JPS55608A (en) | Bias circuit | |
JPS56137733A (en) | Electronic circuit | |
RU1824667C (en) | Pulse generator | |
SU790315A1 (en) | Optronic change-over switch | |
ATE36102T1 (en) | INJECTION LOGIC INTEGRATED. | |
SU1050030A1 (en) | Current relay with dependant operate time delay |