SU702518A1 - Коммутатор - Google Patents

Коммутатор

Info

Publication number
SU702518A1
SU702518A1 SU772485852A SU2485852A SU702518A1 SU 702518 A1 SU702518 A1 SU 702518A1 SU 772485852 A SU772485852 A SU 772485852A SU 2485852 A SU2485852 A SU 2485852A SU 702518 A1 SU702518 A1 SU 702518A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
channel
inputs
bus
Prior art date
Application number
SU772485852A
Other languages
English (en)
Inventor
Владимир Александрович Погрибной
Original Assignee
Физико-Механический Институт Ан Украинской Сср
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Физико-Механический Институт Ан Украинской Сср filed Critical Физико-Механический Институт Ан Украинской Сср
Priority to SU772485852A priority Critical patent/SU702518A1/ru
Application granted granted Critical
Publication of SU702518A1 publication Critical patent/SU702518A1/ru

Links

Description

(54) КОММУТАТОР
t
Изобретение относитс  к области автоматики и т елемеханики.
Известны коммутаторы, содержащие генератор, выход которого соединен со входом распределител , а также ключи и элемент или 1,
К недостаткам такого устройства относ тс  узкие функциональные возможности .
Наиболее близким техническим решением к данному  вл етс  коммутатор содержащий генератор, выход которого соединен со входом (пч)-разр дного/ распределител , первый разр дный выход которого через формирователь реперного сигнала подк.шочен к одному из входов ()-входного элемента ИЛИ, другие входы которого соединены с выходс1ми ключей, управл ющий вход Кс1ждого из которых подключен к соответствующей информационной входной шине коммутатораf выходна  шина которого соединена с выходом (nfl)входного элемента ИЛИ 2,
Недостатком Данного устройства  вл ютс  узкие функциональные возможности .
Целью изобретени   вл етс  расширение функциональныгг возможностей коммутатора.
Указанна  цель достигаетс  за счет того, что в KOMMyTiaTop, содержащий 1гёйЩ5а бр,ваход которого- соединен со входом (n-tl)-разр дного распределител , первый разр дный выход которого через формирователь реперного сигнала подключен к одному из входов ()-входного элемента ИЛИ, другие входы которого соединены с выходами
0 ключей, управл ющий вход каждого из которых подключен к соответствук цей информационной входной шине коммутатора , выходна  шина которого соединена с выходом (п-4-1)-входного элемг
5 та ИЛИ, введены триггеры, элементы ИЛИ, И и Запрет и дополнительный фо. мирователь, выход которого соединен с дополнительным входом (п-И)-разр дного распределител  и нулевыми вхо0 дами триггеров, причем в каждом канале коммутатора, кроме первого и последнего, соответствующий выход (п+1)-р зр днЬго .распределител  соединен с одним из входов первого эле5 мейта ИЛИ, другой вход которого подключен к выходу элемента И предьвдуиего канала, а выход - к пр мому входу элемента Запрет и одному из входов элемента И своего канала, другой

Claims (1)

  1. 0 вход которого соединен с инверсным входом элемента Запрет и выходом второго элемента ИЛИ, один из входов которого подключен к соответствующей шине управлени , а другой, соединен с единичным выходом триггера, единичный вход Которого подключен к выходу элемента Эапрет и управл ющему входу соответствующего ключа, в первом канале коммутатора второй разр дный выход (п+1)-р зр дного распределител  соединен с пр мым входом элемента Запрет и одним из входов элемента И, другой .вход которого, подключен к перв .ой шине управлени  и инверсному входу элемента Запрет, выход которого соединен с управл ющим входом первого канала, а в последнем канале коммутатора последний выход (п-И)-разр дного распределител  подключен .к одному из входов элемента ИЛИ, другой вход которЬго соединен;.С выходом элемента И (п.-1)-гЬ канала, а выход . - с входом дополнительного формирова тел  .и пр мым входом элемента Запрёт инверсный вход которого подключен ю п-й шине управлени , а выход -к управл ющему входу .п-го ключа. Функциональна  схема коммутатора представлена на чертеже и содержит следующие элементы: генератор 1, выход которого соединен со входом (п + 41)-разр дного распределител  2,пер выйразр дный выход которого через формирователь 3 реперного сигнала подключен к одному из входов -(n+l)входного элемента ИЛИ 4, другие входы которого соединены с. выходами клю чей 5, управл ющий вход каждого из к торых подключен к соответствующей ин формационной входной шине б коммутатора , выходна  шина 7 которого соеди нена с выходом (п + 1)-входного элемен та ИЛИ 4; дополнительный формирователь 8, выход которого соединен с до -полнительным входом (п+-1)-разр дного распределител  2 и нулевыми входами триггеров 9; в каждом канале, кроме первого и последнего, соответствующи выход (n-vD-разр дного распределител  2 соединен с одним из входов первого элемента ИЛИ 10, другой вход ко торого подключен к выходу элемента И 11 предыдущего канала, а выход - к пр мому входу элемента Запрет 12 и одному из входов элемента И 11 своего канала, другой вход которого соедйне н с инверсным входом элемента Запрета 12 и выходом второго элемента иЛи 13, один из входов которого подключен к соответствующей шине 14 управлени , а другой соединен с единичным выходом триггера 9, единичный вход которого подключен к выходу эле мента Запрет 12 и управл ющему входу соответствующего ключаЗ; s первом ка нале коммутатора второй разр дный вы ход (n-Vl)-разр дного распределител  2 соединен с пр мым входом элемента Запрет 12 и одним из входов элемента И 11, другой вход которого подключен к первой шине 14 управлени  и инверсному входу элемента .Запрет 12, выход которого соединен с управл ющим входом первого ключа 5; в последнем канале . коммутатора последний .выход (n-f fl)-разр дного распределител  2 подключен к одному из входов элемента ИЛИ 10, другой вход которого соединен с выходом элемента И 11 (п--1)-го канала, а выход - с входом дополнительного формировател  8 и пр мым входом элемента Запрет 12,. инверсный йход которого подключен к п-й шине 14 управлени , а выход - к управл ющему входу п-го ключа 5.. - .. Функционирование коммутатора осуществл етс  следующим образом. Им-.пульсом с выхода генератора 1 запускаетс  распределитель 2, с первого разр дного выхода которого реперный сигнал через формирователь 3 и элемент .4 поступает на выходную шину 7 коммутатора. В случае наличи  нулевых логических уровней на шине 14 управлени  единичный логический уровень со второго разр дного выхода распределител  2 через элемент Запрет-12 первого канала поступает на управл ющий вход первого ключа 5 и осуществл ет подключение первой информацион- ной входной шины 6 к выходной шине 7. Далее единичный логический уровень с третьего разр дного выхода распределител  2 через элементы ИЛИ 10 и З.апрет 12 второго канала поступает на управл ющий вход второго ключа 5 и переводит триггер 9 этого канала в единичное состо ние. В результате втора  информационна  входна  шина б подключаетс  к выходной шине 7 и т.д. Единичный логический уровень с последнего разр дного выхода распределител  2 .через элементы ИЛИ 10 и Запрет 12 поступает на управл ющий вход последнего ключа 5 и осуществл ет подключение последней информационной шины б к выходной шине 7. Одновременно при помощи единичного логического уровн  с выхода элемента ИЛИ 10 последнего канала через дополнительный формирователь 8 осуществл етс  перевод триггеров 9 в нулевое,состо ние и запуск распределител  2, Если на 1-й шине 14 управлени  имеетс  единичный логический уровень, то единичный логический уровень с (f+l)-ro разр дного выхода распределител  2 или с выхода, элемента И 11 предыдущего канала через элементы 10 и И 11 подаетс  на элемент -; ИЛИ 10 по- j следующего канала и поступит на ключ 5 первого из последующих каналов, на шине 14 управлени  которого имеетс  нулевой логический уровень. Указанный уровень одновременно переводит в единичное состо ние триггер 9 этого канала, запреща  тем самым прохождение единичного логического уровн  с (i42)-ro разр дного выхода распределитель на управл ющий вход ключа 5 этого канала. Формула изобретени  Коммутатор, содержащий генератор, выход которого соединен .со входом (n+l)-разр дного распределител , пер вый разр дный выход которого через формирователь реперного сигнала подключен к одному из входов (пч-1)-вход ного элемента. ИЛИ, другие входы которого соединены с выходами ключей, управл ющий вход каждого из которых подключен к соответствующей информац онной входной шине коммутатора, вы-, ходна  шина которого соединена с выходом (п+1)-входного элемента ИЛИ, отличающийс  тем, что, с целью расширени  функциональных возможностей ,, в него введены триггеры, элементы ИЛИ, И и Запрет и дополнительный формирователь, выход которого соединен с Дополнительным входом (п+1)-разр дного распределител  и ну левыми входами триггеров, причем в каждом Канале коммутатора, кроме пер . вого и последнего, соответствующий вы.ход (пН)-разр дного распределител соединен с одним из входов первогб элемента ИЛИ, другой вход которого подключен к выходу элемента И предыдущего канала, а выход - к -пр мому входу элемента Запрет и одному из входов элемента И своего канала, другой вход которого соединен с инверсным входом элемента Запрет и выходом второго элемента ИЛИ, один из входов которого подключен к соответствующей шине управлени , а другой соединен с единичным выходом триггера, единичный вхйд которого подключен к выходу элемента Запрет и управл ющему входу соответствующего ключа, в первом канале коммутатора второй разр дный выход (n+l)-разр дного распределител  соединен с пр мым входом -элемента Запрет и одним из входов элемента И, другой вход которого подключен к .первой шине управлени  и инверсному входу элемента Запрет, выход которого соединен с управл ющим входом первого ключа, а в последием.канале коммутатора последний выход (п-«-1)-разр дного распределител  подключен к одному из входов элемента ИЛИ, другой вход которого соединен с выходом элемента И (п-1)-го Канала, а выход с входом дополнительног-о формировател  и пр мым входом элемента Запрет, инверсный вход которого подключен к п-й шине управлени , а выход - к управл ющему входу п-го ключа. Источники информации, прин тые во внимание при экспертизе 1.С.А.Гинзбург и др. Основы автоматики и телемеханики, М., Гос. энергетическое изд-во, 1959, с. 440., рис. 15-24. . 2,Авторское свидетельство 506942, кл. Н 03 К 17/02, 25.01.74.. .
    702518
    60
SU772485852A 1977-05-16 1977-05-16 Коммутатор SU702518A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772485852A SU702518A1 (ru) 1977-05-16 1977-05-16 Коммутатор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772485852A SU702518A1 (ru) 1977-05-16 1977-05-16 Коммутатор

Publications (1)

Publication Number Publication Date
SU702518A1 true SU702518A1 (ru) 1979-12-05

Family

ID=20708932

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772485852A SU702518A1 (ru) 1977-05-16 1977-05-16 Коммутатор

Country Status (1)

Country Link
SU (1) SU702518A1 (ru)

Similar Documents

Publication Publication Date Title
SU702518A1 (ru) Коммутатор
RU2042275C1 (ru) Стартстопный передатчик
SU590866A2 (ru) Устройство дл автоматического выбора скорости приемного приемного факсимильного аппарата
SU839040A2 (ru) Устройство дл выделени импуль-COB
SU497718A1 (ru) Устройство формировани псевдослучайных сигналов сложной структуры
SU987614A1 (ru) Устройство дл ввода информации
SU780168A1 (ru) Устройство дл формировани кодовых последовательностей
SU855980A1 (ru) Устройство формировани сигналов
SU978134A1 (ru) Устройство дл ввода информации
SU557415A1 (ru) Буферное запоминающее устройство
SU932644A1 (ru) Устройство дл синхронизации генераторов псевдослучайной последовательности
SU1688237A1 (ru) Устройство дл ввода информации
SU1062686A1 (ru) Устройство дл определени максимального числа
SU1070692A1 (ru) Сенсорна клавиатура
SU828194A1 (ru) Устройство дл ввода информации
SU634328A1 (ru) Генератор случайных чисел
SU502514A1 (ru) Устройство синхронизации псевдошумовых сигналов
SU769737A1 (ru) Коммутатор
SU966894A1 (ru) Преобразователь кодов чисел из одной системы счислени в другую
SU1192120A1 (ru) Генератор последовательности импульсов
SU599370A1 (ru) Устройство тактовой синхронизации
SU508896A1 (ru) Импульсно-фазовый детектор
SU367419A1 (ru) УСТРОЙСТВО дл УСТАНОВКИ ЗАПЯТОЙ СУММИРУЮЩЕЙ КЛАВИШНОЙ ВЫЧИСЛИТЕЛЬНОЙ МАШИНЫ
SU1746393A1 (ru) Устройство дл обучени операторов
SU741464A1 (ru) Коммутатор каналов с переменным циклом работы