SU741464A1 - Коммутатор каналов с переменным циклом работы - Google Patents

Коммутатор каналов с переменным циклом работы Download PDF

Info

Publication number
SU741464A1
SU741464A1 SU782565356A SU2565356A SU741464A1 SU 741464 A1 SU741464 A1 SU 741464A1 SU 782565356 A SU782565356 A SU 782565356A SU 2565356 A SU2565356 A SU 2565356A SU 741464 A1 SU741464 A1 SU 741464A1
Authority
SU
USSR - Soviet Union
Prior art keywords
group
output
elements
channels
inputs
Prior art date
Application number
SU782565356A
Other languages
English (en)
Inventor
Юрий Васильевич Фомин
Евгений Николаевич Нахабов
Original Assignee
Предприятие П/Я Р-6886
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Р-6886 filed Critical Предприятие П/Я Р-6886
Priority to SU782565356A priority Critical patent/SU741464A1/ru
Application granted granted Critical
Publication of SU741464A1 publication Critical patent/SU741464A1/ru

Links

Landscapes

  • Data Exchanges In Wide-Area Networks (AREA)
  • Use Of Switch Circuits For Exchanges And Methods Of Control Of Multiplex Exchanges (AREA)

Description

Изобретение относитс  к импульсной технике и может быть использовано в ком мутаторах информационных каналов, работающих с переменными скорост ми. Известен коммутатор каналов с переменными циклом работы, длительность цикла которого пропорциональна числу каналов , по которому в данный момент имеетс  информаци . Коммутатор состоит из генератора тактовьк импульсов, объектных триггеров кольцевого коммутатора, элеме тов И, Запрет и элементов задержки. Число объектных триггеров равно числу каналов . Недостатком коммутатора  вл етс  его ограниченное быстродействие, обусловленное тем, что период следовани  тактовых (опросных) импульсов пр мо пропорционален числу каналов. Известен также коммутатор с перемен ным циклом работы, содержащий генератор тактовых импульсов, а также в каждом канале триггерпую  чейку, единичный выход которой соединен через блок наличи  информации с управл ющими входами элементов И, Запрет, причем выход элемента И соединен с нулевым входом триггерной  чейки, выход элемента Запрет соединен с информационными входами элементов И, Запрет следующего канала 2., Цель изобретени  - повышение быстродействи  устройства. Цель достигаетс  тем, что каналы коммутатора соединены в группы, в каждую из которых введены групповые элементы И, ИЛИ-НЕ, Запрет, причем выход генератора импульсов соединен с информационными входами групповых элементов И, Запрет первой группы каналов, выход группового элемента И каждой группы каналов соединен с информационными входами групповых элементов И, Запрет, следующей группы каналов, выход последнего группового элемента И соединен с единичными входами триггерных  чеек всех каналов , выход группового элемента Запрет каждой группы каналов соединен с информационными входами элементов И, первого канала группы, входы группового элемента соединены с управл ющими входами элементов И, Запрет груп пы, выход которого соединен с управл ющими входами групповых элементов И, За прет группы. На чертеже представлена схема устройства . Устройство содержит генератор 1 тактовых импульсов (ГТИ), выход которого подключен к информационным входам групповых элементов 2 Запрет и 3 И первой группы каналов 4 коммутатора. Управл ющие входы элементов 2 и 3 подключены к выходу группового элемента -5 ИЛИ-НЕ первой группы каналов 4 коммутатора, Выход элемента 2 первой группы каналов 4 пошслючен ко входам элементов 6 Запрет и 7 И первого канала коммутатора. Другие входы элементов 6 и 7 первого канала подключены к первому входу элемента 5 первой группы каналов 4 и к единичному выходу триггера 8 первого канала через блок наличи  информации 9, Выход элемента 7 первого капала подключен к первому входу 10 кодирующего устройства и к нулевому входу триггера 8 первого канала кольцевого коммутатора. Выход элемента 6 первого канала подключен ко входам элементов. 6 и 7 второго канала и т.д. Выход 11 последней группы каналов 4 соединен с единичными входами всех триггеров 8 кольцевого коммутатора. Отдельные блоки схемы работают следующим образом. ГТИ 1 выдает импульсы , частота которых определ ет быстродействие коммутатора .Элемент 2 пропускает импульсы ГТИ 1 на входы элементов 6 и 7 первого канала первой группы, если в этой группе имеетс  информаци  хот  бы по одному каналу. Элемент 3 про пускает импульсы с ГТИ 1 на свой выход только в том случае, если в первой группе каналов отсутствует информаци  по всем каналам, либо все каналы опрошены, при этом элемент 2 запрещает прохождение импульсов с ГТИ 1 на свой выход Элемент 5 формирует запрещающий потенциал на вход хлемента 3 и разрещающий потенциал на вход элемента 2 в случае, когда в первой группе каналов хот  бы п одному каналу имеетс  информаци , в про тивном случае запрещающий потенциал с выхода элемента 5 поступает на вход эле мента 2, а разрешающий потенциал на вх элемента 3. Таким образом организуетс  цепь прохождени  импульсов с ГТИ 1 меж ДУ группами каналов. Элемент 6 пропускает на свой выход импульсы, поступивщие на ее вход, только в том случае, ес- ли нет сигнала с блока 9 налиЧ1ш информации . Элемент 7 пропускает на свой выход импульсы с ГТИ 1 в случае, если информаци  поступает Сигнал единичного выхода триггера 8 подаетс  на вход блока наличи  информации. Перед началом каждого цикла все триггеры 8 привод тс  в состо ние единица. Блок 9 наличи  информации пропускает сигнал с единичного вькода триггера на входы элементов 6 и 7 только в том случае, когда по данному каналу есть информаци . В простейшем случае это какой-либо контакт, например кнопка укреплени . В схеме применена заднефронтова  логика, т.е. триггер 8 сбрасываетс  в О . задним фронтом им- пульса с ГТИ 1, тем самым на входе 10 кодирующего устройства удерживаетс  соответствующий код канала в течение всего действи  импульса. Дл  получени  максимального быстро- действи  коммутатора (-максимальной частоты генератора тактовьк импульсов)п ка1тлов необходимо определить число групп каналов, на которое разбиваетс  коммутатор и количество каналов в отдельных группах. Если число каналов в группах одинаково , то ш где Т длительность тактового импульcaj суммарное число каналов коммутатора; число каналов в группе| задержка элементов 2, 3 И, 6, 7 И. Первое слагаемое в формуле дл  Т соответствует задержке тактирующего импульса на по элементах 6, а второе на п /т элементах 3 И, соответствующих чисду групп каналов. Определив минимальное значение Т по переменной, оптималЬ .ное значение числа каналов в группе m-Vn Тогда t:( гтгЧп. В известном устройстве величина Т-Т П 2rVn 2 т. 8, Н-- 4. f П-64 каналам. имеет место повыще- этом случае

Claims (1)

  1. Формула' изобретения
    Коммутатор каналов с переменным циклом работы, содержащий генератор тактовых импульсов, а также в каждом канале триггерную ячейку, единичный выход кото» рой соединен через блок наличия информации с управляющими входами элементов И, Запрет, причем выход элемента И соединен с нулевым входом триггерной ячейки, выход элемента Запрет соединен с информационными входами элементов И Запрет следующего канала, отличающийся тем, что,' с целью повышения быстродействия, каналы комму- 20 татора объединены в группы, в каждую из которых введены групповые элементы И, ИЛИ-HE, Запрет причем выход генератора импульсов соединен с информацион6 ными входами групповых элементов И,Запрет первой группы каналов, выход группового элемента И каждой группы каналов соединен с информационными входами 5 групповых элементов И, Запрет следующей группы каналов, выход последнего группового элемента И соединен с единичными входами триггерных ячеек всех каналов, выход группового элемента Запрет* 10 каждой группы каналов соединен с информационными входами элементов И,Запрет* первого канала группы, входы группового элемента ИЛИ-HE соединены с управляющими входами элементов И, Запрет
    15 группы, выход которого соединен с управ-, ляюшими входами групповых элементов И,. Запрет группы.
SU782565356A 1978-01-02 1978-01-02 Коммутатор каналов с переменным циклом работы SU741464A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU782565356A SU741464A1 (ru) 1978-01-02 1978-01-02 Коммутатор каналов с переменным циклом работы

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU782565356A SU741464A1 (ru) 1978-01-02 1978-01-02 Коммутатор каналов с переменным циклом работы

Publications (1)

Publication Number Publication Date
SU741464A1 true SU741464A1 (ru) 1980-06-15

Family

ID=20742622

Family Applications (1)

Application Number Title Priority Date Filing Date
SU782565356A SU741464A1 (ru) 1978-01-02 1978-01-02 Коммутатор каналов с переменным циклом работы

Country Status (1)

Country Link
SU (1) SU741464A1 (ru)

Similar Documents

Publication Publication Date Title
SU741464A1 (ru) Коммутатор каналов с переменным циклом работы
SU851447A1 (ru) Устройство дл передачи информации
SU1187267A1 (ru) Счетное устройство
SU1092487A1 (ru) Устройство дл ввода информации (его варианты)
SU515314A1 (ru) Определитель линии вызывающего абонента в автоматической коммутационной системе
SU824448A1 (ru) Счетчик с накоплением
SU930625A1 (ru) Селектор импульсов по периоду следовани
SU1078602A1 (ru) Устройство дл выделени заданного по счету импульса
SU811395A1 (ru) Устройство дл защиты и контрол ТиРиСТОРНОгО пРЕОбРАзОВАТЕл
SU915163A1 (ru) Способ защиты преобразователя 1 /
SU963047A1 (ru) Многоканальный коммутатор
SU1269135A1 (ru) Устройство приоритета
SU911739A1 (ru) Стетчик с накоплением
SU1200388A1 (ru) Устройство доя формирования импульсных последовательностей
SU549889A1 (ru) Двухканальный переключатель
SU1188884A1 (ru) Делитель частоты следовани импульсов
SU1095371A1 (ru) Формирователь пилообразного напр жени
SU1239639A2 (ru) Устройство дл контрол периода следовани импульсов
SU949783A1 (ru) Устройство дл формировани серий импульсов
SU966913A1 (ru) Устройство контрол
SU1089568A1 (ru) Устройство дл ввода информации
SU1182667A1 (ru) Делитель частоты с переменным коэффициентом делени
SU1309166A1 (ru) Устройство дл контрол чередовани фаз трехфазной сети
SU1269254A1 (ru) Счетчик с накоплением
SU780201A1 (ru) Преобразователь числа импульсов