SU702514A1 - Аналого-цифровой преобразователь считывани - Google Patents

Аналого-цифровой преобразователь считывани

Info

Publication number
SU702514A1
SU702514A1 SU772524454A SU2524454A SU702514A1 SU 702514 A1 SU702514 A1 SU 702514A1 SU 772524454 A SU772524454 A SU 772524454A SU 2524454 A SU2524454 A SU 2524454A SU 702514 A1 SU702514 A1 SU 702514A1
Authority
SU
USSR - Soviet Union
Prior art keywords
scale
input
comparators
inputs
divider
Prior art date
Application number
SU772524454A
Other languages
English (en)
Inventor
Моисей Меерович Гельман
Original Assignee
Предприятие П/Я В-8584
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8584 filed Critical Предприятие П/Я В-8584
Priority to SU772524454A priority Critical patent/SU702514A1/ru
Application granted granted Critical
Publication of SU702514A1 publication Critical patent/SU702514A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Claims (2)

  1. Изобретение отнсюитс  к ц ифровой измерительной технике и может быть использовано в цифровых измерительных системах дл  преобразовани  сигналов в код в широком диапазоне уров н  и спектра этих сигналов. Известен аналого-цифровой преобразователь считывант   пара.п.иельнрпоследовательнбго действи , содержащий несколько групп компараторов, каждый из которых подсоединен к отдельному преобразователю кода в напр жение , преобразуема  величина п6даетс  одновременно на все компарато ры и сравниваетс  с уровн ми образцового напр жени  последовательно в каждой группе компараторов 1. Недостатками устройства  вл ютс  снижение быстродействи  и увеличение объема аппара1туры с увеличением числа уровней квантовани . Известен аналого-цифровой преобра зователь считывани ,, содержащий р д компараторов, на входе каждого из ко торых включена двоично- суммирующа  резисторна  матрица соответствующей разр дности, кажда  матрица через ан логовый ключ, управл емый компарато . ром данного разр да подсоедин етс  к общему образцовому источнику опорного Нс1пр жени , преобразуема  величина подаетс  параллельно на измерительные входы всех компараторов и последовательно, разр д за разр дом, сравниваетс  с опорными уровн ми 2. Недостатками устройства  вл ютс  снижение быстродействи  с повышением точности и расширением диапазона преобразовани  и необходимость увеличени  при этом объема аппаратуры. Целью изобретени   вл етс  повышение скорости аналогЬ-цифрового преобразовател  сигналов в широком диапазоне изменени  их уровн . Дл  этого в аналого-цифровой преобразователь считывани , содержащий информационный кодовый регистр, измерительные компараторы, блок преобразовани  и отображени  кодов, ана- логовые ключи и образцовый источник опорного сигнала , введены масштабные компараторы, регистр кода масштаба, последовательный равноступенчатый делитель , входной делитель, элементы НЕ и элементы И, причем входы входного делител  соединены с измерительной входной шиной и общей шиной устройства , входы последовательного равноступенчатого делител  соединены с выходом образцового источника опорного сигнала и с общей шиной устройства, масштабные компараторы, кроме первого , подсоедин.ены первыми входами к соответствующим выходам входного делител , а первый вход первого масштаб ного компаратора подсоединен к измерительной входной шине, вторые вхог ды всех масштабных компараторов подсо единены к выходу образцового источника опорного сигнала, выходы масштабных компараторов, кроме первого масштабного компаратора, подсоединены к соответствующим входам регистра кода масштаба и через-последовательно соединеннйе элементы НЕ и элементы И к первым входам аналоговых ключей, вторые входы которьйс соединены с соответ ствующими выходами входного делител , кроме первого аналогового ключа, выход первого масштабного компаратора через элемент НЕ соединен с первым входом первого аналогового ключа, вто рой вход которого соединен с измерительной входной шиной сравнивающие входы каждого последующего элемента И соединены с выходами каждого предыдущего масштабного компаратора, выходы всех аналоговых ключей объединены и соединены с первыми входами измерительных компараторов, вторые входы которых соединены с соответствующими выходами последовательного разноступенчатого делител , выход регистра кода масштаба соединен с вторым входом блока преобразовани  и отображени  кодов, выход которого соединен со стробирующими входами информационного кодового регистра и регистра кода масштаба. . Структурна  электрическа  схема устройства приведена на чертеже. Устройство содержит измерительную входную щину 1, входной делитель 2, образцовый источник 3 опорного сигнала; масштабные компараторы 4, элементы ЙЕ 5, элементы И 6, аналоговые ключи 7, измерительные компараторы 8, последовательный равноступенчатый делитель 9, регистр 10 кода масштаба информационный кодовый регистр 11, блок 12 преобразовани  и отображени  кодов. Устройство работает следующим образом . Преобразуема  величина, поступающа  на измерительную входную шину 1 через ступени входного делител  2 передаетс  на все масштабные ксмпараторы 4, в которых сравниваетс  с опор ным сигналом образцового источника 3 Число декадных ступеней входного делител  2 выбирают, исход  из требуемого количества услрвных пределов ил диапазона преобразовани , а величину ступеней - в соответствии с уровнем опорного сигнала образцового источни .ка 3, равного величине условного млад шего предела.- До постуйлени  преобра a ertOf 6 ййг на ла все а на л огоЖыё к лючи 7,- за исключением аналогового ключа, 9Дсоединенного непосредственно к изерительной входной шине 1, разомкнуты в соответствии с нулевыми сигналами на вЕлходе масштабных компара- , торов 4 и используемой логикой на вхое аналоговых ключей 7. При этом аналоговый ключ 7 на входе 1 замкнут единичным инвертированным сигналом масштабного компаратора 4 данной цепи, а на аналоговые ключи 7 в цеп х остал ных масштабных компараторов 4 поступают нулевые сигналы. Указанное со-сто ние аналоговых ключей 7 не измен етс , если преобразуема  величина не превышает значени  условного младшего предела, то есть уровн  образцового источника 3. При этом ни один из масштабных компараторов 4 не срабатывает , и все измерительные компараторы 8 оказываютс  подключенными через соответствующий замкнутый аналоговый ключ 7 к входу. Сигнал образцового источника 3 равномерно , с единичным приращением, распредел етс  по ступен м последовательного равноступенчатого делител  9, чем обеспечиваетс  формирование посто нной равномерной.шкалы уровней квантовани . Уровни соседних измерительных компараторов 8 отличаютс  между собой при этомна величину кванта. Величина кванта выбираетс , исход  из допустимой погрешности преобразовани , а задаетс  включением соответствующего числа ступеней в последовательном равное тупенчатом делителе 9. Входна  преобразуема  величина сравниваетс  в измерительных компараторах 8 с.набором единичных уровней квантовани , при этом часть измерительных компараторов 8 срабатывает, и их сигналы записываютс  в информационный регистр 11 в виде позиционного единичного кода. Число сработавших компараторов 8 равно с точностью ± 1 квант значению входной преобразуемой величины . В регистре 10 при этом содержимое будет равно нулю, что указывает на то, что входна  величина находитс  в границах младшего условного предела . Если преобразуема  величина превысит значение младшего условного предела, то часть масштабныхкомпараторов 4 начина  с первого, срабатывает . Если срабатывает Р компараторов , то единичным инвертированным сигналом (Р+1)-го компаратора и единичным сигналом Р-го компаратора, переданными , через соответствующий элемент И, замкнетс  аналоговый ключ 7 в цепи (Р+1)-го масштабного компаратора 4, и измерительные компараторы 8 окажутс  подключенными к Р-й ступени входного делител  2..При этом сигналы сработавших масштабных компараторов 4 в виде единичного кода будут записаны в регистр 10, а на измерительные компаратора 8 через Р-ю сту пень входного делител  2 будет пода на часть преобразуемой величины на уровне младшего условного предела. Число сработавших измерительных ком параторов 8, сигналы которых в виде единичного кода передаютс  в информа ционный регистр 11, и единичный код масштаба,записанный в регистре 10, соответствуют текущему значению преобразуемой величины. Так как полученные коды масштаба и информационный  вл ютс  единичными, эти коды преобразуютс  блоком 12, например, в двоичный и передаютс  дл  отображени  или машинной обработки. Устройство непрерывно следит за изменением входной, величины, поэтому на врем  считывани  кода из ре гистра 10 и информационного регистра 11входы указанных регистров блокируютс  сигналом стробировани  блока 12во избежание неоднозначности считывани  и ошибок декодировани . Так как данное устройство  вл етс  след щим, то его эффективное быст родействие в системе можно повысить дополнительно счЕитыванием только при ращений кода. Благодар  использовани дл  уравновешивани  параллельной шка лы уровней квантовани  с единичными приращени ми, соседних уровней и единичного кода, случайный сбой измерительного компаратора или  чейки реги стра не всегда приведет к потере информации в данном разр де. Эта инфор маци  может быть восстановлена по си налам соседних разр дов. Систематический отказ при этом легко диагностируетс  по результатам нескольких циклов преобразовани . Предложенное устройство обладает повышенной инфор мативной надежностью-и отличаетс  вы сокой степенью регул рности структуры , что обеспечивает технологичность его производства в виде больших интегральных схем. Формула изобретени  Аналого-цифровой преобразователь считывани , содержащий информационный кодовый регистр, входы которого соединены с выходами измерительных компараторов, а выход соединен с пер вым входом блока преобразовани  и отображени  кодов, аналоговые ключи и образцовый источник опорного сигна ла, отлича19щийс  тем, что, с целью повышени  скорости аналого-цифрового преобразовани  сигналов в широком диапазоне изменени  их уровн , введены масштабные компараторы , регистр кода масштаба, последовательный равноступенчатый делитель, входной делитель, элементы НЕ и элементы И, причем входы входного делител  соединены с измерительной входной шиной и общей шиной устройства, входы последовательного равноступенчатого делител  соединены с выходом образцового источника опорного сигнала и с общей шиной устройства, масштабные компараторы, кроме первого, подсоединены первыми входами к соответствующим выходам входного делител , а первый вход первого масштабно- . го компаратора подсоединен к измерительной входной шине, вторые входы всех масштабных компараторов подсоединены к-выходу образцового источника опорного сигнала, выходы масштабных компараторов, кроме первого масштабного компаратора, подсоединены к соответствующим входам регистра кода м&сштаба и через последовательно соединенные элементы НЕ иэлементы И к первым входам аналоговых ключей, вторые входы которых соединены с соответствующими выходами входного делител , кроме первого аналогового ключа, выход первого масштабного компаратора через элемент НЕ соединен с первым входом первого аналогового ключа, второй вход которого соединен с измерительной входной шиной, сравнивающие входы каждого последующего элемента И соединены с выходами каждого предыдущего масштабного компаратора, выходы всех аналоговых ключей объединены и соединены-с первыми входами измерительных компараторов, вторые входы которых соединены с соответствующими Выходами последовательного равноступенчатого делител , выход регистра кода масштаба соединен с вторым входом блока преобразовани  и отображени  кодов, выход которого соединен со стробирующими входами информационного кодового регистра и регистра кода масштаба. Источники информацииf прин тые во внимание при экспертизе 1.Гитис Э. И. Преобразователи информации дл  электронных цифровых вычислительных устройств. М., Энерги , 1975, с, 316-320, рис. 7-11&.
  2. 2.Галушкин А. И. и др. Оперативна  обработка экспериментальной инормации . М., Энерги , 1972, . 34-37, рис. 1-11.
SU772524454A 1977-09-16 1977-09-16 Аналого-цифровой преобразователь считывани SU702514A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772524454A SU702514A1 (ru) 1977-09-16 1977-09-16 Аналого-цифровой преобразователь считывани

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772524454A SU702514A1 (ru) 1977-09-16 1977-09-16 Аналого-цифровой преобразователь считывани

Publications (1)

Publication Number Publication Date
SU702514A1 true SU702514A1 (ru) 1979-12-05

Family

ID=20724920

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772524454A SU702514A1 (ru) 1977-09-16 1977-09-16 Аналого-цифровой преобразователь считывани

Country Status (1)

Country Link
SU (1) SU702514A1 (ru)

Similar Documents

Publication Publication Date Title
EP0070175A2 (en) Analog-to-digital converters
US3493958A (en) Bipolar analog to digital converter
US3891143A (en) Encoding apparatus having an improved code permitting error reading and error detection
US3371334A (en) Digital to phase analog converter
SU702514A1 (ru) Аналого-цифровой преобразователь считывани
US3614774A (en) Analog-to-digital shaft encoder with antiambiguity binary digital code output
US3573796A (en) Successive approximation analog-to-digital converters
US3192519A (en) Digital transient analyzer
SU964981A1 (ru) Способ аналого-цифрового преобразовани и устройство дл его осуществлени
SU705671A1 (ru) Преобразователь напр жени в код
SU1758584A1 (ru) Цифровой измеритель активных сопротивлений
SU972658A1 (ru) Последовательно-параллельный аналого-цифровой преобразователь
SU497724A2 (ru) Многоканальный аналого-цифровой преобразователь
RU2019030C1 (ru) Устройство преобразования напряжения в код
SU817999A1 (ru) Устройство дл измерени погрешнос-Ти цифРОАНАлОгОВОгО пРЕОбРАзОВАТЕл
SU809187A1 (ru) Цифрова измерительна система
SU1462477A1 (ru) Аналого-цифровой преобразователь
SU1211658A1 (ru) Устройство дл измерени пиковых значений аналогового сигнала
SU840942A1 (ru) Множительно-делительное устройство
SU780184A1 (ru) След щий аналого-цифровой преобразователь
SU540367A1 (ru) Аналого-цифровой преобразователь
SU892705A1 (ru) Устройство дл автоматического измерени динамических характеристик быстродействующих аналого-цифровых преобразователей
SU1368994A1 (ru) Преобразователь двоичного кода в двоично-дес тичный
SU744971A1 (ru) Аналого-цифровой преобразователь
SU959275A1 (ru) Аналого-цифровой преобразователь непосредственного считывани