SU700854A1 - Селектор сигналов точного времени - Google Patents

Селектор сигналов точного времени

Info

Publication number
SU700854A1
SU700854A1 SU762370034A SU2370034A SU700854A1 SU 700854 A1 SU700854 A1 SU 700854A1 SU 762370034 A SU762370034 A SU 762370034A SU 2370034 A SU2370034 A SU 2370034A SU 700854 A1 SU700854 A1 SU 700854A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
trigger
integrator
adder
Prior art date
Application number
SU762370034A
Other languages
English (en)
Inventor
Марк Петрович Рейфман
Игорь Петрович Дорожкин
Александр Васильевич Карлов
Галина Клеофасовна Потемкина
Борис Константинович Троицкий
Original Assignee
Предприятие П/Я А-3651
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-3651 filed Critical Предприятие П/Я А-3651
Priority to SU762370034A priority Critical patent/SU700854A1/ru
Application granted granted Critical
Publication of SU700854A1 publication Critical patent/SU700854A1/ru

Links

Landscapes

  • Measurement Of Length, Angles, Or The Like Using Electric Or Magnetic Means (AREA)

Description

(54) СЕЛЕКТОР СИГНАЛОВ ТОЧНОГО ВРЕМЕНИ
1
Изобретение относитс  к приборостроению и может использоватвс  в устройствах дл  коррекции часов и контрол  прохождени  радиосигнала тошого времени.
Известны селекторы сигналов точного време1ш , содержащие камертонный фильтр, детектор , интегрирующую цепочку, усилитель-формирователь , емкостный накопитель и пороговый элемент, причем параллельно камертонному фильтру включен усилитель-детектор с интегрирующей цепочкой на выходе, служащий компенсационным каналом 1 .
Эти устройства не обладают необходимой надежностью, так как не имеют достаточной защиты от ложных срабатываний, а дальнейщее сужение полосы пропускани  фильтра не позвол ет увеличить отношение сигнал/помеха.
Наиболее близким к предлагаемому  вл етс  селектор сигналов точного времени, содержащий узкополосный пропускающий фильтр и детектор 2.
Критишость параметров селектора к изменению амплитуды входного сигнала приводит к большой веро тности непрохождени  полезноГО сигнала в одном случае, прохождени  ложного сигнала коррекции в другом случае и, таким образом, снижает надежность работы селектора.
Цель изобретени  - повышение надежности приема сигналов точного времени.

Claims (2)

  1. Это достигаетс  тем, что предлагаемый селектор снабжен последовательно соедине1шыми усилителем-ограничителем, формирователем импульсов , интегратором, первой дифференцирующей цепью, подсоединенной к накопителю, а канал компенсации содержит триггер со счетным входом, подключенным к выходу фор шровател  импульсов, триггер с раздельными входами, вторую дифференцирующую цепь, устройство задержки и сумматор по модулю два, выходом соединенный с вторым входом интегратора, причем выход триггера со счетным входом соединен с первым входом сумматора и через вторую дифференцирующ)то цепь с первым входом триггера с раздельными входами, первый выход которого подключен к второму входу сумматора, а второй выход триггера с раздельными входами св зан через устройство задержки с вторым своим входом. 3.7 На чертеже изображена блок-схема предлагаемого селектора сигналов точного времени. Селектор содержит усилитель-огра1шчитель формирователь импульсов 2, триггер 3 со счетным входом, дифференцирующую цепь 4, триггер 5 с раздельными входами, устройство задержки 6, сумматор 7 по модулю два, интегратор 8, дифференцирующую цепь 9, накопитель .10 и пороговое устройство 11. Основной канал состоит из последовательно соединенных усилител -ограничител  1, формировател  импульсов 2, интегратора 8, дифференцирующей цепи 9, накопител  10 и порогового устройства it Компенсационный канал включен между входом 1 и входом II интегратора 8 и содержит триггер 3 со счетным входом, выход которого соединен с первым входом сумматора 7 по модулю два и через дифференцирзтощую цепь соединен с вто рым входом сумматора 7. Второй выход триггера 5 через устройство задерЖ1си 6 подключен к его второму входу. Выход сумматора 7 св зан с вторым входом интегратора 8. Предлагаемое устройство работает следующи образом. Сигналы с выхода радиовещательного канала через усилитель-ограничитель 1 поступают на вход формировател  импульсов 2, каждый обра зует импульсы с крутыми фронтами. С выхода формировател  импульсов сигнал поступает на один из входов интегратора 8. На выходе интегратора происходит нарастание напр жени  при с ммировании пачки импульсов. После окончани  радиоимпульсов интегратор устанавливаетс  в нулевое состо ние. Одновременно с выхода формировател  импульсов 2 сигнал попадает на триггер 3 со счетным входом, который служит дл  исключени  вли ни  длительности импульсов входных сигналов точного времени путем формировани  импульсов со скважностью равной двум, независимо от посто нной составл ющей входного сигнала. С выхода триггера 3 сигнал с длительностью, равной удвоенному периоду длительности входного сигнала, проходит одновременно на первый вход сумматора 7 по модзшю два и через дифференцирующую цепь 4 на первый вход триггера 5 с разделительными входами. Дифференцирующа  цепь 4 служит дл  исключени  зависн мости работы триггеров 5 и 3 при обеспечении их одновременного опрокидывани . Триггер 5 возвращаетс  в исходное состо  ние независимо от входных импульсов через устройство задержки 6, врем  задержки кото- рого равно периоду частоты заполнени  сигнала 4 ТОЧНОГО времени. С выходов триггеров 3 и 5 на входы I и II сумматора 7 по модулю два импульсы поступают одновременно, однако они могут отличатьс  по длительности. В случае несовпадени  импульсов на входе на выходе сумматора 7 по вл етс  сигнал, который поставит интегратор 8 в нулевое состо ние. Если импульсы по длительности равны, то на выходе сумматора 7 сигналы отсутствуют. Так как на вход интегратора 8 поступают сигналы, то происходит нарастание напр жени  на его выходе до момента их окончани . С выхода интегратора 8 через дифференцирующую цепь 9, выдел ющую передний фронт импульса с выхода интегратора, сигнал поступает на накопитель 10, который суммирует любые входные импульсы. При превышении определенного уровн  входного сигнала срабатывает пороговое устройство 11. На выходе селектора сигналов точного времени по вл етс  сигнал коррекции часов. Формула изобретени  Селектор сигналов точного времени, содержащий накопитель, подключешштй к пороговому устройству, канал компенсации, отличающийс  тем, что, с целью повышени  надежности приема сигналов точного времени, он снабжен последовательно соединеьшыми усилителем-ограничителем , формирователем импульсов , интегратором, первой дифференцирующей цепью, подсоединенной к накопителю, а канал компенсации содержит триггер со счетным входом , подключенным к выходу формировател  импульсов, триггер с раздельными входами, вторую дифференцирующую цепь, устройство задержки и сумматор по модулю два, выходом соединенный с вторым входом и -егратора, причем выход триггера со счетным входом соединен с первым входом сумматора и через вторую дифференцирующую цепь с первым входом триггера с раздельными входами, первый выход которого подключен к второму входу сумматора, а второй выход триггера с раздельнь/ми входами св зан через устройство задержки с вторым своим входом. Источники информации, прин тые во внимание при экспертизе 1 Авторское свидетельство СССР № 226459, кл. G04 С 11/02,05.09.69.
  2. 2. Авторское свидетельство СССР № 349977, кл. G 04 С 11/02, 1973 (прототип).
SU762370034A 1976-06-07 1976-06-07 Селектор сигналов точного времени SU700854A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU762370034A SU700854A1 (ru) 1976-06-07 1976-06-07 Селектор сигналов точного времени

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU762370034A SU700854A1 (ru) 1976-06-07 1976-06-07 Селектор сигналов точного времени

Publications (1)

Publication Number Publication Date
SU700854A1 true SU700854A1 (ru) 1979-11-30

Family

ID=20664765

Family Applications (1)

Application Number Title Priority Date Filing Date
SU762370034A SU700854A1 (ru) 1976-06-07 1976-06-07 Селектор сигналов точного времени

Country Status (1)

Country Link
SU (1) SU700854A1 (ru)

Similar Documents

Publication Publication Date Title
SU700854A1 (ru) Селектор сигналов точного времени
SU815888A1 (ru) Способ выделени импульсногоСигНАлА
US2862185A (en) Electronic fm/fm to analog or digital converter
SU807487A1 (ru) Селектор сигналов по длительности
SU801286A1 (ru) Устройство слежени за задерж-КОй
SU855977A1 (ru) Устройство дл задержки пр моугольных импульсов
SU936384A1 (ru) Цифровой полосовой фильтр
SU902287A1 (ru) Устройство измерени тактовой частоты псевдослучайной последовательности
SU902275A2 (ru) Селектор посылок по длительности
SU822105A2 (ru) Устройство дл регистрации грозовыхРАзР дОВ
SU610313A1 (ru) Регенератор двоичных символов
SU817996A1 (ru) Умножитель частоты следовани импуль-COB
SU1157676A1 (ru) Устройство дл формировани последовательности импульсов
SU896779A1 (ru) Устройство тактовой синхронизации
SU579698A1 (ru) Дискретный интегратор
SU900208A1 (ru) Анализатор формы импульсных сигналов
SU944133A1 (ru) Устройство дл фазовой синхронизации
SU1543555A2 (ru) Автокоррел ционный измеритель параметров псевдослучайного фазоманипулированного сигнала
SU801320A1 (ru) Приемник тонального вызова
SU803111A1 (ru) Детектор качества частотно-мани-пулиРОВАННОгО СигНАлА
SU543168A1 (ru) Селектор посылок по длительности
SU754680A1 (ru) Устройство для оценки частоты заполнения одиночных радиоимпульсов 1
SU970303A2 (ru) Устройство дл измерени временного интервала
SU841097A1 (ru) Устройство дл задержки импульсов
SU888335A1 (ru) Цифровой фильтр