SU801286A1 - Устройство слежени за задерж-КОй - Google Patents

Устройство слежени за задерж-КОй Download PDF

Info

Publication number
SU801286A1
SU801286A1 SU792741854A SU2741854A SU801286A1 SU 801286 A1 SU801286 A1 SU 801286A1 SU 792741854 A SU792741854 A SU 792741854A SU 2741854 A SU2741854 A SU 2741854A SU 801286 A1 SU801286 A1 SU 801286A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
discriminator
clock generator
multiplier
Prior art date
Application number
SU792741854A
Other languages
English (en)
Inventor
Виктор Вениаминович Бельтюков
Original Assignee
Военная Орденов Ленина, Октябрьскойреволюции И Суворова Академияим. Ф.Э.Дзержинского
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Военная Орденов Ленина, Октябрьскойреволюции И Суворова Академияим. Ф.Э.Дзержинского filed Critical Военная Орденов Ленина, Октябрьскойреволюции И Суворова Академияим. Ф.Э.Дзержинского
Priority to SU792741854A priority Critical patent/SU801286A1/ru
Application granted granted Critical
Publication of SU801286A1 publication Critical patent/SU801286A1/ru

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)
  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Description

1
Изобретение относитс  к радиотехнике и может использоватьс  в системах передачи информации при помощи псевдослучайных сигналов.
Известно устройство слежени  за задержкой, содержащее последовательно соединенные дискриминатор, фильтр нижних частот, управл емый тактовый генератор, генератор кода и блок сумматоров, выход которого подключен к входу дискриминатора, причем выход управл емого тактового генератора через триггер подключен к другрму входу блока сумматоров, а разр дные выходы генератора кода через Дешифратор подключены к другому выходу триггера 1.
Однако такое устройство имеет невысокое быстродействие.
Цель изобретени  - повышение быстродействи .
Указанна  цель достигаетс  тем, что в устройстве слежени  за задержкой , содержащее последовательно соединенные дискриминатор, фильтр нижних частот, управл емый тактовый генератор , генератор кода и блок сумматоров , выход которого подключен к входу дискриминатора, причем выход управл емого тактового генератора через триггер подключен к другому входу блока сумматоров, а разр дные выходы генератора кода через дешифратор подключены- к другому входу триггера, выход триггера подключен к другому входу дискриминатора. При этом дискриминатор выполнен в виде последовательно соединенных первого перемножител , первого час0 тотного детектора, второго перемножител  и сумматора, другой вход которого через второй частотный детектор подключен к выходу первого пере- . множител , причем входы первого и
5 второго перемножителей и. выход сумматора  вл ютс , соответственно входами и выходом дискриминатора. Кроме того, дискриминатор выполнен в виде последовательно соединенных пер
0 вогр перемножител , фильтра-ограничи- . тел  и второго перемножитал , выход которого и входы перемножителей  вл ютс , соответственно, выходом и входами дискриминатора. Управл емый
5 тактовый генератор выполнен в виде последовательно соединенных генератора тактовых импульсов, делител  частоты, преобразовател  аналог-код, регистра, дешифратора и управл емого делител , другой вход которого
соединен с выходом генератора тактовых импульсов, а выход делител  частоты подключен к другому входу регистра , причем вход преобразовател  аналог-код и выход управл емого делител   вл ютс , соответственно, входом и выходом управл емого тактового генератора.
На фиг, 1 приведена структурна  электрическа  схема предлагаемого устройства; на фиг. Z - то же.
Устройство содержит (фиг. 1 и 2) дискриминатор 1, фильтр 2 нижних частот, управл емый тактовый генератор 3, генератор 4 кода, блок 5 сумматоров , триггер 6, дешифратор 7. Дискриминатор 1 (фиг. 1) состоит из перемрожителей 8 и 9, частотных детекторов 10 и 11 и сумматора 12. Дискриминатор 1 (фиг. 2) состоит из перемножителей 13 и 14 и ограничител  15, а управл емый тактовый генератор 3 - из преобразовател  16 аналог-код, регистра 17, дешифратора 18, управл емого делител  19., генератора 20 тактовых импульсов и делител  21 частоты.
Устройство работает следующим образом.
Входной сигнал, представл ющий собой смесь кода счастотой синхронизации f , поступает с входа устройства на сигнальный вход перемножител  9 (13), на опорный вход которого с выхода блока 5 поступает сигнал код результате этого на выходе перемножител  9 (13) формируетс  сигнал i-i с учетом ошибки синхронизации ,который параллельно подаетс  на вход частотного детектора 10 (11), и через частотный детектор 11 - на вход второго перемножител  8, на опорный вход которого с выхода триггера 6 подаетс  сигнал частоты 1/2 f , так как триггер б делит та1 товую частоту f пополам . Если принимаема  тактова  частота f. значительно смещена относительно опорной частоты синхронизации , то на выходе частотного детектора 10 возникает сигнал посто нного тока, который поступает через сумматор 12 и фильтр 2 на вход управл емого генератора 3 и измен Фт его частоту таким образом, что разность принимаемой и опорной так1 овых частот уменьшаетс  до нул . В этом сУ1учае напр жение на выходе частотного детектора 10 равно нулю,.
Между принимаемой и опорной тактовыми частотами может оставатьс  рассогласование по фазе. Тогда на выходе перемножител  8 (14) возникает посто нное напр жение, пропорциональнее разности фаз, которое через сумматор 12 и фильтр 2 поступает на вход управл емого тактового генератора 3 и воздействует на фазу опорной тактовой частоты таким образом, что
разность фаз между опорной и принимаемой тактовыми частотами становитс  равной нулю. Полоса захвата предлагаемого устройства равна полосе пропускани  частотных детекторов 10 и 11, котора  значительно шире полосы захвата известного устройства.

Claims (2)

  1. Формула изобретени 
    1.Устройство слежени  за зещержкой , содержащее последовательно соединенные дискриминатор, фильтр нижних частот, управл емый тактовый генератор, генератор кода и блок сумматоров, выход которого подключен к входу дискриминатора, причем выход управл емого тактового генератора через триггер подключен к другому входу блока сумматоров, а разр дные выходы генератора кода через дешифратор подключены к другому входу триггера, отличающеес  тем, что, с целью повышени  быстродействи , выход триггера подключен
    к другому входу дискриминатоЬа.
    2.Устройство по п. 1, отличающеес  тем, что дискриминатор выполнен в виде последовательно соединенных первого перемножител , первого частотного детектора, второго перемножител  и сумматора, другой вход которого через второй частотный детектор подключен к выходу первого перемножител , причем входы первого и второго перемножителей и выход сумматора  вл ютс , соот ветственно, входами и выходом дискриминатора .
  2. 1, о т л и3 .Устройство по п тем, что дискримичающеес  виде последовательнатор выполнен в
    но соединенных первого перемножител , фильтра-ограничител  и второго перемножител , выход которого и входы перемножителей,  вл ютс , соответственно , выходом и входами дискриминатора .
    4.Устройство по п. 1, отличающеес  тем, что управл емый тактовый генератор выполнен в виде последовательно соединенных генератора тактовых импульсов, делител  частоты, преобразовател  аналогкод , регистра, дешифратора и управл емого делител , другой вход которого соединен с выходом генератора тактовых импульсов, а выход делител  частоты подключен к другому входу регистра, причем вход преобразовател  аналог-код и выход управл емого делител   вл ютс , соответственно , входом и выходом управл емого тактового .генератора.
    Источники информации , прин тые во внимание при экспертизе
    1. Авторское свидетельство СССР по за вке № 2733619 , кл. Н 04 L 7/04, 1979.
SU792741854A 1979-03-26 1979-03-26 Устройство слежени за задерж-КОй SU801286A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU792741854A SU801286A1 (ru) 1979-03-26 1979-03-26 Устройство слежени за задерж-КОй

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU792741854A SU801286A1 (ru) 1979-03-26 1979-03-26 Устройство слежени за задерж-КОй

Publications (1)

Publication Number Publication Date
SU801286A1 true SU801286A1 (ru) 1981-01-30

Family

ID=20817445

Family Applications (1)

Application Number Title Priority Date Filing Date
SU792741854A SU801286A1 (ru) 1979-03-26 1979-03-26 Устройство слежени за задерж-КОй

Country Status (1)

Country Link
SU (1) SU801286A1 (ru)

Similar Documents

Publication Publication Date Title
SU801286A1 (ru) Устройство слежени за задерж-КОй
SU657658A2 (ru) Устройство дл приема информации в частотном коде
SU902287A1 (ru) Устройство измерени тактовой частоты псевдослучайной последовательности
SU798623A1 (ru) Измерительный преобразовательС фАзОВОй АВТОпОдСТРОйКОй
SU1167750A1 (ru) След щий фильтр дл псевдослучайных сигналов
SU978066A1 (ru) Устройство дл анализа периодических сигналов
SU698115A1 (ru) Устройство дл фазовой автоподстройки частоты
SU773946A1 (ru) Устройство синхронизации
SU677089A1 (ru) Устройство дл формировани сигналов с калиброванным фазовым сдвигом
SU1104669A1 (ru) Устройство астатической фазовой автоподстройки частоты
SU930723A1 (ru) Устройство дл тактовой синхронизации псевдослучайных последовательностей
SU663070A1 (ru) Цифровой синтезатор частоты
SU788410A1 (ru) Устройство фазировани
SU1417186A2 (ru) Цифровой синтезатор частот Усачева И.П.
SU708521A2 (ru) Автокоррел ционный измеритель параметров псевдослучайного фазоманипулированного сигнала
SU1713102A1 (ru) Устройство фазовой автоподстройки частоты
SU475562A1 (ru) Устройство автоматической подстройки частоты
SU1370720A1 (ru) Устройство дл восстановлени несущей частоты модулированных сигналов
SU1288907A1 (ru) Устройство фазовой автоподстройки частоты
SU792596A1 (ru) Устройство дл раздельного приема перекрывающихс по спектру частотно-модулированных сигналов
SU921104A2 (ru) Автокоррел ционный измеритель параметров псевдослучайного фазоманипулированного сигнала
SU700854A1 (ru) Селектор сигналов точного времени
SU362465A1 (ru) ЦИФРОВОЕ УСТРОЙСТВО дл ВОСПРОИЗВЕДЕНИЯ ФАЗОВЫХ СДВИГОВ
SU1172050A1 (ru) Устройство цифровой фазовой синхронизации
SU560343A1 (ru) Автокоррел ционный измеритель параметров псевдослучайного фазоманипулированного сигнала