SU696598A1 - Двуканальный дискриминатор импульсов - Google Patents

Двуканальный дискриминатор импульсов

Info

Publication number
SU696598A1
SU696598A1 SU772476713A SU2476713A SU696598A1 SU 696598 A1 SU696598 A1 SU 696598A1 SU 772476713 A SU772476713 A SU 772476713A SU 2476713 A SU2476713 A SU 2476713A SU 696598 A1 SU696598 A1 SU 696598A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
pulse
discriminator
output
trigger
Prior art date
Application number
SU772476713A
Other languages
English (en)
Inventor
Ефим Бенционович Рабинович
Игорь Климентьевич Шмуклер
Original Assignee
Предприятие П/Я А-7438
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я А-7438 filed Critical Предприятие П/Я А-7438
Priority to SU772476713A priority Critical patent/SU696598A1/ru
Application granted granted Critical
Publication of SU696598A1 publication Critical patent/SU696598A1/ru

Links

Landscapes

  • Measuring Phase Differences (AREA)
  • Manipulation Of Pulses (AREA)

Description

(54) ДВУХ КАНАЛЬНЫЙ ДИСКРИМИНАТОР ИМПУЛЬС Ж
I
Изобретение относитс  к импульсной технике.
Известен двухк анальный диокриминатор , содержатций два триггерных каскада , каждый из которых содержит два )1оперш4енно включаемых триггера и формирующие 3 - К входные -схемы. Каждый триггерный каскад имеет тактовый вход, общий дл  обоих каскадов и оба тактовых входа совместно возбуждаютс  одной из двух принимаемых импульсных последовательностей. Друга  из принимаемых импулыжых последовательностей поступает на соединенные 3 - К входные схемы одного трвггерного каскада непосредственно, а на соединенные 3 - К входные схемы другого триггера через инвертор. Выходна  импульсна  последовательность по вл етс  на выходе одного или на выходе другого триггерного каскада в зависимости от взаимного сдвига фаз иринимаемых импульсных последовательное тей.11.
{Тедостатком даннсаго дискриминатора  вл етс  отсзггствие с гнапа на одном вз выходов при некоторых соотношени х входных сигналов.
Наиболее близким по технической сущности к предлагаемому  вл етс  двухканальный дискриминатор, оодержатцйй два RS -триггера, первые входы Которых соединены со входными шина-
ми и першз1ми входами двух трехвходовых логических элементов И, вторые входы которых пощслючены соответственно к выходам RS -триггеров, причем второй вход RS-триггера и третий
вход трехвходового логического элемента И первхзго канала соединен со входной шиной второго ключа Канала 2 .
Недостатком данного дискриминатора  вл етс  недостаточна  надежность.
Целью изобретени   вл етс  .повышение надежности.
Поставленна  пель достигаетс  тем, что в дву канальный дискриминатор, содержащий два RS -триггера, первые ВХОДЫ которых соепинены со входными цжнами и первыми входами двух трехвходовых логических элементов И, втор входы которых подключены соответстве но к выходам RS -триггеров, причем второй вход R5 -триггера и третий вхо трехвходового логического элемента И первсмго канала соединен со входной шиной второго ключа канала, введен логический элемент НЕ, вход которого соединен со входной шиной первого кан ла, а выход подключен ко второму входу RS -триггера и третьему входу трех входового логического элемента И второго канала. Структурна  электрическа  схема описываемого дискриминатора приведена на чертежа. Описываемый дискриминатор содержит триггеры 1, 2, трехвходовые логические элементы И 3, 4, логический элемент НЕ 5, Входные сигналы поданы на входные шины 6, 7. Выходные сигналы снимаютс  с выходов 8, 9. Дискриминатор работает следующим образом; при сигналах ноль на входных шинах 6, 7 триггер 1 находитс  в состо нии единица, а триггер 2 в состо нии ноль. Логические элементы И 3, 4 имеют на входах запрещающие сигналы и на выходах дискриминаторов 8 и 9 имеетс  сигнал ноль. При по влении импульса на входной шине 7 и отсутствий импульса, на входной шине 6 состо ние выходов 8 и 9 не измен етс , так как не изменились сигналы на.выходах всех элементов дискриминатора. При по влении переднего фронта имп са на входной шине 6 во врем  действи импульса на входной шине 7 на выходе дискриктинатора 8 по витс  сигнал единица, так как триггер 1 сохранил состо ние единица, а на остальных входах логического элемента И 3 по вилс  сигнал единица. Одновременно сигнал выхо де логического элемента НЕ 5 опрокинет триггер 2 в состо ние .единица. После исчезновени  импульса на входной шине 7 и при существовании импульса на входной шине 6 на выходе 8 исчезнет импульс, триггер 1 опрокинет с  в состо ние ноль. После исчезно- вени  импульса на входной шине 6 все элементы схемы вернутс  в исходное состо ние. Если фаза импульсных последовательностей соответствует описаннокгу выше чередованию импульсов, то при каждом прохождении пары импульсов на выходе 8 дискриминатора по вл етс  сигнал. При по влении на входной шине 6 импульса и отс.утствии импульса на входной шине 7 на выходе логического элемента НЕ Б по вл етс  сигнал ноль, триггер 1 опрокинетс  в состо ние ноль, триггер 2 опрокинетс  в состо ние единица, на выходах 8 и 9 дискриминатора сигнала нет. При по влении импульса на входной шине 7 во врем  существовани  импульса на входной шине, б состо ние выходов элементов не мен етс . После исчезновени  импульсана входной шине 6 во врем  существовани  импульса на входной шине 7 на выходе логического элемента 5 по вл етс  сигнал единица , триггер 1 опрокидываетс  в состо ние единица и на выходе 9 дискриминатора по вл етс  сигнал единица. После исчезновени  сигнала на входной шине 7 все элементы схемы возвращаютс  в исходное состо ние. Если фаза импульсных последовательностей на шинах 6, 7 соответствует описанному выше чередованию импульсов, то при каждом прохождении пары импульсов на выходе 9 дискриминатора по вл етс  сигнал единица. Если первым по витс  импульс на входной шине 7, а затем импульс на входной шине 6, то на выходе 8 по витс  сигнал единица . Если импульс на входной шине 6 исчезнет, а на входной шине 7 сохранитс  (что соответствует смене фазы импульсных последовательностей), то на выходе 9 по витс  сигнал единица. Если первым по витс  импульс на входной шине 6, а затем импульс на входной шине 7, то на выходах 8 и 9 сигнала единица не будет. Если импульс на входной шине 7 исчезнет, а на входной шине 6 сохранитс  (что соответствует смене фазы импульсных последовательностей), на выходах 8 и 9 сигнала единица не будет . Таким образом, сигнал единица на выходе 8 дискриминатора по витс  тогда, и только тогда, когда передний фронт импульсов второй импульсной последовательности приходитс  на врем  дейстёи  первой импульсной последова .тельности, а сигнал единица на вы .ходе 9 дискриминатора по вл етс  тог5 да, и тогда, когда задний фронт и fпyльca второй nivrnynbCHOii последоватепьности приходитс  на врем  действи  Hf/nynbca первой импульсной последовательности . При использовании дискриминатора с импульсным датчиком перемещени  моментам прохождени  границ соответствуют фронты импульсов второй импульсной последовательности , приход щиес  на врем  действи  . импульсов пер вой входной последовательн ти. Дискриминатор вырабатывает счетны импульсы суммирующие при прохождении границ в одном направлении и вьзчитающие при прохождении грани в обратном направлении независимо от момента изменени  направлени  движени . Ф.о рмула изобретени  Двухканальный дискриминатор импульсов , содержащий два RS -тригге8 ра, первые входы которых соединены со входными шинами и первыми входами двух трехвходовых логических элементов И, вторые входы которых подключены соответственно к выходам RS -триггеров, причем второй вход RS-триггера и третий вход трехвходового логического элемента И первого канала соединен со входной шиной второго канала, отличающий с   тем, чт,о, с целью повышени  надежности , в него введен логический элемент НЕ, вход которого соединен со входной щиной первого канала, а выход подклк чен ко второму входу RS -триггера и третьему входу трехвходового логичесжсго элемента И второго канала. Источники 1шформацин, прин тые во внимание при экспертизе изобретени  1.Патент ФРГ № 2143О13, кл. Н 03 К 5/156, 4.03.1973. 2.Патент Япони  М 49-27058, кл. 110 В 15, 15.07.74.
SU772476713A 1977-04-15 1977-04-15 Двуканальный дискриминатор импульсов SU696598A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772476713A SU696598A1 (ru) 1977-04-15 1977-04-15 Двуканальный дискриминатор импульсов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772476713A SU696598A1 (ru) 1977-04-15 1977-04-15 Двуканальный дискриминатор импульсов

Publications (1)

Publication Number Publication Date
SU696598A1 true SU696598A1 (ru) 1979-11-05

Family

ID=20705273

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772476713A SU696598A1 (ru) 1977-04-15 1977-04-15 Двуканальный дискриминатор импульсов

Country Status (1)

Country Link
SU (1) SU696598A1 (ru)

Similar Documents

Publication Publication Date Title
SU696598A1 (ru) Двуканальный дискриминатор импульсов
SU733096A1 (ru) Селектор импульсов по длительности
SU915275A1 (ru) Импульсно-фазовый дискриминатор i
SU1125737A1 (ru) Двухканальный формирователь однополосного сигнала
SU569000A1 (ru) Импульсный частотно-фазовой дискриминатор
SU813749A1 (ru) Селектор импульсов по длительности
SU450308A1 (ru) Фазовый дискриминатор
SU868326A1 (ru) Датчик перемещений
SU839034A1 (ru) Формирователь импульсов
SU399999A1 (ru) УСТРОЙСТВО дл ДЕМОДУЛЯЦИИ ЧАСТОТНО- МАНИПУЛИРОВАННЫХ СИГНАЛОВ
SU906006A1 (ru) Делитель частоты следовани импульсов
SU947952A2 (ru) Селектор импульсов по длительности
SU447850A1 (ru) Счетчик импульсов
SU1181128A1 (ru) Устройство дл получени разностной частоты импульсов
SU1275748A1 (ru) Устройство дл получени разности двух близких частот
SU1338063A2 (ru) Делитель частоты следовани импульсов
SU1056467A1 (ru) Делитель частоты следовани импульсов с переменным коэффициентом делени
SU1213529A1 (ru) Устройство синхронизации
SU1064422A1 (ru) Дискриминатор нулевых биений
SU809579A1 (ru) Делитель частоты следовани иМпульСОВ
SU1150745A1 (ru) Устройство дл обнаружени потери импульса
SU433498A1 (ru) Множитк]1ьное устройство '
SU658718A1 (ru) Синхронный счетный триггер
SU834877A1 (ru) Устройство дл обнаружени потерииМпульСОВ
SU970669A1 (ru) Селектор импульсов по длительности