SU663100A1 - Декодирующее устройство - Google Patents

Декодирующее устройство

Info

Publication number
SU663100A1
SU663100A1 SU772477142A SU2477142A SU663100A1 SU 663100 A1 SU663100 A1 SU 663100A1 SU 772477142 A SU772477142 A SU 772477142A SU 2477142 A SU2477142 A SU 2477142A SU 663100 A1 SU663100 A1 SU 663100A1
Authority
SU
USSR - Soviet Union
Prior art keywords
code
self
communication channel
control unit
inputs
Prior art date
Application number
SU772477142A
Other languages
English (en)
Inventor
Роберт Иванович Юргенсон
Сергей Михайлович Каратун
Владимир Георгиевич Рябинин
Original Assignee
Ленинградский Ордена Ленина Электротехнический Институт Им. В.И.Ульянова (Ленина)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ленинградский Ордена Ленина Электротехнический Институт Им. В.И.Ульянова (Ленина) filed Critical Ленинградский Ордена Ленина Электротехнический Институт Им. В.И.Ульянова (Ленина)
Priority to SU772477142A priority Critical patent/SU663100A1/ru
Application granted granted Critical
Publication of SU663100A1 publication Critical patent/SU663100A1/ru

Links

Landscapes

  • Synchronisation In Digital Transmission Systems (AREA)

Description

I
Изобретение касаетс  импульсной техники и предназначено дл  использовани  в цифровых системах передачи телемеханической информации с целью вы влени  передаваемого сообщени  наиболее простым способом в зависимости от состо ни  канала св зи.
Известно однотактное декодирующее устройство , которое позвол ет отделить кодовые импульсы от импульсов помехи и обеспечить требуемую веро тность прохождени  передаваемых сообщений при заданной интенсивности случайной импульсной помехи
1 Однако использование параллельного двухкаскадного кодировани  увеличивает врем  передачи сообщений, т. е. уменьщает быстродействие систем. Канал св зи зан т более долгое врем  на передачу одного сообщени , что уменьшает его пропускную способность . Поэтому при малой и средней интенсивности случайной импульсной помехи применение защитного кодировани  нецелесообразно , а необходима  помехоустойчивость достигаетс  более простыми средствами .
Известно также декодирующее устройство , обеспечивающее вы вление самосинхронизирующегос  кода. Это декодирующее устройство содержит линейное устройство, два однотактных декодирующих устройства, контрольное устройство, исключащее одновременное вы вление двух защитных кодов, запирающие устройства, предупреждающие поступление импульсов в декомбинаторы, при одновременном вы влении двух кодовых сигнальных признаков, динамические задерживающие устройства, одновременно вы вл ющие кодовые элементы двух двоичных кодов и декомбинаторные схемы, обеспечивающие вы вление кодовых комбинаций двух двоичных кодов С23
Однако в этом устройстве возможно декодирование только определенного вида самосинхронизирующихс  кодов с защитным кодированием и коррекцией ощибок, при воздействии случайной импульсной помехи
больщой интенсивности. Это декодирующее устройство нецелесообразно примен ть, когда интенсивность случайной импульсной помехи становитс  мала, т. е. известное устройство не учитывает измен ющеес  состо ние канала св зи.
Цель изобретени  - расширение функциональных возможностей декодирующего устройства.
Это достигаетс  тем, что в декодирующее устройство, содержащее два однотактных декодирующих устройства, первые входы которых подключены к входам контрольного устройства, а вторые входы - к первым входам двух запирающих устройств, вторые входы которых соединены с выходом контрольного устройства, а выходы - соответственно с первыми входами двух динамических задерживающих устройств, выходы которых подключены к соответствующим входам двух декомбинаторных блоков, введены анализатор состо ни  канала св зи, логический блок и блок управлени , первый вход которого соединен с первым выходом анализатора канала св зи, второй выход анализатора состо ни  канала св зи соединен с первым входом первого однотактного декодирующего устройства и с вторым входом первого динамического задерживающего устройства, первый выход блока управлени  - с вторым и первым входами первого и второго однотактных декодирующих устройств , второй выход - с третьим и вторым входами первого и второго динамических задерживающих устройств, а третий выход- с управл ющим входом логического блока, другие входы которого подключены к выходам декомбинаторных блоков, третий выход анализатора состо ни  канала св зи подключен к второму входу второго однотактного декодирующего устройства и к третьему входу динамического задерживающего устройства .
Блок-схема устройства представлена на чертеже.
Декодирующее устройство содержит анализатор 1 состо ни  канала св зи,блок управлени  2, однотактные декодирующие устройства 3 и 4, динамические задерживающие устройства 5 и 6, логический блок 7, контрольное устройство 8, запирающие устройства 9 и 10, декомбинаторные блоки 11, 12 и оконечное устройство 13.
Вход анализатора 1 состо ни  канала св зи подсоединен к каналу св зи, а его выходы соединены с входами блока управлени  2, двух однотактных декодирующих устройств 3 и 4, и динамических задерживающих устройств 5 и 6, другие входы однотактных декодирующих устройств соединены свыходом блока управлени  2. Два других блока управлени  2 соединены с динамическими задерживающими устройствами 5 и 6 и логическим блоком 7, один из выходов каждого однотактного декодирующего устройства соединен с одним из входов контрольного устройства 8, а его выход и вторые выходы одиотактных декодирующих устройств соединены соответственно с одним из двух входов запирающих устройств 9 и 10. Выходы запирающих устройств соединены с вторыми входами динамических задерживающих устройств. Выходы динамических задерживающих устройств соедин ютс  с входами одного из декомбинаторных блоков 11 и 12, выходы которых подсоединены к логическому блоку. Выходы логического блока соедин ютс  с оконечным устройством 13.
Устройство работает следующим образом.

Claims (2)

  1. Анализатор состо ни  канала св зи определ ет состо ние канала св зи. В зависимости от интенсивности случайной импульсной помехи в канале св зи анализатор состо ни  канала св зи рещает вопрос о коде, с помощью которого будет передеватьс  сообщение (двоичный или троичный, самосин хронизирующийс  или корректирующий код, с защитным кодированием или без защитного кодировани ). Анализатор канала св зи определ ет также, какие помехи преобладают в канале св зи (уничтожени  или воспроизведени  кода) и выдает сигнал на блок управлени  2. Блок управлени  подготавливает декодирующее устройство к приему информации. Могут быть прин ты различные виды кодов. Если передаетс  троичный корректирующийс  самосинхронизирующийс  код, то информаци  через анализатор состо ни  канала св зи поступает на однотактные декодирующие устройства 3 и 4, обеспечивающие вы вление первого и второго корректирующихс  защитных кодов. Динамические задерживающие устройства 5 и 6 при этом отключены блоком управлени  от анализатора состо ни  канала св зи . Контрольное устройство 8 исключает одновременное вы вление двух защитных кодов и при вы влении двух кодовых сигнальных призн-аков закрывает запирающие устройства 9 и 10 и предупреждает поступление импульсов в динамические задерживающие устройства 5 и 6. Вы вленные защитные коды поступают на динамические задерживающие устройства 5 и 6, где одновременно вы вл ютс  кодовые элементы двух двоичных кодов. Декомбинаторные блоки 11 и 12 обеспечивают вы вление кодовых комбинаций двух двоичных кодов. Эти кодовь1е комбинации поступают на логический блок 7. Если в канале св зи преобладают помехи, которые воспроизвод т переданное сообщение , то блок управлени  2 включает логический блок 7 дл  определени  рещени  о прин той кодовой комбинации по схеме И, что делает услови  вы влени  сообщени  более жесткими. Если в канале св зи преобладают помехи, которые уничтожают переданное сообщение, то блок управлени  2 включает логический блок 7 дл  определени  решени  о прин той кодовой комбинации по схеме ИЛИ, что облегчает услоВИЯ приема сообщений, и оно может быть вы влено одной из декомбннаторных схем, т. е. по одному из двоичных кодов суд т о переданном сообщении. Далее прин тое сообщение поступает на оконечное устройство. Самосинхронизирующийс  корректирующий с  двоичный код вы вл етс  по одной цепи через однотактное декодирующее устройство , динамическое запоминающее устройство и декомбтнатор. Блок управлени  в этом случае включает логический блок на вы вление сообщени  по схеме ИЛИ. Если сообщение передаетс  самосинхронизирующимс  корректирующимс  троичным или двоичным кодом без защитного кодировани , то однотактные декодирующие устройства 3 и 4 отключаютс  блоком управлени , а динамические задерживающие устройства подключаютс  непосредственно к анализатору состо ни  канала св зи и сообщение вы вл етс  динамическими задерживающими устройствами и декомбинаторами. Функции логического блока остаютс  такими же, как и при использовании самосинхронизируюс  кодов с защитным кодированием. Блок управлени  кроме того может мен ть частоту тактировани  регистров однотактных декодирующих устройств и динамических задерживающих устройств, вследствии чего мен етс  базова  длина сообщений, т. е. происходит сжатие информации и создаетс  дополнительна  адаптаци  к состо нию канала св зи. Применение новых блоков позвол ет использовать декодирующее устройство дл  адаптивного вы влени  сообщений в за.висимости от состо ни  канала св зи. Устройство позвол ет вы вить двоичный самосинхронизирующийс  код на одно сочетание без защитного кодировани , троичный самосинхронизирующийс  код на одно сочетание без защитного кодировани  с декодированием по схеме ИЛИ, если в канале св зи преобладает воспроизведение кодовых импульсов , двухкаскадный самосинхронизирующийс  код с одним кодовым признаком, двоичный самосинхронизирующийс  код на одно сочетание с защитным кодированием, троичный самосинхронизирующийс  код на одно сочетание с защитным кодированием и декодированием по схеме ИЛИ, если в канале св зи преобладает подавление импульсов. ИЛИ и, если в канале св зи преобладает воспроизведение импульсов, троичный код на все сочетани  с защитным кодированием и без защитного кодировани  с двум  видами декодировани  на выходе. Формула изобретени  Декодирующее устройство, содержащее два однотактных декодирующих устройства , первые выходы которых подключены к входам контрольного устройства, а вторые выходы - к первым входам двух запирающих устройств, вторые входы -которых соединены с выходом контрольного устройства, а выходы - соответственно с первыми входами двух динамических задерживающих устройств, выходы которых подключены к соответствующим входам двух декомбинаторных блоков, отличающеес  тем, что, с целью расширени  функциональных возможностей , в него введены анализатор состо ни  канала св зи, логический блок и блок управлени , первый вход котрого соединен с первым выходом анализатора канала св зи , второй выход анализатора состо ни  канала св зи соединен с первым входом первого однотактного декодирующего устройства и с вторым входом первого динамического задерживающего устройства, первый выход блока управлени  - с вторым и первым входами первого и второго однотактных декодирующих устройств, второй выход с третьим и вторым входами первого и второго динамических задерживающих устройств , а третий выход - с управл ющим входом логического блока, другие входы которого подключены к выходам декомбинаторных блоков, третий выход анализатора состо ни  канала св зи подключен к второму входу второго однотактного декодирующего устройства и к третьему входу динамического задерживающего устройства. Источники информации, прин тые во внимание при экспертизе 1.Глобус И. А. Двоичное кодирование в асинхронных системах , Св зь, М., 1972,
  2. 2.Юргенсон Р. И. Помехоустойчивость цифровых систем передачи телемеханической информации. Энерги , Л., 1972.
SU772477142A 1977-04-18 1977-04-18 Декодирующее устройство SU663100A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU772477142A SU663100A1 (ru) 1977-04-18 1977-04-18 Декодирующее устройство

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU772477142A SU663100A1 (ru) 1977-04-18 1977-04-18 Декодирующее устройство

Publications (1)

Publication Number Publication Date
SU663100A1 true SU663100A1 (ru) 1979-05-15

Family

ID=20705422

Family Applications (1)

Application Number Title Priority Date Filing Date
SU772477142A SU663100A1 (ru) 1977-04-18 1977-04-18 Декодирующее устройство

Country Status (1)

Country Link
SU (1) SU663100A1 (ru)

Similar Documents

Publication Publication Date Title
US4408325A (en) Transmitting additional signals using violations of a redundant code used for transmitting digital signals
US3378641A (en) Redundancy-elimination system for transmitting each sample only if it differs from previously transmitted sample by pre-determined amount
US4244051A (en) Data communication method and apparatus therefor
US3614639A (en) Fsk digital demodulator with majority decision filtering
US4055832A (en) One-error correction convolutional coding system
US3995225A (en) Synchronous, non return to zero bit stream detector
SU663100A1 (ru) Декодирующее устройство
SU1525922A1 (ru) Устройство дл телеконтрол промежуточных станций системы св зи
SU1172060A1 (ru) Устройство дл детектировани сигналов двойной частотной телеграфии
SU1583953A1 (ru) Система дл передачи и приема информации
RU1793553C (ru) Устройство передачи и приема команд согласовани скоростей
RU2006913C1 (ru) Устройство для сравнения кодов
SU434608A1 (ru) Устройство для декодирования неравномерных кодов
SU580656A1 (ru) Устройство дл блокировани выхода телеграфного приемника при наличии помех в канале св зи
SU1764167A1 (ru) Устройство дл приема разнесенных сигналов
SU1234973A1 (ru) Устройство дл декодировани кода Манчестера
SU1506565A1 (ru) Устройство дл приема информации, передаваемой по двум параллельным каналам св зи
SU1566500A1 (ru) Устройство цикловой синхронизации
RU2023309C1 (ru) Устройство для приема команд телеуправления
SU377781A1 (ru) Декодирующее устройство
SU836805A1 (ru) Устройство дл устранени "обратной работы
SU1483477A1 (ru) Устройство дл приема последовательности импульсно-временных кодов
SU1755722A3 (ru) Устройство дл устранени обратной работы в системах передачи дискретных сообщений с фазовой манипул цией
SU1545330A1 (ru) Устройство дл контрол Р-кодов Фибоначчи
SU491220A1 (ru) Устройство дл выделени рекуррентного синхросигнала