SU628485A1 - Series-to-parallel code converter - Google Patents
Series-to-parallel code converterInfo
- Publication number
- SU628485A1 SU628485A1 SU762352592A SU2352592A SU628485A1 SU 628485 A1 SU628485 A1 SU 628485A1 SU 762352592 A SU762352592 A SU 762352592A SU 2352592 A SU2352592 A SU 2352592A SU 628485 A1 SU628485 A1 SU 628485A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- series
- code converter
- parallel code
- converter
- parallel
- Prior art date
Links
Landscapes
- Synchronisation In Digital Transmission Systems (AREA)
Description
Иаобрегение относитс к области вь1часпительной техники н может быть ио- пользовано дл преобразовани последовагельного кода в параллельный дл систем передачи данных с ременным раэделением каналов.Ie-regression relates to the field of interleaved technology and can be used to convert a sequential code into a parallel code for data transmission systems with belt separation channels.
Известны преобразователи последовательного кода в параллельный ll , содержащие регистр сдвига, генератор тактовых импульсов и схему фиксации конца кодовой комбинации.Known converters serial code in parallel ll, containing the shift register, the clock pulse generator and the fixing circuit of the end of the code combination.
Недостатком таких устройств вл е7 с необходимость двухтактной сетки синхроимпульсов , а также возможность возникновени помехи в выходных схемах иэ за переходных процессов в устройстве.The disadvantage of such devices is the need for a push-pull grid of sync pulses, as well as the possibility of interference in the output circuits due to transients in the device.
Наиболее близким по технической сущности к данному изобретению вл етс преобразователь последовательного кода в параллельный , содержащий элементы И, входы которых через элемент задержки подключены к информационному входу преобразовател , первые управл ющие входы - к входам распрепелигел имThe closest to the technical essence of this invention is a serial to parallel converter that contains AND elements, whose inputs are connected to the information input of the converter through a delay element, the first control inputs to the inputs of the fixture.
пульсов, а выходы - к единичным входам статических триггеров.pulses, and outputs - to single inputs of static triggers.
В преобразователе дл повышени надежности в случае, когдь длительность информационных символов близка или равна по величине длительности синхроимпульсов , используетс пр мой и инверсный свгнал ,;последовательного кода и проиаводнгса задержка информаюионного 11мпульса по отношению к синхроимпульсу на величину не более длительности синхроимпульса .In the converter, in order to increase reliability in the case when the duration of the information symbols is close to or equal to the duration of the clock pulses, direct and inverse communication is used, serial code and production delay of the information pulse of 11 pulses relative to the clock pulse of no more than the duration of the clock pulse.
В преобразователе в течение первой половины длительности соответствующего синхроимпульса наблюдаетс ложное cpei- батывание статических триггеров, что в конечном итоге наличи перехоп- ных процессов в трнггерах, приводит, с одной стороны, Е ограничению скорости передачи ннфс мации, с другой стороны, снижению надежности преобразовани при повышении передачи.In the converter during the first half of the duration of the corresponding sync pulse, a false cpetizing of static triggers is observed, which ultimately leads to interchange processes in the thangers, on the one hand, E limits the transfer rate of the transfer, on the other hand, reduces the reliability of conversion boost transmission.
Целью и эбретени вл етс повышение .быстродействи преобразовани .The goal of the decree is to increase the transform efficiency.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU762352592A SU628485A1 (en) | 1976-04-21 | 1976-04-21 | Series-to-parallel code converter |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU762352592A SU628485A1 (en) | 1976-04-21 | 1976-04-21 | Series-to-parallel code converter |
Publications (1)
Publication Number | Publication Date |
---|---|
SU628485A1 true SU628485A1 (en) | 1978-10-15 |
Family
ID=20658692
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU762352592A SU628485A1 (en) | 1976-04-21 | 1976-04-21 | Series-to-parallel code converter |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU628485A1 (en) |
-
1976
- 1976-04-21 SU SU762352592A patent/SU628485A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
KR910017809A (en) | Digital signal processor | |
KR940006348A (en) | D / A Inverter and A / D Inverter | |
SU628485A1 (en) | Series-to-parallel code converter | |
KR860006884A (en) | Waveform shaping circuit | |
SU1403378A1 (en) | Serial-to-parallel code converter | |
SU1325454A1 (en) | Multichannel device for time shift of coincidence pulses | |
SU1173548A1 (en) | Apparatus for selecting channels | |
RU2022332C1 (en) | Orthogonal digital signal generator | |
SU1185637A1 (en) | Digital information transmission device | |
SU1163478A1 (en) | Binary code-to-bipulse code converter | |
SU552717A1 (en) | Device for converting binary signals to multi-level signals | |
SU1399891A1 (en) | Delta-modulator approximator | |
SU1559334A1 (en) | Device for modeling discrete orthogonal signals | |
SU1372624A1 (en) | Code converter | |
SU1473086A1 (en) | Code-to-time interval transducer | |
SU598226A1 (en) | Arrangement for synchronization of pilot and reference digital signals | |
RU2027309C1 (en) | Device for forming group signal | |
SU591859A1 (en) | Device for module three remnant forming | |
SU1396255A1 (en) | Device for shaping relative bipulse signal | |
SU536609A1 (en) | Device for dividing pulse frequency with discrete control | |
SU1311034A1 (en) | Code converter | |
SU902294A1 (en) | Device for shaping quasiternary sequence | |
SU708527A1 (en) | Binary sequence-to-duobinary sequence converter | |
SU813810A1 (en) | Discrete signal transmitting device | |
RU1837400C (en) | Linear scale encoder |