SU628463A1 - Устройство дл программного управлени - Google Patents

Устройство дл программного управлени

Info

Publication number
SU628463A1
SU628463A1 SU762358519A SU2358519A SU628463A1 SU 628463 A1 SU628463 A1 SU 628463A1 SU 762358519 A SU762358519 A SU 762358519A SU 2358519 A SU2358519 A SU 2358519A SU 628463 A1 SU628463 A1 SU 628463A1
Authority
SU
USSR - Soviet Union
Prior art keywords
source
block
counter
input
signal
Prior art date
Application number
SU762358519A
Other languages
English (en)
Inventor
Николай Михайлович Голубев
Игорь Викторович Яковлев
Виталий Алексеевич Сечкин
Original Assignee
Предприятие П/Я В-8208
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8208 filed Critical Предприятие П/Я В-8208
Priority to SU762358519A priority Critical patent/SU628463A1/ru
Application granted granted Critical
Publication of SU628463A1 publication Critical patent/SU628463A1/ru

Links

Landscapes

  • Electrical Discharge Machining, Electrochemical Machining, And Combined Machining (AREA)

Description

1
Изобретение относитс  к области автоматического управлени  и контрол  технологическими процессами.
Известно цифровое устройство дл  управлени  технологическим оборудованием 1, содержащее блок логических элементов, блок запоминаюпдих элементов и источник питани .
Недостатком этого устройства  вл етс  то, что источник питани  посто нно подключен к блоку логических элементов и блоку запоминающих элементов, в то врем  как по характеру работы питание на блоке логических элементов необходи.мо только на врем  обработки входного сигнала. На это расходуетс  дополнительна  энерги .
Наиболее близким техническим реплением к данному изобретению  вл етс  устройство дл  программного управлени , содержащее блок логических элементов, соединенный с ИСТОЧНИКОМ- ждущего импульсного питани  и с блоком запоминающих элементов , который подключен к источнику посто нного питани , св занномус источником ждущего импульсного питани  2 .
Недостаток такого устройства заключаетс  в подключении ждущего источника импульсного питани  к блоку логических
элементов на врем  действи  входного сигнала , при этом длительность входного импульса должна превосходить суммарное врем  переходных процессов в блоке логических элементов, т. е. накладываетс  ограничение на выбор нижней границы длительности входного сигнала. Кроме того, при большой частоте повторени  входных сигналов уменьшаетс  быстродействие устройства и за счет переходных процессов в цеп х питани .
Целью изобретени   вл етс  повышение быстродействи  устройства за счет исключени  переходных процессов при включении и отключении импульсного питани .
Это достигаетс  тем, что устройство содержит элемент ИЛИ, счетчик и триггер, подключенные к источнику посто нного питани , и св занный с источником ждущего импульсного питани  тактовый генератор, выход которого подключен к входу счетчика , выход которого соединен с нулевым входом триггера, а вход установки нул  - с единичным входом триггера и выходом элемента ИЛИ, входы которого подключены к информационным входам блока логических элементов, выход триггера соединен с запускающим входом источника ждущего импульсного питани ,
Иа чертеже приведена функциональна  схема предлагаемого устройства.
Устройство содержит элемент ИЛ И 1, тактовый генератор 2, счетчик 3, триггер 4, источник ждущего импульсного питани  5, источник посто нного питани  6, блок логических элементов 7 и блок запоминающих элементов 8.
При срабатывании любого из датчиков (на чертеже не показаны) сигнал через элемент ИЛИ 1 устанавливает в единичное состо ние триггер 4 н одновременно по входу установки нул  счетчика 3 устанавливает последний в исходное состо ние. Единичное состо ние триггера 4 разрешает включение источника ждущего импульсного питани  5, следовательно, блок логических элементов 7, тактовь-й генератор 2 и счетчик 3 оказываютс  под напр жением. Блок логических элементов 7 анализирует состо ние датчиков и формирует сигналы управлени , которые поступают в блок запоминающих элементов 8.
В свою очередь тактовый генератор 2, при подаче на него напр жени  питани  от источника 5, начинает генерировать серию импульсов, которые поступают на вход младшего разр да счетчика 3. В момент переполнени  счетчих 3 вырабатывает сигнал, устанавливающий триггер 4 в нулевое состо ние и выключающий тем самым источник ждущего импульсного питани  5. Таким образом , в предлагаемом устройстве врем , на которое включаетс  источник 5, не зависит от длительности входного сигнала от датчика . Длительность сигнала от датчика лищь должна быть достаточной дл  переключени  в единичное состо ние триггера 4 и включени  источника 5. Далее врем  включенного состо ни  источника 5 определ етс  разр дностью счетчика 3 и частотой тактового генератора 2. Таким образом, на вход устройства могут быть поданы очень короткие импульсы.
Работа устройства, когда интенсивность поступлени  сигналов от датчиков увеличиваетс  и прерывистое питание блока логических элементов 7 ctaHOBHTCH нецелесообразным , происходит следующим образом. Если очередной сигнал от датчиков приходит в момент, когда источник ждущего импульсного питани  5 включен предыдущим сигналог« от датчиков, триггер 4 находитс  в единичном состо нии, и от. счетчика 3 еще не поступил сигнал перепо 1нени . Очередной
сигнал от датчиков, через элемент ИЛИ устанавливает в ноль счетчик 3, разреша  новый цикл заполнени  его импульсами от тактового генератора 2. Сигнал переполнеии  счетчика 3 не вырабатываетс , так как использован счетчик, содержащий с.кему блокировки сигнала переполнени  при обнулении . Исключаетс  переключение fe нулевое состо ние триггера 4 после окончани  обработки предыдущего входного сигнала и источник 5 остаетс  включенным на врем , необходимое дл  обработки вновь поступившего входного сигнала.
Таким образом, предлагаемое устройство позвол ет обеспечить два режима работы:
с отключением источника ждущего импульсного питани  5, если частота поступлени  входных сигналов мала, и с посто нно включенным источником ждущего импульсного питани  5, если частота поступлени  входных сигналов велика. В первом случае имеет место экономи  потребл емой устройством электрической мощности, а во втором случае устройство обеспечивает необходимое быстродействие.

Claims (2)

1.Патент США № 3716188, кл. G 05 D 16/02, 1973.
2.Авторское свидетельство СССР № 357562, кл. G 06 F 9/00, 1972.
SU762358519A 1976-04-17 1976-04-17 Устройство дл программного управлени SU628463A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU762358519A SU628463A1 (ru) 1976-04-17 1976-04-17 Устройство дл программного управлени

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU762358519A SU628463A1 (ru) 1976-04-17 1976-04-17 Устройство дл программного управлени

Publications (1)

Publication Number Publication Date
SU628463A1 true SU628463A1 (ru) 1978-10-15

Family

ID=20660719

Family Applications (1)

Application Number Title Priority Date Filing Date
SU762358519A SU628463A1 (ru) 1976-04-17 1976-04-17 Устройство дл программного управлени

Country Status (1)

Country Link
SU (1) SU628463A1 (ru)

Similar Documents

Publication Publication Date Title
KR940022853A (ko) 다이나믹형 ram
GB1475101A (en) Method of and apparatus for producing a subnanosecond pulse
SU628463A1 (ru) Устройство дл программного управлени
US3454884A (en) Duty cycle control circuit
GB1125271A (en) Pulse generating system
SU1550519A1 (ru) Устройство дл контрол ориентации микросхем
SU627439A1 (ru) Устройство определени временного положени центра площади повтор ющихс импульсов
SU703896A1 (ru) Одновибратор
SU1121782A1 (ru) Делитель частоты следовани импульсов
SU847493A1 (ru) Триггер с динамическим представлениемиНфОРМАции
SU1069205A1 (ru) Резервированный генератор импульсов
SU1653144A1 (ru) Формирователь импульсов
GB1337910A (en) Arrangements for controlling circuits upon initial application of a power supply
SU1083195A1 (ru) Устройство дл управлени подключением электропитани
SU484629A1 (ru) Генератор одиночных импульсов
SU458948A1 (ru) Устройство суммировани информации
JP3051937B2 (ja) 可変計数パルス信号発生装置
SU849467A1 (ru) Устройство согласовани высоковольтнойКОММуТАциОННОй цЕпи C иНТЕгРАльНОйМиКРОСХЕМОй
SU1621149A1 (ru) Генератор треугольного напр жени
SU1757089A1 (ru) Формирователь длительности импульсов
SU661746A1 (ru) Формирователь импульсов
SU1205269A1 (ru) Формирователь импульсов
SU1601736A1 (ru) Цифровой генератор качающейс частоты
SU1365122A1 (ru) Устройство приема команд управлени магнитофоном
SU1539979A1 (ru) Устройство дл задержки и формировани импульсов