SU616608A1 - Digital chronometric system - Google Patents

Digital chronometric system

Info

Publication number
SU616608A1
SU616608A1 SU752104711A SU2104711A SU616608A1 SU 616608 A1 SU616608 A1 SU 616608A1 SU 752104711 A SU752104711 A SU 752104711A SU 2104711 A SU2104711 A SU 2104711A SU 616608 A1 SU616608 A1 SU 616608A1
Authority
SU
USSR - Soviet Union
Prior art keywords
clock
register
input
digital
frequency divider
Prior art date
Application number
SU752104711A
Other languages
Russian (ru)
Inventor
Юрий Дмитриевич Борисов
Людмила Николаевна Пучкова
Виктор Михайлович Шляндин
Сергей Иванович Недоростков
Геннадий Васильевич Казеннов
Эдуард Хаджимусович Чичев
Original Assignee
Пензенский Политехнический Институт
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Пензенский Политехнический Институт filed Critical Пензенский Политехнический Институт
Priority to SU752104711A priority Critical patent/SU616608A1/en
Application granted granted Critical
Publication of SU616608A1 publication Critical patent/SU616608A1/en

Links

Landscapes

  • Electric Clocks (AREA)

Description

54) ЦИФРОВАЯ ХРОНОМЕТРИЧЕСКАЯ СИСТЕМА . Выходы счетчика 3 заведены на циф ровые индикаторы 4. Выход генератора 5 пачек ,тактовых импульсов соединен с делителем б частоты тактовых импульсов . Выходы счетчика 3 и делител  6 соединены со стробирующим вхо- дом ре1 истра 7. Выход генератора 5 соединен с тактовым входом регистра и формирователем выходного сигнала. Выходы регистра 7 и делител  тактовы импульсов б соединены с формирователем 8 выходного сигнала. Выход после него через двухпроводную линию св зи соединен с входом вторичных часов, состо щих из приемного селектирующего блока 9, соответствующие выходы которого подключены к коммутатору 10 и регистру 11; выходы регистра 11 подсоединены к соответственно объеди иецным sHaKOBHivi электродам цифровых индикаторов 12, общие электроды кото рых подключены к выходам ко)1мутатора 10. Объем регистра 11 соответствует одному, индицирующему разр ду текущего времени. Импульсы, генерируемые кварцевьзм генератором 1, подаютс  на делитель частоты 2, с выхода которого импульсы с частотой 1 Гц поступают на двоично-дес тичный счетчик 3 времени, состо ние которого индицируетс  цифровьши индикаторами 4, Частота следо вани  тактовых импульсов (см.фиг.2а) вырабатываема  генератором 5 пачек тактовых импульсов, делитс  делителем 6 частоты тактовых импульсов.Выходные маркерные импульсы с последне го (см.фиг.26) поступают на стробиру ющий вход ре истра 7 и переписывают в него потенциальный код текущего времени со счетчика 3. С помощью тактовых импульсов, вырабатываемый генератором 5 пачек тактовых импуль ,сов, поступающих на тактовый вход регистра, параллельный потенциальный код текущего времени в регистре преобразуетс  в последовательный двоично-дес тичный код, который поступает на формирователь 8 выходного сигнала. На другие входы .формировател  8 поступают импульсы с выхсиа генератора 5 и маркерные импульсы с выхода делител  6. В формирователе 8 пачки тактовых ./импульсов формируютс  в импульсы одной пол рности (например, отрица .тельной), а последовательно потенциальный двоично-дес тичный код текуще го времени преобразуетс  в соответст вующие посылки импульсов другой пол рности (например, положительной), сдвинутых относительно тактовых им-пульсов на половину периода. Маркерный импульс, совпадающий с одним из тактовьгх импульсов, увеличи вает амплитуду последнего, например в два раза (см.фиг.2в) . Приемный селектирующий блок 9 вторичных часов производит выделение , пачек тактовых импульсов {см.фиг.2г)/ импульсов кода текущего времени (см. фиг. 2д) , , маркерного импульса (см. фиг. 2ё) и вырабатывает импульсы,длительность которь х равна длительнос ти пачки тактовых импульсов (см.фиг.Зж). Последовательные посылки кода текущего времени и пачки тактовых им- пульсов поступают на информационный тактовый вход регистра 11. В регистре 11 последовательные посылки кода . текущего времени преобразуютс  в последовательно-параллельный код,т,е. в резгистр 11 последовательно с интервалами , определ емыми частотой -еле- довани  пачек тактовых импульсов, за писываетс  информаци  о каждом индицируемом разр де текущего времени, котора  с выходов регистра 11 подаетс  на соответственно объединенные г знаковые электроды цифровых индикаторов 12. На коммутатор 10 с временно7 го селектирующего блака 9 поступают маркерные импульсы и импульсы, дли тельность которых равна длительности пачки тактовых импульсов (см, соответственно фиг. 2е,ж)..Коммутатор 10 имеет число выходов, равное числу цифровых индикаторов 12, о.бщие электроды которых, соединенные с выходами коммутатора 10, поочередно подключаютс  к питающему напр жению в промежутках времени, когда состо ние регистра 11 не измен етс  (см.фиг.2з). Маркерный импульс, поступающий с приемного селектирующего блока 9 на коммутатор 10, фазирует работу последнего относительно делител  б частоты тактовых импульсов первичных часов. Таким образом, информаци  о текущем времени со счетчика 3 первичных часов во вторичные переписываетс  поразр дно. Во вторичных часах информаци  о каждом разр де запоминаетс  в регистре и индицируетс  последовательно друг за другом на цифровых индикаторах , число которых равно числу разр дов. рЦл  того, чтобы мелькание цифр воспринималось как непрерывное свечение , частота индикации каждого разр да выбираетс  не ниже 25 Гц (используетс  инерционность человеческого глаза). Частота последовательного 6проса всех декад тсчетчика 3 первичных часов выбираетс  не ниже 25 Гц-п. где п - число разр дов счетчика 3. Генератор 5 пачек тактовых импульсов и делитель 6 частоты тактовых импульсов первичных часов, с целью упрощени , могут быть выполнены на базе делител  частоты 2. Информаци  о текущем времени с первичных часов на вторичные может передаватьс  как в двоично-дес тичном коде , так и в других известных кодах. 54) DIGITAL CHRONOMETRIC SYSTEM. The outputs of counter 3 are set to digital indicators 4. The generator output is 5 packs, the clock pulses are connected to the divider b of the clock frequency. The outputs of the counter 3 and the divider 6 are connected to the gate input of the controller 7. The output of the generator 5 is connected to the register clock input and the output signal shaper. The outputs of the register 7 and the divider clock pulses b are connected to the driver 8 output signal. The output after it through a two-wire communication line is connected to the input of the secondary clock, consisting of the receiving selection unit 9, the corresponding outputs of which are connected to the switch 10 and the register 11; the outputs of register 11 are connected to respectively the combined sHaKOBHivi electrodes of digital indicators 12, the common electrodes of which are connected to the outputs of the switch 1 of the register 10. The volume of the register 11 corresponds to one indicating the current time bit. The pulses generated by the quartz oscillator 1 are fed to a frequency divider 2, from which output pulses with a frequency of 1 Hz are sent to a binary-decimal time counter 3, the state of which is indicated by digital indicators 4, the clock pulse frequency (see Fig. 2a ) generated by the generator 5 bursts of clock pulses, divided by the divider 6 clock frequency. The output marker pulses from the last (see Fig. 26) go to the gate input of the register 7 and rewrite the potential time code from it sensor 3. Using clock pulses generated by the generator of 5 bursts of clock pulses, arriving at the clock input of the register, the parallel potential code of the current time in the register is converted into a serial binary-decimal code, which is fed to the output driver 8. The other inputs of the former 8 receive pulses from the exhaust generator 5 and marker pulses from the output of the divider 6. In the former, 8 bursts of clock pulses are formed into pulses of one polarity (for example, negative), and the potential binary decimal code is sequentially generated. the current time is converted into the corresponding pulses of another polarity (for example, positive), shifted relative to the clock pulses by half the period. Marker pulse, which coincides with one of the pulse pulses, increases the amplitude of the latter, for example, twice (see Fig. 2c). The receiving selection unit 9 of the secondary clock produces a selection of bursts of clock pulses (see Fig.2g) / pulses of the current time code (see Fig. 2e), and a marker pulse (see Fig. 2) and produces pulses, the duration of which is equal to the duration of a pack of clock pulses (see Fig. ZJ). Successive parcels of the current time code and clock pulses are sent to the information clock input of register 11. In register 11, sequential parcels of the code. the current time is converted into a serial-parallel code, t, e. The register 11 sequentially, at intervals determined by the frequency of the polling of clock bursts, records information on each displayed current time bit, which from the outputs of register 11 is fed to the respectively combined r sign electrodes of digital indicators 12. The switch 10 is temporarily7 The second selection block 9 receives marker pulses and pulses, the duration of which is equal to the duration of a packet of clock pulses (see Fig. 2e, g, respectively) .. Switch 10 has the number of outputs equal to the number of x indicators 12, whose common electrodes, connected to the outputs of the switch 10, are alternately connected to the supply voltage during periods when the state of the register 11 does not change (see Fig. 2). The marker pulse coming from the receiving selection unit 9 to the switch 10, phases the operation of the latter relative to the divider b of the clock frequency of the primary clock. Thus, the current time information from the 3 primary hours counter to the secondary time is rewritten bit by bit. In the secondary clocks, information about each bit is stored in a register and is displayed sequentially one after the other on digital indicators, the number of which is equal to the number of bits. In order for the flickering of numbers to be perceived as a continuous luminescence, the indication frequency of each bit is chosen to be not lower than 25 Hz (the inertia of the human eye is used). The frequency of the sequential 6th request of all decades of the 3 primary clock counter is chosen not lower than 25 Hz-n. where n is the number of counter bits 3. A generator of 5 bursts of clock pulses and a divider 6 clock frequency pulses of the primary clock, for the purpose of simplification, can be performed on the basis of frequency divider 2. Information about the current time from the primary clock to the secondary clock can be transmitted as in binary - the primary code, and in other known codes.

Claims (1)

Формула изобретени Invention Formula Цифрова  хронометрическа  система с передачей текущего времени с первичных часов на вторичные в кодированном виде, содержащсш первичные часы, состо щие из включ ных последовательно кварцевого генератора, делител  частоты, счетчиков импульсов, индикаторов , регистра и формировател  выходного сигнала; линию с.в зи; вторичные часы, состо щие из приемного селектирующего блока, регистра дл  запоминани  кодированного значени  любой дес тичной цифры, цифровые индикаторы , отличающа с  тем, что, с целью упрощени  схемы вторичных часов, в первичные часы введены Digital timekeeping system with the transfer of the current time from the primary clock to the secondary in coded form, containing the primary clock, consisting of a series-connected crystal oscillator, frequency divider, pulse counters, indicators, register, and output signal generator; line sv zi; secondary clocks consisting of a receiving selection unit, a register for storing the coded value of any decimal digit, digital indicators, characterized in that, in order to simplify the secondary clock circuit, the primary clocks are entered 66 генератор пачек тактовых импульсов, делитель частоты тактовых импульсов, причем выход генератора пачек тактовых импульсов соединен с входом делител  частоты тактовых импульсов,с тактовым входом регистра и одним из входов формировател  выходного сигнала , выход делител  частоты тактовых импульсов соединен со стробирующим входом регистра и другим входом формировател  выходного сигнала, а во вторичные часы введен коммутатор,включенный между приемным селектирующим блоком и общими электродами цифровых индикаторов, при этом выходы регистра подсоединены к соответственно объединенным знаковым электродам цифровых индикаторов.clock pulse generator, clock frequency divider, the clock pulse generator output is connected to the clock frequency divider input, the register clock input and one of the output signal generator, the clock frequency divider output is connected to the register gate input and the other input of the frequency generator output signal, and a switch is inserted into the secondary clock, which is connected between the receiving selection unit and the common electrodes of the digital indicators; tra connected to electrodes respectively combined landmark digital indicators. X-X-
SU752104711A 1975-02-14 1975-02-14 Digital chronometric system SU616608A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU752104711A SU616608A1 (en) 1975-02-14 1975-02-14 Digital chronometric system

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU752104711A SU616608A1 (en) 1975-02-14 1975-02-14 Digital chronometric system

Publications (1)

Publication Number Publication Date
SU616608A1 true SU616608A1 (en) 1978-07-25

Family

ID=20609944

Family Applications (1)

Application Number Title Priority Date Filing Date
SU752104711A SU616608A1 (en) 1975-02-14 1975-02-14 Digital chronometric system

Country Status (1)

Country Link
SU (1) SU616608A1 (en)

Similar Documents

Publication Publication Date Title
US4045951A (en) Digital electronic timepiece
SU616608A1 (en) Digital chronometric system
SU792210A1 (en) Time indication digital system
SU720420A1 (en) Electronic timepiece with dynamic data recovery
SU853601A1 (en) Digital common time system
SU1249561A1 (en) System for transmission of chronometric information
SU672606A1 (en) Digital time-piece
SU550615A1 (en) Secondary watches with digital display
SU1180834A1 (en) Electronic chronometer system
SU399858A1 (en) DEVICE FOR DIGITAL INDICATION in n m in ^! 1П <^ - 'h' '^^! ^' ^ '^ LP | ND sj; ii> &; li: e ^ i08
SU822243A1 (en) Indication device
SU1152014A1 (en) Device for reception and transmission of information
SU526850A1 (en) The device of measurement of time with digital indication
SU531121A1 (en) Electric clock system
SU509862A1 (en) Device for determining mid-time intervals
SU708291A1 (en) Digital slave time indicator
SU1626178A1 (en) Multi channel digital small period deviation meter
SU995292A1 (en) Device for forming pseudorandom signals
SU492038A1 (en) Device for displaying the state of communication channels
SU414741A1 (en)
SU824291A1 (en) Indication device
SU1511733A1 (en) Digital slave clock
SU742913A1 (en) Timing pulse shaper
SU606209A1 (en) Voltage-to-signal on-off time ratio converter
SU443327A1 (en) Device for measuring the average frequency of a burst