SU598065A1 - Устройство дл управлени печатающим механизмом - Google Patents
Устройство дл управлени печатающим механизмомInfo
- Publication number
- SU598065A1 SU598065A1 SU752147987A SU2147987A SU598065A1 SU 598065 A1 SU598065 A1 SU 598065A1 SU 752147987 A SU752147987 A SU 752147987A SU 2147987 A SU2147987 A SU 2147987A SU 598065 A1 SU598065 A1 SU 598065A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- register
- memory
- printing mechanism
- registers
- generator
- Prior art date
Links
Landscapes
- Accessory Devices And Overall Control Thereof (AREA)
Description
(54) УСТРОЙСТВО ДЛЯ УПРАВЛЕНИЯ ПЕЧАТАЮЩИМ МЕХАНИЗМОМ
Изобретение относитс к области автоматики и вычислительной техники и может быть использовано в построчно печатающих быстродействующих алфавитно-цифровых устройствах .
Известно устройство дл управлени печатающим механизмом, содержащее блок сопр жени , подключенный к блоку пам ти, счетчик числа строк, соединенный с блоком управлени , генератор синхросигналов, подключенный к схеме сравнени , и соединенный с ней формирователь сигналов печати 1.
Наиболее близким техническим рещением к данному изобретению вл етс устройство дл управлени печатающим механизмом, содержащее блок сопр жени , подключенный к блоку пам ти, к последовательно соединенным первому и второму регистрам, соединенным с блоком пам ти, с третьим и четвертым регистрами, первую схему сравнени , подключенную к блоку пам ти, первому и третьему регистрам и к формирователю кода позиции, соединенному с третьим и четвертым регистрами, формирователь сигналов печати, подключенный к четвертому регистру, соединенному с блоком пам ти , генератор синхросигналов и формирователь сигналов транспорта 2.
Недостатком известных устройств дл управлени печатающим механизмом вл етс необходимость применени элементов с высоким быстродействием дл получени достаточной скорости печати.
Целью изобретени вл етс повыщение быстродействи устройства дл управлени печатающим механизмом без применени высокопроизводительных логических элементов и элементов пам ти.
Это достигаетс тем, что предлагаемое устройство дл управлени печатающим механизмом содержит п тый и щестой регистры, вторую схему сравнени и формирователь синхросерий , причем первый и второй входы п того регистра соединень с выходами третьего регистра , третий вход - с одним из выходов формировател синхросерий и одним нз входов четвертого регистра, к другим входам которого подключены первый выход п того регистра, выходы щестого регистра и выход первой схемы сравнени , соединенный с блоком пам ти, другой выход формировател синхросерий подключен ко вхОду формировател кода позиции, его вход соединен с генератором синхросигналов, первый вход щестого регистра подключен к выходу второй схемы сравнени , соединенной с блоком пам ти, второй вход - к выходу формировател сигналов печати, третий вход-к выходу второго регистра, один из входов второй схемы сравнени подключен ко второму выходу формировател кода позиции, два других входа соединены с соответствующими входами первой схемы сравнени , а второй выход п того регистра соединен с формирователем сигналов транспорта .
На фиг. 1 представлена блок-схема предлагаемого устройства дл управлени печатающим механизмом; на фиг. 2-временна диаграмма его работы.
Устройство дл управлени печатающим механизмом содержит блок сопр жени 1, блок пам ти 2, второй регистр 3, первый регистр 4, первую и вторую схемы сравнени 5, 6, четвертый и щестой регистры 7, 8, третий регистр 9, формирователь синхросерий 10, генератор синхросигналов 11, формирователь кода позиции 12, п тый регистр 13, формирователь сигналов печати 14 и формирователь сигналов транспорта 15.
Блок сопр жени 1 св зан со стандартными лини ми интерфейса ЭВМ. С его выхода информаци побайтно поступает в блок пам ти 2, а сигналь пересчета - во второй регистр 3. Злок пам ти 2 - матричного типа и содержит N адресуемых чеек пам ти, а также схемы записи , считывани и анализа наличи информации , последн из-которых вырабатывает сигнал , поступающий на первый регистр 4. Информаци , считанна из блока пам ти 2, поступает в первую и вторую схемы сравнени 5, 6.
Второй (адресный) регистр 3 выполнен в виде триггерного счетчика, его состо ние непрерывно используетс дл адресации чеек блока пам ти 2 и разр дов четвертого и шестого регистров 7, 8, а сигнал, возникающий при его переполнении, поступает на первый и третий регистры 4, 9.
Формирователь синхросерий 10, принима на вход сигналь от генератора синхросигналов 11, вырабатывает две серии - нечетную и четную . Перва из них поступает на формирователь кода позиции 12, третий и четвертый регистры 9, 7, а втора - на четвертый и п тый регистры 7, 13, тактиру работу устройства в целом.
Формирователь кода позиции 12 состоит из счетчика, разр дность которого определ етс .байтовой структурой символа. Его текущее состо ние интерпретируетс как кодова комбинаци четной или нечетной позиции знака печатающего механизма и подаетс соответственно на первую или вторую схемы сравнени 5, 6. Сигналы, ими вырабатываемые, в случае совпадени поступают на адресуемые разр ды соответственно щестого и четвертого регистров 8, 7, а также в блок пам ти 2 дл сброса чеек пам ти , содержимое которых удовлетворило услови сравнени .
Четвертый (выходной) регистр 7 и шестой (дополнительный выходной) регистр 8 выполнены на триггерах и содержат разр ды, адресуемые в соответствии с пор дком сканировани чеек пам ти в блоке пам ти 2. Первый регистр (печати) 4 фиксирует граничные моменты записи информации в блок пам ти 2 и полного ее
считывани (со стиранием) в процессе построч 1ой печати информации. Сигнал с его выхода разрешает работу с.хем сравнени 5, 6 и включение третьего регистра 9.
Третий регистр (цикла) 9 определ ет врем 5 сканировани всех чеек пам ти в блоке пам ти 2 в режиме печати. Его включение осуществл етс при наличии сигнала окончани транспорта бумаги из печатающего механизма, а выключение при переполпем|ии второго регистра 3.
Фор.мирователь сигналов печати 14 содержит N элементов, каждый из которых представл ет собой одновибратор с регулируемой длительностью .
На фиг. 2 прин ты следующие обозначени : 5 i - текуниш пор дковый номер сигнала генератора синхросигналов 11, j - пор дковый номер разр да четвертого и шестого регистров 7, 8, позиции в строке печати, адреса чейки пам ти в б.поке- пам ти 2.
Устройство дл управлени печатающим ме0 ханизмом работает следующим образом.
В установившемс динамическом состо нии .механизма синхросигналы, поступающие на вход формировател синхросерий 10, раздел ютс в нем на четную и нечетную серии (фиг. 2, - а - в). Перва из них поступает на вход формировател кода позиции 12. в котором производитс их пересчет сначала по переднему, а потом по заднему фронту синхросигнала. Каждое из полученных значений счетчика выдаетс в качестве кодовых ко.мбипаций на регистры 0 первой и второй схем сравнени 5, 6 (фиг-. 2, г, д;.
Взаимодействие устройства с ЭВМ начинаетс по инициативе ЭВМ. В режиме записи информации соответствующие команды через блок сопр жени 1 управл ют работой блока пам ти 2 и второго регистра 3. Конец записи определ етс по сигналу переполнени , который включает первый регистр. 4 (фиг. 2, е); при этом создаютс услови дл включени третьего регистра 9 по нечетному синхросигналу (ф1П 2, ж). Сигнал с этого регистра запускает синхронизирующую цепь программы чтени информации из адресуемых чеек пам ти блока пам ти 2 и разрешает включение п того регистра 13 по заднему фронту четного синхросигнала (фиг. 2, и).
В течение времени То осуществ.: етс сравнение содержимого всех чеек пам ти блока пам ти 2 с установленньши значении.-у-и регистров схем сравнени 5, 6. Положительный результат сравнени на схе.ме сравнени 5 при анализе j-ой чейки пам ти вызывает включение i-ro разр да четвертого регистра 7 (фиг. 2, л,. При анализе (j + m) чейки пам ти удовлетвор етс сравнение в схе.ме сравнени 6, что приводит к (j-1-m) разр да шестого
регистра 8 (фиг. 2, м). При этом производитс стирание указанных чеек пам ти блока пам ти 2. К моменту поступлепи i-ro синхросигнала, кодова комбинаци которого была предварительно установлена па первой схеме сравнени 5, выполн етс анализ всего содержимого блока пам ти 2, аналогична операци нроизво
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU752147987A SU598065A1 (ru) | 1975-06-13 | 1975-06-13 | Устройство дл управлени печатающим механизмом |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU752147987A SU598065A1 (ru) | 1975-06-13 | 1975-06-13 | Устройство дл управлени печатающим механизмом |
Publications (1)
Publication Number | Publication Date |
---|---|
SU598065A1 true SU598065A1 (ru) | 1978-03-15 |
Family
ID=20623924
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU752147987A SU598065A1 (ru) | 1975-06-13 | 1975-06-13 | Устройство дл управлени печатающим механизмом |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU598065A1 (ru) |
-
1975
- 1975-06-13 SU SU752147987A patent/SU598065A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4776026A (en) | Apparatus for rotating a dot matrix pattern by 90 degrees | |
US2906200A (en) | Indexing device | |
KR900005456A (ko) | 직렬 억세스 메모리 내장형 반도체 메모리 장치 | |
GB923841A (en) | Electronically controlled high speed printer | |
SU598065A1 (ru) | Устройство дл управлени печатающим механизмом | |
US4713813A (en) | Logic analyzer | |
US5093673A (en) | Thermal line printer with external memory means | |
US4963885A (en) | Thermal head printer | |
US4384520A (en) | Device for controlling solenoids of high speed printer | |
SU943731A1 (ru) | Устройство дл анализа последовательных кодов | |
SU1388897A1 (ru) | Устройство дл выполнени матричных операций | |
KR910003595Y1 (ko) | 프린트헤드 구동장치 | |
SU1265856A1 (ru) | Устройство управлени дл доменной пам ти | |
SU739645A1 (ru) | Буферное запоминающее устройство | |
SU849254A1 (ru) | Устройство дл регистрациииНфОРМАции | |
SU890385A1 (ru) | Блок управлени дл печатающего устройства | |
SU1201855A1 (ru) | Устройство дл сравнени двоичных чисел | |
SU746736A1 (ru) | Буферное запоминающее устройство | |
SU1244656A1 (ru) | Устройство дл вывода информации | |
SU960875A1 (ru) | Печатающее устройство | |
SU959078A1 (ru) | Микропрограммное устройство управлени | |
JPS54102926A (en) | Memory control system for character display unit | |
SU1665373A1 (ru) | Ассоциативное суммирующее устройство | |
SU690562A1 (ru) | Полупосто нное запоминающее устройство | |
SU1234881A1 (ru) | Реверсивный регистр сдвига |