SU590828A1 - Buffer storage - Google Patents

Buffer storage

Info

Publication number
SU590828A1
SU590828A1 SU762414560A SU2414560A SU590828A1 SU 590828 A1 SU590828 A1 SU 590828A1 SU 762414560 A SU762414560 A SU 762414560A SU 2414560 A SU2414560 A SU 2414560A SU 590828 A1 SU590828 A1 SU 590828A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
pulse
output
information
register
Prior art date
Application number
SU762414560A
Other languages
Russian (ru)
Inventor
Илья Соломонович Эпштейн
Александр Абрамович Рудой
Original Assignee
Предприятие П/Я М-5075
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я М-5075 filed Critical Предприятие П/Я М-5075
Priority to SU762414560A priority Critical patent/SU590828A1/en
Application granted granted Critical
Publication of SU590828A1 publication Critical patent/SU590828A1/en

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

1one

Изобретение относитс  к области вычислительной техники.This invention relates to the field of computing.

Известно буферное запоминающее устройство дл  регистрации последовательности импульсов , содержащее сдвигающий регистр, в котором сдвиг ииформании осуществл етс  при поступлении очередного импульса сдвига или но команде из вычислительной мащины, использующей регистрируемую информацию 1. Недостатком такого устройства  вл етс  возможность пропуска отдельных импульсов при регистрации нестационарных импульсных последовательностей, когда плотность потока входных сигналов в отдельные моменты времени резко возрастает и превышает частоту поступлени  импульсов сдвига.A buffer memory device for registering a pulse sequence is known, which contains a shift register in which the information is shifted upon receipt of the next shift pulse or or a command from a computing mask using the recorded information 1. The disadvantage of such a device is the ability to skip individual pulses when registering non-stationary pulse sequences when the flux of input signals at certain points in time increases dramatically and exceeds an hour The arrival of the shift pulses.

Наиболее близким к изобретению техническим рещением  вл етс  буферное запоминающее устройство, содержандее регистр сдвига , триггер, элемент И и элемент ИЛИ 2. В таком устройстве запоминание близко расположенных импульсов достигаетс  пуаем применени  р да дополнительных средств, что отрицательно сказываетс  па надежности устройства .The closest technical solution to the invention is a buffer storage device, containing a shift register, a trigger, an AND element and an OR 2. In such a device, storing closely spaced pulses is achieved by using a number of additional tools, which negatively affects the reliability of the device.

Цель изобретени  - повышение наделсности устройства. Поставленна  цель достигаетс  тем, что оно содержит два элемента задержки . Выход первого элемента задержкиThe purpose of the invention is to increase the device's all-around capacity. The goal is achieved in that it contains two delay elements. The output of the first delay element

подключен к информационному входу регистра сдвига, а вход -к первому входу элемента И и ко входу второго элемента задержки , выход которого подключен к первому входу триггера. Выход триггера подключен ко второму входу элемента И, а его второй вход - к первому входу элемента ИЛИ, второй вход которого соединен с выходом элемента И, а выход - с унравл ющнм входом регистра сдвига.connected to the information input of the shift register, and the input to the first input of the And element and to the input of the second delay element, the output of which is connected to the first input of the trigger. The trigger output is connected to the second input of the AND element, and its second input is connected to the first input of the OR element, the second input of which is connected to the output of the AND element and the output to the control input of the shift register.

Схема предложенного устройства представлена на чертеже.The scheme of the proposed device is shown in the drawing.

Устройство работает следующим образом. Внешний импульс сдвига поступает на управл ющий вход 1 и устанавливает триггер 2 в такое состо ние, нри котором его выходное напр жение закрывает элемент И 3. Первый пришедший входной импульсный сигнал через элемеит задержки 4 с временем задержки ьThe device works as follows. An external shear pulse arrives at control input 1 and sets trigger 2 to a state where its output voltage closes AND 3. The first incoming pulse signal through delay element 4 with a delay time

превышающим длительность г входных сигналов т, поступает на второй вход триггера 2 и устанавливает его в такое состо щие, при котором элемент И 3 открываетс . При входной импульс через элемент И 3 не нроходит , а поступает через элемент задержки 5 с временем задержки /2, выбираемым из услови  , па информащюнный вход регистра сдвига 6 и устанавливает его первый разр д в «1. При поступлении очередногоexceeding the duration g of the input signals t, is fed to the second input of the trigger 2 and sets it to such that the element And 3 opens. When the input pulse through the element And 3 does not go, but enters through the delay element 5 with the delay time / 2 chosen from the condition, the information input of the shift register 6 and sets its first bit to "1. Upon receipt of the next

импульса сдвига первый разр д регистра устаиавливаетс  в «О, а второй разр д - в «1. Таким рбразом, осуществл етс  иеренос информации ио разр дам регистра.The shift pulse of the first register bit is set to "O, and the second bit is set to" 1. Thus, the transfer of information is carried out in registers.

Если следующий имиульс входного сигнала поступает до прихода очередного импульса сдвига, то элемент И 3 остаетс  открытым и пропускает его на вход элемента ИЛИ 7, с которого он поступает на управл ющий вход регистра 6 и, выполн   роль импульса сдвига, переносит записанную в регистр информанию на один разр д, освобожда  его первый разр д . Этот же входной сигнал, пройд  элемент зедержки 5, записываетс  в освободивщемс  первом раз-р де регистра. Аналогично в регистре запищутс  и все остальные импульсы последовательности входных сигналов, поступившие до прихода следующего импульса сдвига.If the next input signal emulsion arrives before the next shift pulse arrives, the AND 3 element remains open and passes it to the input of the OR element 7, from which it enters the control input of register 6 and, acting as a shift pulse, transfers the information recorded in the register to one bit, freeing it first bit The same input signal, having passed through the element 5, is recorded in the first de-register release. Similarly, in the register all other pulses of the sequence of input signals received before the arrival of the next shift pulse will be detected.

Устройство обеспечивает надежную запись и хранение информации при нестационарном потоке импульсов.The device provides reliable recording and storage of information in case of unsteady pulse flow.

Формула и 3 о б j) с т о п и  Formula and 3 about b j) with t about p and

Буферное запоминающее устройство, содержащее регистр сдвига, триггер, элементы И и ИЛИ, отличающеес  тем, что, с целью повыщени  нахчежиости устройства , оно содержит два элемента задержки, выход первого элемеита задержки подключен к информационному входу регистра сдвига, вход - к первому входу элемента И и к входу второго элемента задержки, выход которого подключен к первому входу триггера, выход которого- подключен к второму входу элемента И, второй вход - к первому входу элемента ИЛИ, второй вход которого соединен с выходом элемента И, а выход - с управл ющим входом регистра сдвига. Источники ипформации, прин тые во внимание при экспертизе 1. Голденберг Л. ML. Импульсные и цифровые устройства, 1973, с. 446-450.A buffer memory containing a shift register, a trigger, and AND and OR elements, characterized in that, in order to increase the availability of the device, it contains two delay elements, the output of the first delay element is connected to the information input of the shift register, the input to the first input of the AND element and to the input of the second delay element, the output of which is connected to the first input of the trigger, whose output is connected to the second input of the AND element, the second input to the first input of the OR element, the second input of which is connected to the output of the AND element, output - to the control input of the shift register. Sources of information taken into account during the examination 1. Goldenberg L. ML. Pulse and digital devices, 1973, p. 446-450.

2. Патент Японии № 46/2077, кл. G ПС 19/00, 1971.2. Japan patent No. 46/2077, cl. G PS 19/00, 1971.

JS-.Js-.

-0-0

SU762414560A 1976-10-22 1976-10-22 Buffer storage SU590828A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU762414560A SU590828A1 (en) 1976-10-22 1976-10-22 Buffer storage

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU762414560A SU590828A1 (en) 1976-10-22 1976-10-22 Buffer storage

Publications (1)

Publication Number Publication Date
SU590828A1 true SU590828A1 (en) 1978-01-30

Family

ID=20680766

Family Applications (1)

Application Number Title Priority Date Filing Date
SU762414560A SU590828A1 (en) 1976-10-22 1976-10-22 Buffer storage

Country Status (1)

Country Link
SU (1) SU590828A1 (en)

Similar Documents

Publication Publication Date Title
SU590828A1 (en) Buffer storage
SU1679480A1 (en) Data output device
SU1064441A1 (en) Pulse duration former
SU1037238A1 (en) Data input device
SU474000A1 (en) Mass storage device
SU556499A1 (en) Shift Register Memory Cell
SU1709293A2 (en) Device for information input
SU932536A1 (en) Digital magnetic recording apparatus
SU1056190A1 (en) Device for determining difference of two numbers
SU417842A1 (en)
SU450370A1 (en) Pulse counter with indication
SU1594536A1 (en) Device for interrupting programs
SU1115075A1 (en) Control unit for device to record information of two-side medium
SU437207A1 (en) Device for delaying a pulse sequence of random length for the duration of its duration
SU1241288A1 (en) Buffer storage
SU446095A1 (en) Device for transmitting asynchronous pulse signals
SU1525889A1 (en) Device for monitoring pulse sequence
SU560228A1 (en) Device for transferring information from main memory to input / output channels
SU1187207A1 (en) Magnetic recording device
SU1714684A1 (en) Buffer memory
SU1564695A1 (en) Buffer memory unit
SU1277386A1 (en) Device for checking serviceability of counter
SU855660A2 (en) Data interchange control device
SU500129A1 (en) Device for controlling the movement of a vehicle when moving from one track to another
SU404127A1 (en) DEVICE FOR STRENGTHENING AND SELECTION OF SIGNALS