SU588562A1 - Double-cycle serial shift register - Google Patents

Double-cycle serial shift register

Info

Publication number
SU588562A1
SU588562A1 SU742055414A SU2055414A SU588562A1 SU 588562 A1 SU588562 A1 SU 588562A1 SU 742055414 A SU742055414 A SU 742055414A SU 2055414 A SU2055414 A SU 2055414A SU 588562 A1 SU588562 A1 SU 588562A1
Authority
SU
USSR - Soviet Union
Prior art keywords
trigger
double
code
shift register
serial shift
Prior art date
Application number
SU742055414A
Other languages
Russian (ru)
Inventor
Александр Захарович Подколзин
Original Assignee
Предприятие П/Я Г-4372
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я Г-4372 filed Critical Предприятие П/Я Г-4372
Priority to SU742055414A priority Critical patent/SU588562A1/en
Application granted granted Critical
Publication of SU588562A1 publication Critical patent/SU588562A1/en

Links

Description

честве элементов пам ти в регистре используютс  статические триггеры с одним информационным входом.In the register, the memory elements in the register use static triggers with one information input.

Дл  занесени  и сдвига по регистру выбирают двоичный код «011. Перед началом занесени  кода все элементы пам ти регистра устанавливаютс  в «О подачей на вход 38 импульса сброса.For entering and shifting by register, select the binary code "011. Before starting to enter the code, all register memory elements are set to "On by applying a reset pulse to input 38.

По первому такту .первый разр д кода «1 поступает на вход 37, при этом открываетс  ключ 10, и первый разр д кода запоминаетс  триггером 4. Ключи 11, 12 и 34 хот  и подготавливаютс , однако остаютс  закрытыми, так как триггеры 7-9 предварительно устанавливаютс  в «О.In the first cycle, the first digit of the code "1 is fed to the input 37, the key 10 is opened, and the first bit of the code is remembered by the trigger 4. The keys 11, 12 and 34 are prepared, but remain closed, because the triggers 7-9 pre-installed in the "O.

По первому такту второй разр д кода «1 поступает на вход 37, при этом открываетс  ключ 13, и второй разр д кода запоминаетс  триггером 7, открываетс  ключ 14, а информаци  КЗ триггера 4 передаетс  в триггер 8 (при этом в триггере 4 она сохран етс ).In the first cycle, the second bit of the code "1 is fed to the input 37, the key 13 is opened, and the second bit of the code is memorized by the trigger 7, the key 14 is opened, and the short-circuit information of the trigger 4 is transferred to the trigger 8 is).

Ключи 15 и 35 хот  и подготавливаютс , однако остаютс  закрытыми, так как триггеры 5, 6 предварительно устанавливаютс  в «О.Although the keys 15 and 35 are prepared, they remain closed, since the triggers 5, 6 are preset to "O."

По второму такту третий разр д кода («О) поступает на вход 37, при этом ключ 10 остаетс  закрытым, триггер 4 устанавливаетс  в «О через ключ 28 и элемент 16. По сигналу открываютс  ключи 11 и 12, и информаци  из триггеров 7 и 8 передаетс  -соответственно в триггеры 5 и 6. Ключ 34 хот  и подготавливаетс , однако остаетс  закрытым, так как триггер 9 предварительно устанавливаетс  в «О.In the second cycle, the third bit of the code ("O) is fed to input 37, while the key 10 remains closed, the trigger 4 is set to" O through the key 28 and the element 16. The signal opens the keys 11 and 12, and the information from the triggers 7 and 8 is transmitted, respectively, to triggers 5 and 6. Although key 34 is being prepared, it remains closed, since trigger 9 is previously set to "O.

По второму такту на вход 37 поступает «О, при этом ключ 13 остаетс  закрытым, триггерOn the second cycle, the input “37” enters “O, while the key 13 remains closed, the trigger

7устанавливаетс  в «О через ключ 13 и эле-, мент 19. Ключ 14 также остаетс  закрытым, так как триггер 4 установлен в триггер7 is set to " O via key 13 and item, item 19. Key 14 also remains closed, since trigger 4 is set to trigger

8устанавливаетс  в «О, как и триггер 7. Ключи 15 и 35 открываютс , и информаци  из триггера 5 (второй разр д кода) передаетс  в триггер 9, а из триггера 6 (первый разр д кода) она поступает на выход регистра.8 is set to " O, as is trigger 7. Keys 15 and 35 are opened, and information from trigger 5 (second digit of the code) is transmitted to trigger 9, and from trigger 6 (first digit of the code) it arrives at the register output.

По третьему такту на вход 37 поступает «О. Ключи 11 и 12 остаютс  закрытыми, так как триггеры 7 и 8 устанавливаютс  в «О, при этом и триггеры 5 и 6 устанавливаютс  в «О. Ключ 34 открываетс , информаци  из триггера 9 (второй разр д кода) поступает на выход регистра.In the third cycle to the input 37 enters "O. The keys 11 and 12 remain closed, since the triggers 7 and 8 are set to " O, while the triggers 5 and 6 are set to " O. The key 34 is opened, information from trigger 9 (the second bit of the code) arrives at the output of the register.

По третьему такту на вход 37 поступаетBy the third cycle to the input 37 enters

«О, ключи 14, 15 и 35 остаютс  закрытыми,"Oh, keys 14, 15 and 35 remain closed,

в результате триггер 9 устанавливаетс  в «О,as a result, trigger 9 is set to "Oh,

а на выход регистра поступает «О (третийand the output of the register is “O (third

разр д кода).code bit).

Следовательно, дл  последовательного занесени  и последовательной выдачи «ода 011 в регистре требуетс  по три такта.Consequently, for the sequential entry and sequential issuance of the "Code 011" in the register, three clocks are required.

При одинаковых аппаратурных затратах быстродействие предлагаемого двухтактного регистра превосходит быстродействие известных двухтактного и однотактного регистров в два раза.With the same hardware costs, the speed of the proposed push-pull register is twice as fast as the known push-pull and single-shot registers.

Claims (2)

1.Патент США № 3646526, кл. 340-143, опублик. 29.02.71.1. US Patent No. 3646526, cl. 340-143, published. 02.27.71. 2.Патент США № 3655999, кл. 307-221, опублик. 11.04.72. I :...2. US patent number 3655999, cl. 307-221, pub. 04.11.72. I: ...
SU742055414A 1974-08-22 1974-08-22 Double-cycle serial shift register SU588562A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU742055414A SU588562A1 (en) 1974-08-22 1974-08-22 Double-cycle serial shift register

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU742055414A SU588562A1 (en) 1974-08-22 1974-08-22 Double-cycle serial shift register

Publications (1)

Publication Number Publication Date
SU588562A1 true SU588562A1 (en) 1978-01-15

Family

ID=20594662

Family Applications (1)

Application Number Title Priority Date Filing Date
SU742055414A SU588562A1 (en) 1974-08-22 1974-08-22 Double-cycle serial shift register

Country Status (1)

Country Link
SU (1) SU588562A1 (en)

Similar Documents

Publication Publication Date Title
GB1266017A (en)
SU662926A1 (en) Generator of sequence of fibonacci generalized numbers with arbitrary initial conditions
SU588562A1 (en) Double-cycle serial shift register
SU556500A1 (en) Memory register for shift register
SU567208A2 (en) Multidigit decade counter
SU437061A1 (en) Markov Chain Generator
SU741322A1 (en) Shifting memory
SU1539774A1 (en) Pseudorandom series generator
SU544135A1 (en) Binary Pulse Counter
SU754478A1 (en) Shift register
SU1180917A1 (en) Permutation generator
SU595888A1 (en) Majority device
SU1367163A1 (en) Binary serial code to unit-counting code converter
SU1656512A1 (en) Self-monitoring recursive sequence generator
SU1725391A1 (en) Gray code (2k+1)-bit counter
SU430383A1 (en) DEVICE FOR CALCULATION OF A TYPE OF ADVANTAGES ^
SU494745A1 (en) Device for the synthesis of multi-cycle scheme
SU596946A1 (en) Microprogramme-control arrangement
SU743036A1 (en) Digital information shifting device
SU575645A2 (en) Device for comparing numbers following one by one
SU1695389A1 (en) Device for shifting pulses
SU743230A1 (en) Time switching device
SU894714A1 (en) Microprocessor module
SU395988A1 (en) DECIMAL COUNTER
SU503359A1 (en) Time Interval to Digital Code