SU583423A1 - Устройство дл управлени выводом данных в старт-стопном режиме - Google Patents

Устройство дл управлени выводом данных в старт-стопном режиме

Info

Publication number
SU583423A1
SU583423A1 SU7602336973A SU2336973A SU583423A1 SU 583423 A1 SU583423 A1 SU 583423A1 SU 7602336973 A SU7602336973 A SU 7602336973A SU 2336973 A SU2336973 A SU 2336973A SU 583423 A1 SU583423 A1 SU 583423A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
input
block
exchange
stop mode
Prior art date
Application number
SU7602336973A
Other languages
English (en)
Inventor
Леонид Павлович Коршунов
Original Assignee
Московское Радиомонтажное Управление
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Московское Радиомонтажное Управление filed Critical Московское Радиомонтажное Управление
Priority to SU7602336973A priority Critical patent/SU583423A1/ru
Application granted granted Critical
Publication of SU583423A1 publication Critical patent/SU583423A1/ru

Links

Landscapes

  • Control Of Multiple Motors (AREA)

Description

ИзЬбретение относитс  к вычислительной технике, в частности к устройствам дн  упра лени  выводом данных, и может быть испопьг эовано дл  организации вывода данных на безбуферные устройства вывода при работе в старт-стопном режиме. Известно устройство дл  управлени  выво дом данных/содержашее триггеры, элементы ИЛИ, схему сравнени , два интегратора и ключи 1 . Недостаток устройства - его сложность и обусловленные этим большие затраты оборудовани . . Наиболее близким к изобретению по техническсЛ сущности и достигаемому результату  вл етс  устройство дл  управлени  вь водом данных в старт стопном режиме, содер жащее блок пам ти, вход и выход которого соединены соответственно с первыми выходом и входом регистра, первый блок сопр жени , первые вход и выход которого соединены соответственно; со вторыми выходом и входом регистра, второй блок сопр жени , первые вход и выход которого соединены соответственно со вторыми выходом и входом первого блока сопр жени , блок вывода, первый входл выход которого соединены соответственно с третьими выходом и входом первого блока сопр жени , причем вторые вход и выход второго блока сопр жени  соединены соответ ственно со входом и выходом устройства 23. Недостатком устройства  вл етс  низкое быстродействие в старт-стопНом режиме иэза больших затрат времени, обусловленных наличием в устройстве вывода инерционных элементов, обладаюпшх большой задержкой при включение и выключении устройства вььвода по командам из ЭВМ, Цель изобретени  - повышение быстродейст ви  достигаетс  тем, что устройство содержит триггер и элемент И, причем -вход триггера и первый вход элемента И соединены соответственно с четвертым и п тым выходами первого блока сопр жени , а второй вход и выход элемента И соединены соответственно с выходом триггера и со вторым входом блока вывода. На чертеже представлена структурна  сх&ма устройства.
Устройство дл  управлени  выводом да№ных в стерто-стопном режиме содержит трм гер 1, первый блок 2 сопр жени , второй блок 3 сопр жени , элемент И 4, блок 5 вывода .регистр 6,блок 7 пам ти,процессор 8.
Устройство работает следующим образом.
Команда начала обмена из центрального процессора 8 через блок 2 н блок 3 . чает блок 5 вывода,который через 0,2 сек. (врем , необходимое дл  включени  реле, ю двигателей и кинематики) мадает в блок 2 сигнал готовности к обмену. После завершени  цикла обмена команда окончани  цикла обмена через блок 2 вьишючает блок 5 В1 вода , который через 1 сек (врем , необхо- 15 димое дл  выключени  реле, двигателей, кинематики ) выдает через блок 2 и блок 3 сопр жени  с процессором в процессор 8 сипнал готовности к очередному циклу обмена
На вход тршгера 1 при наличии очеред- 20 него цикла обмена предварительно поступает из процессора 8 через блок 3 и блок 2 CHJn-i нал признака последующей информации который запрещает прохождение команды оконча ни  цикла обмена из блока 2 через элемент 25 .И4вблок5 вывода дл& его выключени . При этом, врем  на ожидание сигнала готовности к очередному циклу обмена сокращаетс , так как блок 5 вывода находитс  в режиме готовности к очередному циклу обмена от 30 воначальной команды начала обмена.
Рассмотрим организацию обмена информацией в старт-стопном режиме между ЭВМ и серийно-выпускаемым промыщленностью алфавитно-цифровым печатающим устройством 35 (АЦПУ 128-ЗМ).
В старт -стопном режиме обмена, наиболее удобном при отсутствии внешнего накопител  информации, т.е, когда используетс  только буфер оперативной пам ти ЭВМ емкостью в Ю одну строку АЦПУ 128-ЗМ, после печати каждой строки из ЭВМ в устройство дл  управ левва выводом удаетс  сигнал останов объекта , который выключает АЦПУ 128ЗМ , сбрасывает все участвующие в обмене 45 лсЗгические аиементы в нулевое состо ние и запускает генератор задержки. Последний необходим дл  блокировки повторного обращени  к устройству дл  управлени  ы водом до тех пор, пока элементы АЦПУ 128-ЗМ (реле.50 пускатели и кинематика) не установ тс  .в нулевое состо ние от сигнала останов объекта .
По истечению времени задержки устройст-55 во дл  управлени  выводом выдает в ЭВМ сигнал готовности к очередному циклу обмена , по которому из ЭВМ в устройство выдаетс  спгна/1 начала обмена, и через 0,2 сек, (врем , необходимое дл  разгона пвигателей)
организуетс  обмен информацией буфера оперативной пам ти очередной строки АЦПУ 12ЗМ . Согласно данным на устройство печатающее алфавитно-цифровое АЦПУ 128-2М/ЗМ ПЫ З.О4 3.019/02О ТО врем  печати одной строки составл ет 140 мсек., а длительность генератора задержки равна 1-1,2 сек., врем  на разгон двигателей до номинальных оборотов равно 0,2 сек.
Таким образом, скорость печати в старт стопном режиме обмена составл ет 37-38 строк/мин. При наличии признака последу ющей информации из ЭВМ на вход триггера 1 поступает отрицательный импульс, устанавливающий триггер 1 в единичное состо ние , при отсутствии признака последующей информации - положительный, устанавливающий триггер 1 в нулевое Состо ние.
С noMooibib элемента И 4 при наличии в буфере оперативной пам ти признака последующей информации запрещаетс  выключение АЦПУ 128-ЗМ, блокируетс  запуск генератора задержки и выработка сигнала установки в нулевое состо ние устройства.
Таким образом, врем  на ожидание гото&ности при приеме сигнала начала обмена, необходимое дл  разгона двигателей, установлени  реле, контакторов, кинематики .АЦПУ 128-ЗМ в состо ние готовности к обмену исключаетс , кроме первоначального пуска,.
Врем  генератора задержки из обмена также исключаетс , кроме последнего цикла. Печать массива строк на АЦПУ 128-ЗМ прсжсходит непрерывно, на ДБигател$1х отсутствуют броски nycKOBbix токов, реле и ковтакторы , срок службы которых определ етс  количеством переключений включаютс  один раз на весь обмен, т.е. срок службы их увеличиваетс .
Испытание устройства дл  управлени  выводом данных на контрольной программе по казало, что за счет введени  триггера и элемента И быстродействие устройства увеличилось в 14 раз.
зобретени 
о р м у л а
Устройство дл  управлени  выводом данных в старт -стопном режиме, содержащее блок пам ти, вход и выход которого соединены соответственно с первыми выходом и входом регистра, первый блок сопр жени , первые вход и выход которого соединены соответст венно со вторыми выходом и входом регистра, второй блок сопр жени , первые вход и выход которого соедине( ы соотве1х;твенно со вторыми выходом н входом первс о блока сопр жени , блок вывода, первый ЕЬХОД и вььход которого соединены соответственно с третьими выходом и входом первого блока сопр жени  гричем вторые вход и выход второго блика сопр жени  соединвпы соответс-рвенно с заходом и выходом устройства, о т ЛИчаюШе.ес  тем, что, с целью повышени  быстродействи , оно содержит трнг гер и элемент И, причем вход триггера и первый вход элемента И соединены соответст вевво с четвертым и п тым выходами первого блока сопр жрЕШ , а пторой вход в выход элемента И соединены соответственно с выхо дом трщтера и со вторым входом блока вывода . Источники информации, прин тые во ВН1 мание при экспертизе: 1.Авторское свидетельство СССР, кл. G 06 F 7/04, N9 437084, 1972. 2.Патент Великобритании, кл. G 4А| Ni S1264096, 1972.
SU7602336973A 1976-02-16 1976-02-16 Устройство дл управлени выводом данных в старт-стопном режиме SU583423A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU7602336973A SU583423A1 (ru) 1976-02-16 1976-02-16 Устройство дл управлени выводом данных в старт-стопном режиме

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU7602336973A SU583423A1 (ru) 1976-02-16 1976-02-16 Устройство дл управлени выводом данных в старт-стопном режиме

Publications (1)

Publication Number Publication Date
SU583423A1 true SU583423A1 (ru) 1977-12-05

Family

ID=20653147

Family Applications (1)

Application Number Title Priority Date Filing Date
SU7602336973A SU583423A1 (ru) 1976-02-16 1976-02-16 Устройство дл управлени выводом данных в старт-стопном режиме

Country Status (1)

Country Link
SU (1) SU583423A1 (ru)

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2445675C1 (ru) * 2010-11-17 2012-03-20 Леонид Павлович Коршунов Система управления выводом данных
RU2445673C1 (ru) * 2010-11-17 2012-03-20 Леонид Павлович Коршунов Устройство управления выводом данных
RU2551807C2 (ru) * 2012-12-18 2015-05-27 Леонид Павлович Коршунов Устройство управления выводом данных

Cited By (3)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
RU2445675C1 (ru) * 2010-11-17 2012-03-20 Леонид Павлович Коршунов Система управления выводом данных
RU2445673C1 (ru) * 2010-11-17 2012-03-20 Леонид Павлович Коршунов Устройство управления выводом данных
RU2551807C2 (ru) * 2012-12-18 2015-05-27 Леонид Павлович Коршунов Устройство управления выводом данных

Similar Documents

Publication Publication Date Title
SU583423A1 (ru) Устройство дл управлени выводом данных в старт-стопном режиме
SU1200270A1 (ru) Устройство управлени шаговым режимом микропроцессора
SU1104495A2 (ru) Устройство управлени вводом-выводом
JPS5916054A (ja) マイクロ・プロセツサ
SU1283762A1 (ru) Устройство управлени
SU752359A1 (ru) Коммутатор сеточной электромодели
JPS5553343A (en) Image former
SU1081787A2 (ru) Преобразователь напр жени в интервал времени
SU533927A2 (ru) Устройство управлени
SU1275455A2 (ru) Устройство дл управлени выводом данных в старт-стопном режиме
SU769639A1 (ru) Устройство дл контрол ферритовых запоминающих матриц
SU591859A1 (ru) Устройство дл формировани остатка по модулю три
SU830643A1 (ru) Частотный компаратор
SU527828A1 (ru) Регистрирующее устройство
SU146098A1 (ru) Коммутатор
SU1035785A1 (ru) Преобразователь последовательности импульсов в одиночный импульс
SU570055A1 (ru) Устройство дл контрол импульсных схем
SU809215A1 (ru) Устройство дл опроса и сбора аналоговойиНфОРМАции C СЕТОчНОй элЕКТРОМОдЕли
SU556439A1 (ru) Устройство микропрограммного управлени
SU746444A1 (ru) Многоканальное устройство дл восстановлени объектов
SU1256010A1 (ru) Процессор дл реализации операций над элементами расплывчатых множеств
SU1279072A1 (ru) Преобразователь код-временной интервал
SU1113803A1 (ru) Устройство приоритетного прерывани дл микро-ЭВМ
SU537367A1 (ru) Устройство дл контрол и регистрации состо ний параметров
SU596948A1 (ru) Многоканальное устройство приоритета