SU579613A1 - Устройство дл последовательного сложени и вычитаний чисел - Google Patents

Устройство дл последовательного сложени и вычитаний чисел

Info

Publication number
SU579613A1
SU579613A1 SU7602344411A SU2344411A SU579613A1 SU 579613 A1 SU579613 A1 SU 579613A1 SU 7602344411 A SU7602344411 A SU 7602344411A SU 2344411 A SU2344411 A SU 2344411A SU 579613 A1 SU579613 A1 SU 579613A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
register
subtractor
bit
Prior art date
Application number
SU7602344411A
Other languages
English (en)
Inventor
Федор Афанасьевич Черкашин
Владлен Михайлович Зинченко
Николай Васильевич Бащенко
Геннадий Иванович Лагин
Original Assignee
Научно-Исследовательский И Опытноконструкторский Институт Автоматизации Черной Металлургии
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Научно-Исследовательский И Опытноконструкторский Институт Автоматизации Черной Металлургии filed Critical Научно-Исследовательский И Опытноконструкторский Институт Автоматизации Черной Металлургии
Priority to SU7602344411A priority Critical patent/SU579613A1/ru
Application granted granted Critical
Publication of SU579613A1 publication Critical patent/SU579613A1/ru

Links

Landscapes

  • Complex Calculations (AREA)

Description

Изобретение относитс  к вычислительной технике и предназначено дл  сложени -вычитани  двоично-дес тичных и двоичных чисел.
Известен сумматор-вычитатель дл  двоично-кодированных дес тичных чисел содержащий одноразр дный сумматор, преобразователь двоичного кода в дес тичный дл  осуществлени  коррекции результатов в случае переносов между двоично-дес тичными числами и линии задержки 1 .
Однако это устройство сложно и содержит значительное число линий задержки .
Известно малогабаритное вычислительиое устройство, содержащее четыре регистра , сумматор последовательного действи  и р д цепей с логическими элемвитгив 2 . Недостатком этого устройCTsa дл  выполнени  операций сложени -вычитани   вл етс  значительна  аппаратурна  избыточность.
Наиболее близким по технической сущности к изобретению  вл етс  устройство дл  последовательного сложени  и вычитани  чисел, содержащее одноразр дный сумматор-вычитатель, сдвиговые регистры первого и второго слагаемых , блок коррекции, элемент задержки , элементы И и ИЛИ. Первый и второй входы сумматора-вычитател  соединены с выходами младших разр дов сдвиговых регистров соответственно первого и второго слагаемьах, а выход сумматора подключен ко входу старшего разр да сдвигового регистра первого слагаемого . Однако это устройство сложно .
Целью изобретени   вл етс  упрощение устройства.
Поставленна  цель достигаетс  тем, что в предложенном устройстве сдвиговый регистр второго слагаемого содержит дополнительный разр д, выход которого подключен ко входу старшего .разр да этого регистра, а вход - к выходу блока коррекции. Первый, второй и третий входы блока коррекции подключены к выходам трех старших разр дов сдвигового регистра первого слагаемого , четвертый вход - к выходу первого элемента И, первый вход которого через элемент задержки подключен к выходу переноса одноразр дного сумматора-вычитател , а второй вход - к шине разрешени  переноса. П тый вход блока коррекции подключен к первому управл ющему входу устройства. Выход блока коррекции подключен к первому
входу элемента ИЛИ, выход которого содинен со вторым и третьим старшими разр дами сдвигового регистра второго слагаемого. Второй вход элемента ИЛИ соединен с внходом второго элемента И, первый лкод которого подключен к выходу первого элемента и, а второй вход - ко второму управл ющему входу устройства.
На чертеже изображена схема устройства .
Устройство дл  последовательного сложени  и вычитани  содержит сдвиговые регистры первого 1 и второго 2 слагаемых, одноразр дный сумматор-вычитатель 3, элемент задержки 4, первый элемент И 5, шину 6 разрешени  переноса , елок коррекции f, элемент ИЛИ 8 и второй элемент И 9. И второй элемент И 9.
Первый и второй входы сумматоравычитател  3 соединены с младшими разр дами регистров 1 и 2, а выход суммы подключен ко входу старшего разр да регистра 1. Регистр 2 включает дополнительный разр д 10, выход которого подключен к стараиему входу этого регистра, а вход - к выходу блока коррекции 7, первый, второй и третий которого подключены к выходам трех старших разр дов регистра 1, четвертый вход - к выходу элемента И 5, первый вход которого через элемент задержки 4 подключен к выходу переноса сумматора-вычитател  3, а второй вход , - к шине 6. П тый вход блока коррекции 7 подключен к первому управл кнцему входу 11 устройства. Выход блока коррекции 7 подключен к первому входу элемента ИЛИ, выход которого соединен со вторым и третьим старшими разр дами регистра 2, Второй вход элемента ИЛИ 8 соединен с выходом элемента И 9 первый вход которого подключен к выходу элемента И 5, а второй вход - ко второму управл ющему входу 12 устрой-ства .
Устройство работает следующим образом ,
tJ режиме сложени  двоично-дес тичных чисел слагаемые занос тс  в регистры 1 и 2. Далее режим сложени  обеспечиваетс  подачей синхроимпульсов в цепи сдвига (на чертеже не показаны ) этих регистров. В результате сдвига чисел на сумвлаторе-вычитателе 3 с цепью переноса, включающей элемент задержки 4 и элемент И 5, выполн етс  процесс сложени  кодов дес тичных цифр как двоичных чисел.Результат сложени  заноситс  в регистр 1. С помоиью элемента И 5 при отсутствии сигнала на шине 6 осуществл ет ,с  блокировка сигнала переноса при коррекции. По окончании процесса сложени  кодов цифр каждой декады на управл ющий вход 11 блока коррекции
7подаетс  сигнал. При этом, если в самой старшей декаде регистра J чнсло равно дес ти или больше, а также в случае переносов между двоично-дес тичными числами на выходе блока коррекции 7 формируетс  сигнал коррекции . Этот сигнал подаетс  в дополнительный разр д 10, а также через элемент ИЛИ 8 в 3-й и 4-й разр ды старшей декады регистра 2 (т.е. код
ОНО - шесть при использовании двоично-дес тичного кода 8421).
После выполнени  первого цикла сложени  в регистре 1 находитс  полученна  сумма, а в регистре 2 в соот-ветствующих декадах - коды коррекции
8процессе выполнени  второго цикла сложени  к полученной сумме прибавл ютс  коды коррекции по декадам. Причем единица, записанна  в дополнительный разр д 10, сдвигаетс  одновремен ,но с кодами коррекции и прибавл етс  к соответствующему разр ду кода следуквдей декады регистра 1 . Результат вычислени  также находитс  в регистре 1.
в режиме вычитани  двоично-дес тичных чисел уменьшаемое и вычитаемое в пр мых кодах занос тс  в регистры 1 и 2 соответственно. Процесс вычи0 танин осуществл етс  также в пр мых кодах. Разность заноситс  в регистр 1. При наличии разрешающего сигнала на управл ющем входе 12 код коррекции ОНО (шесть) формируетс  по цепи элементов И 9, ИЛИ 8 и подаетс  в старшую декаду регистра 2. Сдвиг кода коррекции осуществл етс  аналогично сдвигу в режиме сложени .
При выполнении второго цикла вычитани  из полученной разности вычитаетс  код коррекции. При этом если вычи- таемое больше уменьшаемого, то результат получают в дополнительном коде бв.з коррекции.
6 Процесс сложени -вычитани  двоичных чисел выполн етс  за один первый цикл аналогично описанному выше.
Предложенное устройство внедрить в системе автоматического
g измерени  массы шихты на ходу в металлургическом производстве. Внедрение устройства позволит упростить систему и повысить надежность ее работы.
Экономический эффект по предвариак тельным данным может составить до 5 тыс руб. в год.

Claims (3)

  1. Формула изобретени  Устройство дл  последовательного
    сложени  и вычитани  чисел, содержащее одноразр дный сумматор-вычитатель , сдвиговые регистры первого и второго слагаемых, блок коррекции, элемент задержки, элементы И и ИЛИ, причем первый и второй входы сумматора-вычитател  соединены с выходами младших разр довсдвиговых регистров соответствеино первого и второго слагаемых , а выход сумматора-вычитател  подключен ко входу старшего разр да сдвигового регистра первого слагаемого, отли ч ающе ес   тем, что, с целью упрощени  устройств сдвиговый регистр второго слагаемого содержит дополнительный разр д, выход которого подключен ко входу старшего разр да этого регистра, а вход - К выходу блока коррекции, первый, вто рой и третий входы которого подключены к выходам трех старших оазр дов сдвигового регистра первого слагаемого , четвертый вход - к выходу первого элемента И, первый вход которого чере элеме {т задержки подключен к выходу переноса одноразр дного сумматора-вычитател , а второй вход - к шине разрешени  переноса; п тый вход блока ко рекции подключен к первому управл ющему входу устройства; выход блока кор- рекции подключен к первому входу элемента ИЛИ, выход которого соединен со вторым и третьим старшими разр да ми сдвигового регистра второго слагаемого; второй вход элемента ИЛИ соединен с выходом второго элемента И, первый вход которого подключен к выходу первого элемента И, а второй вход - ко второму Управл ющему входу устройства. Источники информации, прин тые во внимание при экспертизе: 1.Патент США № 3694642, кл. га5-170, 1972.
  2. 2.Патент Японии 49-28212, кл. 97(7)Н9, 1975.
  3. 3.Патент Франции 2151477, кл. е 06 Р 7/00, 1973.
SU7602344411A 1976-04-07 1976-04-07 Устройство дл последовательного сложени и вычитаний чисел SU579613A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU7602344411A SU579613A1 (ru) 1976-04-07 1976-04-07 Устройство дл последовательного сложени и вычитаний чисел

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU7602344411A SU579613A1 (ru) 1976-04-07 1976-04-07 Устройство дл последовательного сложени и вычитаний чисел

Publications (1)

Publication Number Publication Date
SU579613A1 true SU579613A1 (ru) 1977-11-05

Family

ID=20655779

Family Applications (1)

Application Number Title Priority Date Filing Date
SU7602344411A SU579613A1 (ru) 1976-04-07 1976-04-07 Устройство дл последовательного сложени и вычитаний чисел

Country Status (1)

Country Link
SU (1) SU579613A1 (ru)

Similar Documents

Publication Publication Date Title
GB1390385A (en) Variable length arithmetic unit
GB913605A (en) Improvements in or relating to electronic calculating apparatus
SU579613A1 (ru) Устройство дл последовательного сложени и вычитаний чисел
GB742869A (en) Impulse-circulation electronic calculator
GB1241983A (en) Electronic computer
GB991734A (en) Improvements in digital calculating devices
SU370605A1 (ru) УСТРОЙСТВО дл ВЫЧИТАНИЯ
SU429423A1 (ru) Арифметическое устройство
SU451078A1 (ru) Устройство для сложения-вычитания двоичных чисел
SU960807A2 (ru) Функциональный преобразователь
SU435523A1 (ru) Устройство вычитания
RU2248094C2 (ru) Устройство преобразования из десятичной системы счисления в двоичную
SU708344A1 (ru) Преобразователь двоичного кода в двоично-дес тичный и обратно
SU1432512A1 (ru) Конвейерное вычислительное устройство
SU1075259A1 (ru) Сумматор-вычитатель по модулю
SU577528A1 (ru) Накапливающий сумматор
SU807275A1 (ru) Одноразр дный дес тичный сумматор- ВычиТАТЕль
SU1357947A1 (ru) Устройство дл делени
SU577524A1 (ru) Преобразователь двоичного кода смешанных чисел в двоично-дес тичный код
SU1437857A1 (ru) Устройство дл делени двоичных чисел в дополнительном коде
US3813623A (en) Serial bcd adder
SU437069A1 (ru) Преобразователь двоичного кода в двоично-дес тичный
SU1376082A1 (ru) Устройство дл умножени и делени
US3538314A (en) System of conversion and computing circuits based on the constant-sum unimodular p-adic number
SU714391A2 (ru) Преобразователь двоичного кода смешанных чисел в двоично-дес тичный код