SU572850A2 - Device for storing information in working memory - Google Patents

Device for storing information in working memory

Info

Publication number
SU572850A2
SU572850A2 SU7602337869A SU2337869A SU572850A2 SU 572850 A2 SU572850 A2 SU 572850A2 SU 7602337869 A SU7602337869 A SU 7602337869A SU 2337869 A SU2337869 A SU 2337869A SU 572850 A2 SU572850 A2 SU 572850A2
Authority
SU
USSR - Soviet Union
Prior art keywords
output
inputs
input
counter
elements
Prior art date
Application number
SU7602337869A
Other languages
Russian (ru)
Inventor
Леонид Абрамович Колосков
Леонид Владиславович Лемуткин
Original Assignee
Проектно-Конструкторское Бюро Главного Управления Автомобильного Транспорта Исполкома Моссовета
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Проектно-Конструкторское Бюро Главного Управления Автомобильного Транспорта Исполкома Моссовета filed Critical Проектно-Конструкторское Бюро Главного Управления Автомобильного Транспорта Исполкома Моссовета
Priority to SU7602337869A priority Critical patent/SU572850A2/en
Application granted granted Critical
Publication of SU572850A2 publication Critical patent/SU572850A2/en

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Description

Изобретение касаетс  запоминающих устройств .This invention relates to memory devices.

Известно устройство дл  сохранени  информации в блоке оперативной пам ти, содержащее источник опорного напр жени , датчик рабочего напр жени , ключевые элементы , логические элементы, усилители 1.A device for storing information in a memory unit comprising a reference voltage source, an operating voltage sensor, key elements, logic elements, amplifiers 1 is known.

Недостатком такого устройства  вл ютс  большие аппаратурные затраты.The disadvantage of such a device is high hardware costs.

По основному авт. св. 331424 известно устройство , содержащее источник эталонного напр жени , два делител  напр жепи , два усилител , элемент И, интегратор и преобразователь линейной функции в дискретную, причем входы делителей напр жени  соединены с источником питани , а выходы - с первыми входами усилителей, выходы усилителей через последовательно соединенные элемент И, интегратор и преобразователь линейной функции в дискретную соединены с запрещающим входом формировател  тока выборки в блоке оперативной пам ти 2.According to the main author. St. 331424, a device comprising a reference voltage source, two voltage dividers, two amplifiers, an And element, an integrator and a linear-to-discrete function converter, the inputs of the voltage dividers are connected to the power source, and the outputs to the first inputs of the amplifiers, and the outputs of the amplifiers through the sequentially connected element I, the integrator and the converter of the linear function into discrete are connected to the prohibitor input of the current sampler in the memory unit 2.

Недостатком этого устройства  вл етс  возможность разрушени  информации в момент отключени  питани . Это объ сн етс  тем, что в момент прихода импульса на запрещающий вход формировател  тока выборки, в случае, если в этот момент происходит запись, из-за ограничени  длительности управл ющего импульса фронтом импульса запрета, записываема  (считываема ) информаци , а также адрес обращени , могут не соответствовать истинному. Кроме того, в св зи с тем, что неизвестно, по какому адресу произошелA disadvantage of this device is the ability to destroy information at the time of power failure. This is due to the fact that at the moment when the pulse arrives at the prohibitor input of the current sampler, if a recording occurs at this time, due to the limitation of the duration of the control pulse, the front of the inhibit pulse, the information being read (readable), and the address may not correspond to the true. In addition, due to the fact that it is unknown which address occurred

останов устройства при выключении питани , дл  возобновлени  работы после включени  питани  необходимо вводить целый массив входной информацин. Указанные обсто тельства снижают надегкность устройства.stopping the device when turning off the power, to resume operation after turning on the power, it is necessary to enter a whole array of input information. These circumstances reduce the reliability of the device.

Целью изобретени   вл етс  повышение надежности устройства за счет предотвращепи  разрушени  информации в момент отключени  питани  и осуществлени  продолженп  работы при включении питани .The aim of the invention is to improve the reliability of the device by preventing information from being destroyed at the time of power failure and to carry out continued operation when the power is turned on.

Это достигаетс  тем, что предлагаемое устройство содержит счетчик, триггер, выходпые элементы И, регистр и дополнительные элементы И, входы регистра подключены к выходам выходных элемеитов И, а выходы - коThis is achieved by the fact that the proposed device contains a counter, a trigger, output elements AND, a register and additional elements AND, register inputs are connected to the outputs of the output elements And, and outputs

входам блока управлени , одни входы выходных элементов И соединены с выходами блока управлени , другие - с инверсным выходом счетчика, счетный вход которого подключен к выходу первого дополнительного элемента И, а нр мой выход - к одному из входов второго дополнительного элемента И, выход которого соединен со входом формировател  тока выборки, выход преобразовател  линейной фз нкции в дискретную соединен сthe inputs of the control unit, some inputs of the output elements And are connected to the outputs of the control unit, others - with the inverse output of the counter, the counting input of which is connected to the output of the first additional element And, and the external output - to one of the inputs of the second additional element And whose output is connected with the input of the sampling current driver, the output of the linear-to-fs converter is discretely connected to

другим входом второго дополнительного элемента И и одним из входов первого дополнительного элемента И, другие входы которого подключены к одной из управл ющих шин, инверсному выходу счетчика и выходу триггера , первый вход которого соединен с выходом основного элемента И, а второй вход - с другой управл ющей шиной и управл ющим входом счетчика.another input of the second additional element And and one of the inputs of the first additional element And, the other inputs of which are connected to one of the control buses, the inverse output of the counter and the output of the trigger, the first input of which is connected to the output of the main element And, and the second input from the other control bus and control input of the meter.

На чертеже представлена схема предлагаемого устройства.The drawing shows a diagram of the proposed device.

Устройство содержит блок питани  1, делители напр жени  2, 3, усилители 4, 5, источник эталонного напр жени  6, основной . элемент И 7, интегратор 8, преобразователь 9 линейной функции в дискретную, блок управлени  10, в состав которого входит регистр адреса (на чертеже не показан), формирователь тока выборки И, накопитель 12, триггер 13, первый дополнительный элемент И 14, счетчик 15, второй дополнительный элемент И 16, выходные элементы И 17 и регистр 18. Входы регистра 18 подключены к выходам элементов И 17, а выходы - ко входам блока управлени  10. Одни входы элементов И 17 соединены с выходами блока управлени  10, другие - с инверсным выходом 19 счетчика 15, счетный вход 20 которого подключен к выходу элемента И 14, а пр мой выход 21 - к одному из входов элемента И 16, выход которого соединен со входом формировател  11. Выход преобразовател  9 соединен с другим входом элемента И 16 и одним из входов элемента И 14, другие входы которого подключены к одной из управл ющих шин 22, инверсному входу 19 счетчика 15 и выходу триггера 13. Первый вход 23 триггера 13 соединен с выходом элемента И 7, а второй вход 24 - с другой управл ющей шиной 25 и управл ющим входом 26 счетчика 15.The device contains a power supply unit 1, voltage dividers 2, 3, amplifiers 4, 5, the source of reference voltage 6, the main one. element 7, integrator 8, linear function to discrete converter 9, control unit 10, which includes the address register (not shown in the drawing), sample current driver AND, drive 12, trigger 13, first additional element 14, counter 15 The second additional element is AND 16, the output elements are AND 17 and the register 18. The inputs of register 18 are connected to the outputs of elements AND 17, and the outputs are connected to the inputs of control unit 10. Some inputs of elements And 17 are connected to the outputs of control unit 10, the others - with inverse output 19 of the counter 15, the counting input 20 It is connected to the output of element 14, and direct output 21 to one of the inputs of element 16, the output of which is connected to the input of the former 11. The output of converter 9 is connected to another input of element 16 and one of the inputs of element 14, the other inputs which are connected to one of the control buses 22, the inverted input 19 of the counter 15 and the output of the trigger 13. The first input 23 of the trigger 13 is connected to the output of the element And 7, and the second input 24 to the other control bus 25 and the control input 26 of the counter 15 .

Устройство работает следующим образом. The device works as follows.

Напр жение в блоке питани  1 контролируетс  блоком, состо щим из делителей напр жени  2, 3, усилителей 4, 5, источника эталонного напр жени  6, элемента И 7, интегратора 8, преобразовател  9 линейной функции в дискретную.The voltage in power supply unit 1 is controlled by a unit consisting of voltage dividers 2, 3, amplifiers 4, 5, source of reference voltage 6, element I 7, integrator 8, converter 9 of a linear function into a discrete one.

Контролируемое напр жение с блока питани  через делители напр жени  2 и 3 подаетс  на входы двух усилителей 4 и 5, на другие входы которых дл  сравнени  подаетс  эталонное напр жение.The monitored voltage from the power supply through voltage dividers 2 and 3 is applied to the inputs of two amplifiers 4 and 5, to the other inputs of which, for comparison, a reference voltage is applied.

При напр жении питани , равном допустимому , напр жение на выходе усилителей равно нулю, и на выходе преобразовател  9 сигнал рассогласовани  отсутствует. При этом сигнал запроса через блок управлени  10 и формирователь 11 тока выборки попадает в накопитель 12.When the supply voltage is equal to the allowable voltage at the output of the amplifiers is zero, there is no error signal at the output of the converter 9. In this case, the request signal through the control unit 10 and the sampling current driver 11 enters the drive 12.

При напр жении питани , больщем или меньщем допустимого, на выходе одного из When the supply voltage is greater or less than the allowable, at the output of one of

усилителей 4, 5 по вл етс  уровень напр жени , который через элемент И 7, интегратор 8 и преобразователь 9 линейной функции в дискретную попадает на вход элементов И 14 и 16. При этом на входах элемента И 14 будут логические сигналы, разрещающие прохождение импульсов запроса, так как триггер 13 установилс  в «1 первым сигналом с выхода элемента И 7, а на инверсном выходе счетчика 15 сохран етс  логическа  «1. Сигналы с выхода элемента И 14 начинают поступать па вход счетчика 15 до момента его переполнени .amplifiers 4, 5 voltage level appears, which through the element And 7, the integrator 8 and the converter 9 of the linear function into the discrete one goes to the input of elements And 14 and 16. At the inputs of the element And 14 there will be logical signals allowing the passage of request pulses , since the trigger 13 is set to "1 by the first signal from the output of the element And 7, and the inverse output of the counter 15 is stored logical" 1. The signals from the output of the element 14 begin to flow on the input of the counter 15 until it overflows.

Сигнал переполнени  счетчика 15 с инверсного выхода 19 запрещает прохождение импульсов запроса через элемент И 14 на счетный вход счетчика 15 и запрещает прохождение поступающих адресов с блока управлени  10 через элементы И 17 на регистр 18, тем самым оставл   в нем последний адрес, по которому блок управлени  10 будет начинать работу после включени  питани . Одновременно сигнал логической «1 с пр мого выхода 21 счетчика 15, соответствующий заднему фронту импульса запроса, проход  через элемент И 16, запрещает дальнейщую работу накопител  12.The overflow signal of the counter 15 from the inverse output 19 prohibits the passage of request pulses through the AND 14 element to the counting input of the counter 15 and prohibits the passage of incoming addresses from the control unit 10 through the elements 17 to the register 18, thereby leaving the last address in which the control unit 10 will begin operation after power up. At the same time, the logical “1” signal from the direct output 21 of counter 15, which corresponds to the falling edge of the request pulse, and the passage through element 16, prohibits further operation of accumulator 12.

Claims (2)

1.Патент США 3321747, кл. 340-172.5, 1967.1. US patent 3321747, cl. 340-172.5, 1967. 2.Авторское свидетельство СССР №331424, кл. G НС 27/00, 1970.2. USSR author's certificate No. 331424, cl. G NA 27/00, 1970. квмkvm
SU7602337869A 1976-03-24 1976-03-24 Device for storing information in working memory SU572850A2 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU7602337869A SU572850A2 (en) 1976-03-24 1976-03-24 Device for storing information in working memory

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU7602337869A SU572850A2 (en) 1976-03-24 1976-03-24 Device for storing information in working memory

Related Parent Applications (1)

Application Number Title Priority Date Filing Date
SU331424 Addition

Publications (1)

Publication Number Publication Date
SU572850A2 true SU572850A2 (en) 1977-09-15

Family

ID=20653452

Family Applications (1)

Application Number Title Priority Date Filing Date
SU7602337869A SU572850A2 (en) 1976-03-24 1976-03-24 Device for storing information in working memory

Country Status (1)

Country Link
SU (1) SU572850A2 (en)

Similar Documents

Publication Publication Date Title
SU572850A2 (en) Device for storing information in working memory
RU2671545C1 (en) Digital five-channel relay with self-diagnostic function
SU601625A1 (en) Frequency-code converter
SU686027A1 (en) Device for determining extremum numbers
SU1522383A1 (en) Digital pulse generator
RU2022468C1 (en) Code converting device
SU1654981A2 (en) "1 from n" code controller
SU1580374A1 (en) Device for controlling memory
SU696543A1 (en) Storage
SU997027A1 (en) Minimum number determining device
SU830378A1 (en) Device for determining number position on nimerical axis
SU1361631A2 (en) Read-only memory
SU1631441A1 (en) Device for determining sense of rotation
RU2018951C1 (en) Device for analyzing alternative solutions
SU1061238A1 (en) Pulse repetition frequency multiplier
SU1591076A2 (en) Device for checking ram units
SU1487050A1 (en) Branch monitoring unit
SU1168957A1 (en) Information input device
SU702526A1 (en) Translation device
SU826554A1 (en) Dynamic flip-flop
SU1478205A1 (en) Data input unit
SU708348A1 (en) Arrangement for computing the difference of two numbers
SU1725394A1 (en) Counting device
SU1282107A1 (en) Information input device
SU1608669A1 (en) Redundancy device