SU551644A1 - Резервированное устройство - Google Patents
Резервированное устройствоInfo
- Publication number
- SU551644A1 SU551644A1 SU2059431A SU2059431A SU551644A1 SU 551644 A1 SU551644 A1 SU 551644A1 SU 2059431 A SU2059431 A SU 2059431A SU 2059431 A SU2059431 A SU 2059431A SU 551644 A1 SU551644 A1 SU 551644A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- unit
- control
- redundant
- input
- Prior art date
Links
Landscapes
- Safety Devices In Control Systems (AREA)
Description
(54) РЕЗЕРВИРОВАННОЕ УСТРОЙСТВО
держкой, что приводит к по влению ложного СкГГнала на Быходе устройства в течение времени задержки.
Наиболее близким к изобретению вл етс разервированное устройство, которое со- держит в каждом из основных каналов резервируемый блок, блок контрол , блок подключени резерва и управл емый переключатель первый информационный вход которого соединен с выходом данного резервируемого блока , а первый управл ющий вход - с первым управл ющим выходом блока подключени резерва , управл ющий вход которого соединен с выходом блока контрол .
Однако при резервировании блоков, формируюших аналоговые сигналы, возможности его ограничены. Так, например, при резервировании блоков питани использование на его выходах восстанавливающих органов представл ет значительные трудности, что обусловлено по влением дополнительных падений напр жений в выходных элементах; неполностью использованы структурные возможности дл повышени надежности, поскольку устройство сохран ет работоспособность только при двух оставшихс исправных резервируемых блоках и не сохран ет при одном исправном блоке.
Цель изобретени - расширение области применени и повышение надежности устройства .
Достигаетс это благодар тому, что предлагаемое устройство содержит дополнительный резервируемый блок, выход которого соединен с вторыми информационными входами управл емых переключателей, выход каждого из которых соединен с выходом данного канала и с одним из двух дополнительных информационных входов блока контрол в смежных каналах, а второй управл к ций выход блока подключени резерва в каждом кавале соединен с вторым управл ющим входом управл емого переключател Б данном канале.
На чертеже изображена блок-схема ре- зервирозанного устройства.
Устройство содержит в каждом из основных каналов резервируемый блок 1, блок контрол 2, блок подключени резерва 3 и управл емый переключатель 4, кроме того, устройство содержит дополнительный резер-. вируемый блок 5.
Выход резервируемого блока 1 в каждом из осконых каналов соединен с первым информациоквым входом блока контрол 2 и с первы 1 информационным входом упрагл емого переключател 4.
Выход блока контрол 2 соединен с управл ющим входом блока подключени резерва 3, первый и второй управл ющие выХоды которого соединены соответственно с первым и вторым управл ющими входами управл емого переключател 4.
Второй информационный вход управл емого переключател 4 в каждом из основных каналов соединен с выходом дополнительного резервируемого блока 5, а выход управл емого переключател 4 соединен с выходом 6 данного канала и с одним из двух информационных входов блока контрол 2 в смежных каналах. Выходами предлагаемого устройства вл ютс выходы 6 управл емых переключателей 4, а входами входы 7 резервируемых блоков 1, 5.
Блок контрол 2 в каждом канале содержит два элемента сравнени 8 и элемент И 9, входы которого соединены с выходами обеих схем сравнени .
Блок подключени резерва 3 в каждом из основных каналов содержит последовательно соединенные элемент задержки 1О и первый инвертор 11, выход которого соединен с нулевым входом элемента пам ти 12. Кроме того, блок подключени резерва 3 содержит второй инвертор 13, соединенный с единичным выходом элемента пам ти 12.
Устройство работает следующим образом. При включении устройства элемент пам ти 12 в блоке подключени резерва 3 каждого канала удерживаетс в состо нии О сигналом , поступающим с выхода блока контрол 2 на управл ющий вход блока подключени резерва 3.
Управл ющий сигнал с единичного выхода элемента пам ти 12 поступает на первый управл ющий вход управл емого переключател 4, а с выхода инвертора 13 - на второй управл ющий вход этого переключател . Тем самым разрешаетс при правильной работе резервируемых блоков 1 в основных каналах поступлени напр жени с выхода резервуемого блока 1 в каждом из основных каналов на выход б устройства и запрещаетс поступление напр жени с выхода дополнительного блока 5.
Отказ какого-либо резервируемого блока 1 или кратковременное отклонение напр жени на его выходе обнаруживаетс с помощью
блока контрол 2. При этом на выходе блока контрол 2 в данном канале формируетс управл ющий сигнал, который устанавливает в состо ние 1 элемент пам ти 12.
Управл ющий сигнал с единичного выхода элемента пам ти 12 поступает на первый управл ющий вход управл емого переключател 4, а после инвертировани - на второй управл ющий вход этого переключател . При этом запрещаетс поступление напр жени с выхода блока 1 в отказавшем какале на выход 6 устройства и разрешаетс поступлени напр жени с выхода дополнительного блока Если обшее число каналов в устройстве равно, например , 4, то устройство сохран ет правильные напр жени на двух выходах 6 при отказе резервируемого блока 1 в одном из основных каналов и дополнительного резервируемого блока 5. Если же дополнительный резервируемый блок 5 исправен и по нагрузке рассчитан дл работы на гри выхода 6 устройства, то правильные напр жени сохран ютс на всех выходах 6 устройства при последовательных отказах трех резервируемых блоков 1. В этом случае устройство продолжает работать при одном оставшемс исправном резервируемом блоке 5. Если элемент пам ти 12 срабатывает вследствие кратковременного сн ти напр жени на выходе какого-либо резервируемого блока 1, а не вследствие его окончатель ного отказа, то при формировании этим блоком нормального напр жени , отключенный канал вновь включаетс в схему устройства Происходит это следуюшим образом.; при восстановлении нормального значени напр жени на выходе ранее отказавшего резервируемого блока 1 управл ющий сигнал на выходе блока контрол 2 снимаетс , и элемент пам ти 12 в этом канале возвращаетс в исходное состо ние. Тем самым разрешаетс прохождение напр жени с выхода блока 1 на выход 6 устройства и запрещаетс поступление напр жени с выхода дополнительного резервируемого блока 5. Измерение напр жений в блоке контрол 2 осуществл етс с помощью элемента сравнени 8, сигналы с выхода которого поступают на входы элемента И 9. Каждый из элементов сравнени 8, может быть рассчитан , например дл контрол верхнего и нижнего уровн напр жени , при этом в качестве эталонного используетс напр жение, поступающее из соседнего канала. Дл дискретных сигналов потенциального типа требуетс только определение факта наличи или отсутстви сигнала, в св зи с этим элемент сравнени 8 может быть выполнен в виде схемы неравнозначности. При отказе блока 1 на выходе обоих элементов сравнени S, а следовательно, и на выходе элемен та И 9 формируетс сигнал, поступающий на выход блока контрол 2 дл установки элемента пам ти 12 в единичное состо ние. За тем с задержкой, формируемой элементом задержки 10, снимаетс сигнал на выходе инвертора 11, и элемент пам ти 12 продол жает удерживатьс в состо нии i сигнал с выхода блока контоол 2. Если же установка элемента пам ти 12 произошла вследствие кратковременного отказа резервируемого блока 1, то при восстановлении работоспособности блока снг- нал с единичного входа элемента пам ти 12 снимаетс , и с задержкой, формируемой элементом 10, по вл етс сигнал на к л&вом входе элемента пам ти 12 дл его установки в нулевое состо ние. Элемент задержки 10, который может быть выполнен, например, в виде интегрирующей RC - цепочки , исключает формирование на нулевом входе элемента пам ти 12 ложных сигналов , обусловленных кратковременным сн - тием напр жений, поступающих з соседних каналов на входы элементов сравнени 8, при отключении отказавшего канала и под-ключении дополнительного резервируемого блока 5. Врем задержки этого элемента должно превышать врем сравнени сигналов в элементах 8 и врем переключени элементов 9 - 13 и 4, Использование элемента пам ти 12 цл переключени на резерв позвол ет обеспечить минимальную задержку при подключении блока 5 вместо любого отказави1его и в то же врем с помощью элемента задержки 10 исключить ложное включение в схему устройства, ранее отказавшего резервируемого блока 1 при последующих переключени х в устройстве. При этом врем задержки элемента 10 не сказываетс на времени подключени резервируемого блока 5 вместо любого отказавшего блока 1, тем самым уменьшаютс пульсации сигнала на выходах 6 устройства. Управл емый переключатель 4 может быть выполнен, например, в вида двух элементов И, соединенных по схеме ИЛИ. При этом управл ющими входами данного переключател вл ютс , например, первые входы элементов И, а информационными - вторые входы элементов И. Дл устранени пульсаций на выходе элемента ИЛИ может быть установлен фильтр дл исключени пульсаций на выходах б устройства. Таким образом, в предложенном устройстве сохран етс работоспособность при одном исправном резервируемом блоке 5. Кроме того, в предложенном устройстве возможно сохранение работоспособности устройства как при последовательных отказах резервируемых блоков 1, так; п при одновременном отказе двух или трех этих блоков в основных каналах. Предложенное устройство может быть использовано как дл резервировани бло-ков , формирующих анайого&ые сигнальт, так
а дл резервировани блоков, формирующих дискретные сигналы.
Claims (1)
- Формула изобретениРезервированное устройство, содержащее в кaждo г из основных каналов резервируемый блок, блок контрол , блок подключени резерва и управл емый переключатель, первый информационный вход которого соединен с выходом данного резервируемого блока, а первый управл ющий вход - с первым управл ющим выходом блока подключени резерва, управл ющий вход которого соединен с вы-ходом блока контрол , отличающеес тем, что, с целью повышени надежности устройства, оно содержит дополнительный резервируемый блок, выход которого соединен с вторыми информационными входами управл емых переключателей, выход каждого из которых соединен с выходом данного канала и с одним из двух дополн1ьтельных информационных входов блока контрол в смежных каналах, а второй управл ющий выход блока подключени резерва в каждом канале соединен с вторым управл ющим входом управл емого переключател в данном канале.:i
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2059431A SU551644A1 (ru) | 1974-09-09 | 1974-09-09 | Резервированное устройство |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2059431A SU551644A1 (ru) | 1974-09-09 | 1974-09-09 | Резервированное устройство |
Publications (1)
Publication Number | Publication Date |
---|---|
SU551644A1 true SU551644A1 (ru) | 1977-03-25 |
Family
ID=20595841
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU2059431A SU551644A1 (ru) | 1974-09-09 | 1974-09-09 | Резервированное устройство |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU551644A1 (ru) |
-
1974
- 1974-09-09 SU SU2059431A patent/SU551644A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4945540A (en) | Gate circuit for bus signal lines | |
SU551644A1 (ru) | Резервированное устройство | |
US3278852A (en) | Redundant clock pulse source utilizing majority logic | |
US3705386A (en) | Monitor for timing circuits | |
JPS6334659B2 (ru) | ||
SU1499479A1 (ru) | Безопасный логический элемент | |
SU1658130A1 (ru) | Многофазный параметрический стабилизатор посто нного напр жени | |
SU1124458A1 (ru) | Резервированный генератор | |
KR920005240Y1 (ko) | 동기신호 스위칭회로 | |
SU499672A1 (ru) | Резервированный делитель частоты | |
SU1665539A1 (ru) | Резервированный видеоусилитель | |
SU1029314A1 (ru) | Устройство дл защиты источника питани | |
SU696607A2 (ru) | Резервированный делитель частоты | |
SU1562898A1 (ru) | Многоканальное устройство дл ввода-вывода информации | |
SU546889A1 (ru) | Устройство дл управлени переключением резерва | |
SU1697221A1 (ru) | Источник электропитани | |
SU1626356A1 (ru) | Устройство дл контрол последовательности импульсов | |
SU746975A1 (ru) | Резервированный генератор | |
SU1184116A1 (ru) | Многоканальное устройство дл включени резервных радиостанций | |
SU392500A1 (ru) | БИБ^ЬкЭ | |
SU736075A1 (ru) | Источник питани посто нного напр жени с защитой | |
SU1285613A1 (ru) | Коммутационное устройство | |
RU2028624C1 (ru) | Устройство контроля источника электропитания | |
RU1780170C (ru) | Устройство дл автоматического переключени каналов | |
SU1032602A1 (ru) | Трехканальное резервированное устройство |