SU547966A1 - Преобразователь кода в аналоговую величину - Google Patents
Преобразователь кода в аналоговую величинуInfo
- Publication number
- SU547966A1 SU547966A1 SU2139942A SU2139942A SU547966A1 SU 547966 A1 SU547966 A1 SU 547966A1 SU 2139942 A SU2139942 A SU 2139942A SU 2139942 A SU2139942 A SU 2139942A SU 547966 A1 SU547966 A1 SU 547966A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- switch
- integrator
- output
- load
- input
- Prior art date
Links
Landscapes
- Analogue/Digital Conversion (AREA)
Description
Изобретение относитс к автоматике и вычислительной технике и может быть использовано дл св зи цифровой вычислительной м ашины с объектом управлени , в частности дл преобразовани кода в ток,
Известны преобразователи кода в аналоговую величину одни из которых содержат источник эталонного напр жени , подключенный через коммутатор, управл ющие входы которого соединены с источником входного кода, к суммирующе /у усилителю Ij. Однако э-тим преобразователем свойственна невысока точность.
Наиболее близким техническим решением к данному изобретению вл етс преобразователь кода в аналоговую величину, содержщий источник входного кода, подключенный через таймер к блоку управлени , включенные последовательно источник эталонного напр жени , резистор, коммутатор, интегратор и блок выборки - хранени , выход которого подключен к коммутатору, соединенному с нагрузкой, а выходы блока управлени подключены к управл ющим входам коммутатора и блока выборки-хранени 2.
Однако с помощью этого преобразовател невозможно получить ток в качестве выходной величины.
Цель изобретени - расширение функциональных возможностей преобразовател , состо щее в получении выходного напр жени и тока, пропорциональных входному коду. Это достигаетс введением дополнител
ного резистора и включенных последовательно дополнительных интегратора и блока выборки-хранени выход которого подключен к коммутатору, другой выход коммутатора подключен к входу дополнительного интегратора , а дополнительный резистор включен между источником эталонного напр жени и коммутатором.
На чертеже дана структурна схема преобразовател .
Claims (2)
- Преобразователь содержит источник 1 эталонного напр жени , резисторы 2 и 3, коммутатор 4, интеграторы 5 и 6, блоки 7 и 8 выборки хранени , нагрузку 9, таймер 10, блок 11 управлени , источник 12 входного кода. Один выход источника 1 эталонного напр жени через резистор 2 и ключ коммутатора 4 подключен к интегратору 5, выход которого через блок 7 выборки-хранени и переключатель коммутатора 4 подклю чен к входу нагрузки 9. Выход нагрузки 9 через переключатель коммутатора 4 подклю чен к входу интегратора 5. Другой выход источника 1 эталонного напр жени через дополнительный резистор 3 и ключ коммутато ра 4 подключен к интегратору 6, выход которого через блок 8 выборки-хранени и переключатель коммутатора 4 подключен к входу нагрузки 9. Выход нагрузки 9 через переключатель коммутатора 4 подключен к входу интегратора 6. Блоки 7 и 8 выборки-хранени состо т из последоваТ льно СЭедииенных ключа и эмиттерного повторител , к входу ко-торого подключен конденсатор . Источник 12 входного кода через таймер 10 подключен к блоку 11 управлени , выходы которого подключены к управл ющим входам коммутатора 4 и блоков 7 и 8 выборки-хранени . Преобразователь вл етс двухканальным Резистор 2, интегратор 5 и блок 7 выборки-хранени относ тс только к первому ка налу. Резистор 3, интегратор 6 и блок 8 выборки-хранени относ тс только ко второму каналу. Преобразователь работает цик- лично. Каждый цикл состоит из трех этапов интегрирование эталонного напр жени , выборки и интегрирование выходного напр жени . Два первых этапа одного канала соответствуют по времени третьему этапу другого канала. Интервалы времени интегрировани ивыборки задаютс с помощью таймера 1О блоком 11 управлени . Интегрировани-е эталовногэ напр жени производитс путем подключени источника 1 через резистор 2 ,(3) и коммутатор 4 к входу интегратора 5 (б). Выборка осуществл етс подключением запоминающего конденсатора блока выборки-хранени 7 (б) через ключ к выходу интегратора 5 (б-). При этом запомина ющий конденсатор зар жаетс до напр жени , равного выходному напр жению интегратора 5 (6). Интегрирование выходного напр жени осуществл етс путем подключени выхода блока 7 (в) выборки-хранени через нагрузку 9 и коммутатор 4 к входу интегратора 5 (б). При этом нагрузка 9 выполн ет роль хронирующего сопротивлени интегратора 5 (б). Выходное напр жение блоков выборки-хранени 7 и 8 можно записать в виде. ггг . iBb,X EoTyR7(i) тг . .. с 2ВЫХ где EQ - напр жение эталонного источника 1; Т врем интегрировани эталонного напр жени в первом и втором каналах; Т„.иТ,,- врем интегрировани выходного напр жени , в первом и втором кана Т и сопротивлени резисторов 2 Р„- сопротивление нагрузки 9. Ток, пр екающий в нагрузке во врем интегрировани выходного напр жени в первом канале, равен iH OTrа во врем интегрировани выходного напр жени во втором канале равен Т .:. 2Н --Т, 22 г .v.iii выполн етс равенство Ч-. легко достижимо, то ток У в нагрузке 9 будет посто нен, независимо от того к какому каналу подключена нагрузка 9. Дл сглаживани всплесков тока J в моменты коммутации параллельно с нагрузкой 9 может быть подключен конденсатор. Входной код N в таймере 10 преобразуетс в интервалы времени Т и Т,, , В результате ток 0ц в нагрузке 9 пропорционален входному коду N. Таким образом аналогова величина на выходе преобразовател представлена в ви« напр жени или тока пропорционального входному коду N , Формула изобретени Преобразователь кода в аналоговую вьличину , содержащий источник входного кода, подключенный через таймер к блоку управлени , включенные последо. ательно источник эталонного напр жени , резистор, коммутатор , интегратор и блок выборки-хранени , выход которого подключен к коммутатору, соединенному с нагрузкой, а выходы блока управлени подключены к управл ющим входам коммутатора и блока выборки-хранени , отличающийс тем, что, с целью расширени функциональных возможностей преобразовател , в него введены дополнительный резистор и включенные последовательно дополнительные интегратор и блок выборки-хранени , выход которого подключен к коммутатору, другой выход коммутатора подключен к входу дополнительного интегратора, а дополнительный резистор включен между источником эталонного напр жени и коммутатором . Источники информации, прин тые во внимание при экспертизе: 1. Гитис Э. И. Преобразователи информации дл электронных цифровых вычислитель- ных устройств, Энерги , М., 1975, стр. 275-282, рис. 7-1.
- 2. Коэн, Эталон напр жений, использующий ШИМ, Электроника, № 8, 1972, стр. 8-9.-У-Ч)-э гI М . - М 1РЦ, Л .i I; J.L.,,,.....J . тJI, ; J.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2139942A SU547966A1 (ru) | 1975-06-03 | 1975-06-03 | Преобразователь кода в аналоговую величину |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU2139942A SU547966A1 (ru) | 1975-06-03 | 1975-06-03 | Преобразователь кода в аналоговую величину |
Publications (1)
Publication Number | Publication Date |
---|---|
SU547966A1 true SU547966A1 (ru) | 1977-02-25 |
Family
ID=20621272
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU2139942A SU547966A1 (ru) | 1975-06-03 | 1975-06-03 | Преобразователь кода в аналоговую величину |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU547966A1 (ru) |
-
1975
- 1975-06-03 SU SU2139942A patent/SU547966A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US3277395A (en) | Pluse width modulator | |
SU547966A1 (ru) | Преобразователь кода в аналоговую величину | |
SU374621A1 (ru) | Время-импульсный функциональный преобразователь | |
SU896633A1 (ru) | Аналоговый интегратор | |
JPS59134911A (ja) | 精密電流源装置 | |
JPS6231529B2 (ru) | ||
SU661780A2 (ru) | Цифро-аналоговый квадратичный преобразователь | |
SU149630A1 (ru) | Способ определени длины вектора по трем координатам | |
SU1534435A1 (ru) | Стабилизатор переменного напр жени | |
SU818006A1 (ru) | Интегрирующий преобразователь на-пР жЕНи B иНТЕРВАл ВРЕМЕНи | |
SU449445A1 (ru) | Аналого-цифровое множительно-делительное устройство | |
SU480025A1 (ru) | Преобразователь отношени двух напр жений во временной интервал | |
SU467361A1 (ru) | Интегратор напр жени | |
SU606208A1 (ru) | Устройство квазифильтрации гармоник дл преобразователей фаза-код | |
SU380244A1 (ru) | Преобразователь параметров сложных электрических цепей в интервал времени | |
SU552694A1 (ru) | Преобразователь аналовоггового сигнала во временной интервал | |
SU467364A1 (ru) | Дифференцирующее устройство | |
SU467390A1 (ru) | Преобразователь угол-код | |
SU815864A1 (ru) | Способ циклического усилени медлен-HO изМЕН ющиХС СигНАлОВ | |
SU860088A1 (ru) | Квадратор | |
SU843220A2 (ru) | Преобразователь аналог-код | |
SU834718A2 (ru) | Устройство дл вычислени логариф-MA ОТНОшЕНи дВуХ НАпР жЕНий | |
SU1598111A1 (ru) | Многоканальный усилитель посто нного напр жени | |
SU362317A1 (ru) | ||
SU432527A1 (ru) | Множительно-делительное устройство |