SU544969A1 - Device for controlling the decoder - Google Patents

Device for controlling the decoder

Info

Publication number
SU544969A1
SU544969A1 SU2033843A SU2033843A SU544969A1 SU 544969 A1 SU544969 A1 SU 544969A1 SU 2033843 A SU2033843 A SU 2033843A SU 2033843 A SU2033843 A SU 2033843A SU 544969 A1 SU544969 A1 SU 544969A1
Authority
SU
USSR - Soviet Union
Prior art keywords
decoder
controlling
voltage
output
outputs
Prior art date
Application number
SU2033843A
Other languages
Russian (ru)
Inventor
Евгений Михайлович Антонюк
Андрей Леонидович Степанов
Original Assignee
Ленинградский Ордена Ленина Электротехнический Институт Им. В.И.Ульянова (Ленина)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Ленинградский Ордена Ленина Электротехнический Институт Им. В.И.Ульянова (Ленина) filed Critical Ленинградский Ордена Ленина Электротехнический Институт Им. В.И.Ульянова (Ленина)
Priority to SU2033843A priority Critical patent/SU544969A1/en
Application granted granted Critical
Publication of SU544969A1 publication Critical patent/SU544969A1/en

Links

Landscapes

  • Dc Digital Transmission (AREA)
  • Selective Calling Equipment (AREA)

Description

выполнен в виде пассивной суммирующей цепи , определ етс  выражениемmade in the form of a passive summing circuit, determined by the expression

2 вх./«;2 in. / ";

- 2 + 1/«н 1 - 2 + 1 / "n 1

напр жение на i-м входе суммирующей цепи; сопротивление i-ro резистора суммнрующей цепн; сопротивление нагрузки. R2 ...Ri ..., а ооvoltage on the i-th input of the summing circuit; resistance of i-ro resistor of summing circuit; load resistance R2 ... Ri ..., and oo

| H

RM ТГ 5 RM TG 5

где п - число входов блока 1 (число выходов дешифратора).where n is the number of inputs of block 1 (the number of outputs of the decoder).

При нормальной работе дешифратора на выходе блока 1 устанавливаетс  посто нное напр жение, равноеDuring normal operation of the decoder, the output of block 1 is set to a constant voltage equal to

rj вхrj in

корм„ feed"

В случае неисправности, при которой напр жение по вл етс  одновременно на двух и более выходах дешифратора,In the event of a malfunction in which the voltage appears simultaneously on two or more outputs of the decoder,

// - -// - -

пP

где т - число шин дешифратора, на которых одновременно по вилось напр жение .where t is the number of decoder tires on which voltage is simultaneously applied.

При неисправности, при которой пропадает напр жение на выходах дешифратора,In the event of a malfunction in which the voltage at the decoder outputs disappears,

вых 0.output 0

Таким 0:бразом, при по влении той или иной неисправности измен етс  величина напр жени  на выходе блока 1 и срабатывает один из пороговых элементов 2, 3. Сигнал с выхода сработавшего порогового элемента через элемент Р1ЛИ 4 поступает на выход устройства.Thus, in the event of this or that malfunction, the voltage at the output of unit 1 changes and one of the threshold elements 2, 3 triggers. The signal from the output of the triggered threshold element goes through the element P1LI 4 to the output of the device.

Устройство вырабатывает сигнал неисправпости как в динамическом режиме, так и в статике. При увеличении числа выходов дешифраторов устройство усложн етс  незначительно .The device generates a fault signal both in dynamic mode and in statics. With an increase in the number of outputs of the decoders, the device becomes slightly more complex.

Таким образом, предлагаемое устройство значительно проше и надежнее известного устройства .Thus, the proposed device is much simpler and more reliable than the known device.

Claims (2)

1.Селлерс Ф. Методы обнарул ени  ошибок в работе ЭЦВМ. М., «Мир, 1972, с. 227,1. Sellers F. Methods of detecting errors in the operation of digital computers. M., “Peace, 1972, p. 227, рис. 12.3.rice 12.3. 2.Авт. св. № 329531, кл. G 06f 15/46, 1969.2. Avt. St. No. 329531, cl. G 06f 15/46, 1969.
SU2033843A 1974-06-17 1974-06-17 Device for controlling the decoder SU544969A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU2033843A SU544969A1 (en) 1974-06-17 1974-06-17 Device for controlling the decoder

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU2033843A SU544969A1 (en) 1974-06-17 1974-06-17 Device for controlling the decoder

Publications (1)

Publication Number Publication Date
SU544969A1 true SU544969A1 (en) 1977-01-30

Family

ID=20587716

Family Applications (1)

Application Number Title Priority Date Filing Date
SU2033843A SU544969A1 (en) 1974-06-17 1974-06-17 Device for controlling the decoder

Country Status (1)

Country Link
SU (1) SU544969A1 (en)

Similar Documents

Publication Publication Date Title
US3513400A (en) Analog to pulse width conversion system including amplitude comparators
SU544969A1 (en) Device for controlling the decoder
JPS56163596A (en) Memory control system
GB1036374A (en) Delay line
SU541288A1 (en) Scaling device
US3774018A (en) Multi-range signal integrator which changes range only at specific times
SU482888A1 (en) Voltage converter in self-monitoring code
SU496560A1 (en) Adaptive Redundant Device
SU570055A1 (en) Device for checking of circuits
SU661442A1 (en) Digital cell montoring and tuning arrangement
SU401003A1 (en) CALCULATED CELL
SU438046A1 (en) Analog storage device
SU451083A1 (en) Device for controlling functional elements of discrete systems
SU475662A1 (en) Device for recording information
SU1621181A1 (en) Device for dynamic conversion of weight code into segment indicator code
SU1536379A2 (en) Microprogram control device
SU767966A1 (en) Device for measuring duration of transitory process
SU373870A1 (en) EUSOYUZIA * ^: ^
JPS57177271A (en) Element malfunction diagnosing device for thyristor converter
JPS5455346A (en) Coupling circuit
SU373646A1 (en) DEVICE FOR MEASURING PHASE SHIFT
SU369702A1 (en) ANALOG-DIGITAL CONVERTER
SU934553A2 (en) Storage testing device
SU451065A1 (en) Device for controlling integrated circuits
SU516102A1 (en) Device for monitoring a fixed memory unit