SU529456A1 - Adaptive computing device - Google Patents

Adaptive computing device

Info

Publication number
SU529456A1
SU529456A1 SU2071514A SU2071514A SU529456A1 SU 529456 A1 SU529456 A1 SU 529456A1 SU 2071514 A SU2071514 A SU 2071514A SU 2071514 A SU2071514 A SU 2071514A SU 529456 A1 SU529456 A1 SU 529456A1
Authority
SU
USSR - Soviet Union
Prior art keywords
computing device
bits
block
adaptive computing
function
Prior art date
Application number
SU2071514A
Other languages
Russian (ru)
Inventor
Григорий Степанович Цирамуа
Владимир Анатольевич Богатырев
Original Assignee
Грузинский Ордена Ленина И Ордена Трудового Красного Знамени Политехнический Институт Им. В.И. Ленина
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Грузинский Ордена Ленина И Ордена Трудового Красного Знамени Политехнический Институт Им. В.И. Ленина filed Critical Грузинский Ордена Ленина И Ордена Трудового Красного Знамени Политехнический Институт Им. В.И. Ленина
Priority to SU2071514A priority Critical patent/SU529456A1/en
Application granted granted Critical
Publication of SU529456A1 publication Critical patent/SU529456A1/en

Links

Landscapes

  • Radar Systems Or Details Thereof (AREA)

Description

ком сравнени  3. Выходы регистра сдвига 6 через соответствующие элементы И 7 подключены ко входам многофункциональных блоков 1 и непосредственно - ко входам регистра 5, выходы которого соединены с одними входами блока сравнени  3, другие входы которого соединены со входами регистра сдвига 6.com comparison 3. The outputs of the shift register 6 through the corresponding elements And 7 are connected to the inputs of the multifunctional units 1 and directly to the inputs of the register 5, the outputs of which are connected to one input of the comparison unit 3, the other inputs of which are connected to the inputs of the shift register 6.

Устройство работает следующим образомThe device works as follows

Операнд записываетс  в регистр сдвига 6, с которого он подаетс  через соответствующие элементы И на (П - ) младших разр дов первого многофункционального блока 1 (на чертеже - верхний). После выдачи результата вычислений с первого многофункционального блока 1 во второй в регистре сдвига 6 осуществл етс  сдвиг операнда на t разр дов и подаче его на (h t ) старших разр дов первого многофункционального блока 1. Таким образом происходит вычисление суммарной фушсции F в различных разр дах многофункциональных блоков 1 со сдвигом по времени, равным времени вычислени  функции f j в одном блоке 1. Результат вычислени  суммарной функции F на (п - ) младших разр дах хранитс  в регистре 5 в течение промежутка времени вычислени  элементарной функции f j в одном блоке, чем достигаетс  одновременный приход на блок сравнени  3 результатов вычислени  на (П - О младших и (п - ) старших разр дах мно; Ьункциональных л -разр дных блоков 1. j- vчае совпадени  результатов происходит дача с выходного блока 2 результатовThe operand is written to the shift register 6, from which it is fed through the corresponding elements AND to the (P -) low-order bits of the first multifunctional unit 1 (the upper one in the drawing). After issuing the result of the calculations from the first multifunction block 1 to the second in the shift register 6, the operand is shifted by t bits and fed to the (ht) high bits of the first multifunction block 1. Thus, the total F is calculated in various bits of the multifunction blocks 1 with a time shift equal to the time of calculating the function fj in one block 1. The result of calculating the total function F on (n -) lower bits is stored in register 5 during the time interval for calculating the elements the ary function fj in one block, which achieves the simultaneous arrival on the comparison block of 3 calculation results on (P - O minor and (n -) most significant bits of the multiple; function functional n - discharge blocks 1. j- vchae coincidence of results occurs from the output block 2 results

числени  суммарной функции F на (п - . старших разр дах многофункциональных блг ков 1 (а J , а 2 ... а ), в противном случае включаетс  распределитель функций 4 , производ щий перераспределение элементарных функций ( f, , f ... f ), возложенных на многофункциональные блоки 1. Одновременно происходит блокировка выдачи результата вычислений с выходного блока 2 и возвращение операнда в регистре сдвига 6 в исходное состо ние. Процесс повтор етс  сначала до тех пор, пока результаты вычислени  суммарной функции F на различных разр дах блоков не совпадут т.е. не возобновитс  правильное функционирование (можно считать, что на различных разр дах блоков 1 одновременно не может возникнуть неисправность, привод ща  к одинаковому искажению результатов).the number of the total function F is on (n - the highest bits of the multifunctional blocks 1 (a J, a 2 ... a), otherwise the function distributor 4 is switched on, which redistributes the elementary functions (f,, f ... f ) assigned to the multifunctional blocks 1. Simultaneously, the output of the calculation result from the output block 2 and the return of the operand in shift register 6 to the initial state occurs.The process repeats first until the results of calculating the total function F at different blocks digits match ie Correct functioning will not resume (it can be considered that at the different bits of block 1 there can be no malfunction at the same time resulting in the same distortion of the results).

Осуществление простого перебора настроек , используемого в данном изобретении, позвол ет получить выигрыш в оборудовании, т.е. приводит к значительному упрощению устройства.Implementing a simple iteration of the settings used in this invention allows gaining equipment, i.e. leads to a significant simplification of the device.

Claims (3)

1.Авторское свидетельство СОСР1. CopA copyright certificate № 260968, М.Кл.- G 06 F 7/00, 1968.No. 260968, M.Kl.- G 06 F 7/00, 1968. 2.Авторское свидетельство СССР2. USSR author's certificate № 363091, М.Кл. G Об F 11/ОО, 1971.No. 363091, M.C. G About F 11 / GS, 1971. 3.За вка № 2О67347, М. Кл. G Об F 7/ОО, 1974.3. For the number 2O67347, M. Cl. G About F 7 / GS, 1974. aa trtr 77 11eleven JLJl 1-Й1st
SU2071514A 1974-10-30 1974-10-30 Adaptive computing device SU529456A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU2071514A SU529456A1 (en) 1974-10-30 1974-10-30 Adaptive computing device

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU2071514A SU529456A1 (en) 1974-10-30 1974-10-30 Adaptive computing device

Publications (1)

Publication Number Publication Date
SU529456A1 true SU529456A1 (en) 1976-09-25

Family

ID=20599624

Family Applications (1)

Application Number Title Priority Date Filing Date
SU2071514A SU529456A1 (en) 1974-10-30 1974-10-30 Adaptive computing device

Country Status (1)

Country Link
SU (1) SU529456A1 (en)

Similar Documents

Publication Publication Date Title
SU662941A1 (en) Integer multiplying device
SU529456A1 (en) Adaptive computing device
ES321002A1 (en) A disposition of numeric circuits by digits to execute arithmetic operations. (Machine-translation by Google Translate, not legally binding)
GB1218629A (en) An apparatus for converting a binary coded number into its binary coded decimal equivalent
GB965749A (en) Improvements relating to devices for dividing numbers
SU711561A1 (en) Arrangement for taking logarithms and exponentiating
SU544962A1 (en) Paging device
SU610102A1 (en) Arrangement for transformation of number represented in residual class notation into polyadic notation
SU400005A1 (en) GENERATOR OF RANDOM FUNCTIONS
SU1001468A1 (en) Pulse forming-distributing device
US3275811A (en) Binary register control unit
SU451996A1 (en) Device to convert coordinates
SU559393A1 (en) Threshold logical element
SU583432A1 (en) Matrix multiplier
SU402016A1 (en) DEVICE FOR SOLVING DIFFERENTIAL AND ALGEBRAIC EQUATIONS SYSTEMS
SU556435A1 (en) Dividing device
SU577528A1 (en) Adder-accumulator
SU542993A1 (en) Arithmetic unit
SU478304A1 (en) Matrix adder
SU637808A1 (en) Binary-to-binary-decimal code converter
SU622084A1 (en) Priority arrangement
SU593211A1 (en) Digital computer
SU694864A1 (en) Adaptive computer device
SU549802A1 (en) Parallel binary code to pulse-pulse code converter
SU525084A1 (en) An arithmetic unit for adding, subtracting and multiplying two-digit numbers in the number system with a base of / -2 /