ком сравнени 3. Выходы регистра сдвига 6 через соответствующие элементы И 7 подключены ко входам многофункциональных блоков 1 и непосредственно - ко входам регистра 5, выходы которого соединены с одними входами блока сравнени 3, другие входы которого соединены со входами регистра сдвига 6.com comparison 3. The outputs of the shift register 6 through the corresponding elements And 7 are connected to the inputs of the multifunctional units 1 and directly to the inputs of the register 5, the outputs of which are connected to one input of the comparison unit 3, the other inputs of which are connected to the inputs of the shift register 6.
Устройство работает следующим образомThe device works as follows
Операнд записываетс в регистр сдвига 6, с которого он подаетс через соответствующие элементы И на (П - ) младших разр дов первого многофункционального блока 1 (на чертеже - верхний). После выдачи результата вычислений с первого многофункционального блока 1 во второй в регистре сдвига 6 осуществл етс сдвиг операнда на t разр дов и подаче его на (h t ) старших разр дов первого многофункционального блока 1. Таким образом происходит вычисление суммарной фушсции F в различных разр дах многофункциональных блоков 1 со сдвигом по времени, равным времени вычислени функции f j в одном блоке 1. Результат вычислени суммарной функции F на (п - ) младших разр дах хранитс в регистре 5 в течение промежутка времени вычислени элементарной функции f j в одном блоке, чем достигаетс одновременный приход на блок сравнени 3 результатов вычислени на (П - О младших и (п - ) старших разр дах мно; Ьункциональных л -разр дных блоков 1. j- vчае совпадени результатов происходит дача с выходного блока 2 результатовThe operand is written to the shift register 6, from which it is fed through the corresponding elements AND to the (P -) low-order bits of the first multifunctional unit 1 (the upper one in the drawing). After issuing the result of the calculations from the first multifunction block 1 to the second in the shift register 6, the operand is shifted by t bits and fed to the (ht) high bits of the first multifunction block 1. Thus, the total F is calculated in various bits of the multifunction blocks 1 with a time shift equal to the time of calculating the function fj in one block 1. The result of calculating the total function F on (n -) lower bits is stored in register 5 during the time interval for calculating the elements the ary function fj in one block, which achieves the simultaneous arrival on the comparison block of 3 calculation results on (P - O minor and (n -) most significant bits of the multiple; function functional n - discharge blocks 1. j- vchae coincidence of results occurs from the output block 2 results
числени суммарной функции F на (п - . старших разр дах многофункциональных блг ков 1 (а J , а 2 ... а ), в противном случае включаетс распределитель функций 4 , производ щий перераспределение элементарных функций ( f, , f ... f ), возложенных на многофункциональные блоки 1. Одновременно происходит блокировка выдачи результата вычислений с выходного блока 2 и возвращение операнда в регистре сдвига 6 в исходное состо ние. Процесс повтор етс сначала до тех пор, пока результаты вычислени суммарной функции F на различных разр дах блоков не совпадут т.е. не возобновитс правильное функционирование (можно считать, что на различных разр дах блоков 1 одновременно не может возникнуть неисправность, привод ща к одинаковому искажению результатов).the number of the total function F is on (n - the highest bits of the multifunctional blocks 1 (a J, a 2 ... a), otherwise the function distributor 4 is switched on, which redistributes the elementary functions (f,, f ... f ) assigned to the multifunctional blocks 1. Simultaneously, the output of the calculation result from the output block 2 and the return of the operand in shift register 6 to the initial state occurs.The process repeats first until the results of calculating the total function F at different blocks digits match ie Correct functioning will not resume (it can be considered that at the different bits of block 1 there can be no malfunction at the same time resulting in the same distortion of the results).
Осуществление простого перебора настроек , используемого в данном изобретении, позвол ет получить выигрыш в оборудовании, т.е. приводит к значительному упрощению устройства.Implementing a simple iteration of the settings used in this invention allows gaining equipment, i.e. leads to a significant simplification of the device.