(54) СЕЛЕКТОР ИМПУЛЬСОВ ют так, чтобы врем за) да (разр да) егх) бьшо равно или несколько больше длительности входного импульса. Если врем между импульсами больше длительности входного импульса и, таким образом, больше времени переразр да (зар да) конденсатора , то среднее значение погеншшла на аноде диода И принимает положительное зна чение, на аноде диода 1О - отрицательное (токи зар д1з - переразр да различны). Не выходе элемента 2 - высокий поте циат. На выходе элемента 3 по вл ютс импульсы отрицательной пол рности, передний фронт которых образуетс по достижении порогового напр жени опрокидывани элемента. Элемент 3 возвращаетс в исходное состо ние передним фронтом еле- дугошегх) импульса, Первый отрицательный импульс с BbLxo- да элемента 3 устанавливает триггер в состо ние, при котором на выходе элемента 9 присутствует высокий, а на выходе элемента 8 - низкий потенциалы. Через элемент 4 входные импульсы не проход т, а через элемент 5 проход т, и на его выходе они наход тс в пр мой пол рности . На выходе элемента 6 при импул сы имеют противоположную пол рность. Таким образом, при понижении частоты следовани импульсов при неизменной длительности входного сигнала или при уменьшении длительности входного сигнала при неизменной частоте следовани входных импульсов на выходе элемента 4 импульсы отсутствуют (присутствует высокий потенШ1ал ), а на выходе элемента 5 и на выходе элемента 6 по вл ютс входные импуль сы пр мой и обратной пол рности соответс венно. Если длительность входного сигнала больше времени между входными импульсами и, таким образом, больше времени зар да (перезар да) конденсатора, то среднее значение потенциала на аноде диода 10 принимает положительное значение, а на аноде диода 11 - отрицательное. На выходе элемента 3 присутствует вы сокий потенциал. На выходе элемента 2 по вл ютс импульсы отрицательной пол рности , передний фронт которых образуетс по достижении порогового напр жени опро кидьгоани этогю элемента. Элемент 2 возвращаетс в исходное состо ние задним фронтом (спадом) входно- 60 го HNtnynbOa. Первый отрицательный импульс с выхода элемента 2 устанавливает триггер в состо ние, при котором на выходе элемента 8 находитс высокий, а на вь ходе элемента 9 низкий потенциалы. Через элемент 5 входные импульсы не проход т, «через элемект 4 проход т, и на. его выходе они имеют об1 атную пол рность. На выходе элемента 6 эти импульсы нмекэт пр мую .пол рность. Таким образом, при повышении частоты следовани импульсов при неизменной длительности входного импульса или при увеличении длительности входнь1х HNinyni.сов при неизменной частоте следовани входных импульсов на вьиходе элемента импульзсы отсутствуют (присутствует высокий потенциал), а на выходе элемента 4 и на выходе элемента 6 по вл ютс вход- Е{ые импульсь обратной н пр мой Пол рности соответственно. Следовательно, при увеличении длигеш - нооти входного сигнала прч посто нной частоте следовани импульсоп или при уве/uiчении частоты следовагги ь.ч-пульсов при посто нной длительности вхо/пого сигнала на выходе элемента в по влккгтс входные импульсы пр мой пол рности, а прл уменьшении частоты следовани импул1 ;ов при посто нной длительности входного сигнала или при уменьшении длительности входного сигнала посто нной частоте следовани входных импульсов на выходе элемента 6 по в.шютс вхоаны. импульсы обратной пол рности. Фор N У Л а и 3 о Сз е т е н 1 Селектор импульсов, содержаший входной и выходной логические .элементы Il-НЕ, накопительный конденсатор, включенный между входами согласующих логических элементов И-НЕ, входы которых через диоды соотвественно соединены с выходом входного логического элемента И-НЕ и входом селектора ,два дополнительных логических элемента И-НЕ, вход одного из которых соединен с выходом входного логического элемента И-НЕ, а вход второго соединен с входом селектора, о т лич а ю ш и йс тем, что, с целью получени на выходе селектора импульсов обеих пол рностей при соответствующем изменении длительности или частоты входных импульсов, в него введен триггер, выполненный на логических элементах И-НЕ, причем входы триггера сое.динены с выходами согласуюших логических элементов И-НЕ, а выходы триггера подключены ко вторым входам допол- нительных логических элементов И-НЕ.(54) SELECTOR OF PULSES so that the time for) and the discharge) is equal to or slightly longer than the duration of the input pulse. If the time between pulses is longer than the duration of the input pulse and, thus, is longer than the time for the discharge (charge) of the capacitor, then the average value is lost at the anode of the diode I and takes a positive value, at the anode of the diode 1O it is negative (the currents of charge are overdischarge ). Element 2 does not exit - high sweat. At the output of element 3, negative polarity pulses appear, the leading front of which is formed upon reaching the threshold voltage for the element to overturn. Element 3 is returned to its initial state by the leading edge of an arc-impacted pulse. The first negative pulse from BbLxod of element 3 sets the trigger to a state in which the output of element 9 is high and the output of element 8 is low potential. Through the element 4, the input pulses do not pass, but through the element 5 pass, and at its output they are in direct polarity. At the output of element 6, impulses have opposite polarity. Thus, with a decrease in the pulse frequency at a constant input signal duration or with a decrease in the input signal duration at a constant input pulse frequency at the output of element 4, no pulses are present (high potential is present), and at the output of element 5 and at the output of element 6 input pulses of direct and reverse polarity, respectively. If the duration of the input signal is longer than the time between the input pulses and, thus, is longer than the charge time (recharge) of the capacitor, then the average value of the potential at the anode of diode 10 takes a positive value, and at the anode of diode 11 is negative. At the output of element 3 there is a high potential. At the output of element 2, negative polarity pulses appear, the leading edge of which is formed upon reaching the threshold voltage of a slip of this element. Element 2 is returned to its initial state by the falling edge (decay) of the input 60 HNtnynbOa. The first negative impulse from the output of element 2 sets the trigger to a state where the output of element 8 is high and the potential of element 9 is low. Through the element 5, the input pulses do not pass, "through the element 4 passes through, and on. its output, they have an oblique polarity. At the output of element 6, these pulses are nmcat direct .polarity. Thus, with an increase in the pulse frequency at a constant input pulse duration or with an increase in the input HNinyni.s duration with a constant pulse frequency of the input pulses at the cell input, there are no pulses (high potential is present), and at the output of element 4 and at the output of element 6 E - E are the opposite reverse polarity pulses, respectively. Consequently, with an increase in the length of the input signal at the constant frequency of the pulse, or with an increase in the frequency of the trace of the h.ch pulses at the constant duration of the input / output signal at the output of the element, the input polarity of the polarity is constant, and a decrease in the frequency of impulse following; o with a constant duration of the input signal or a decrease in the duration of the input signal; a constant frequency of following the input pulses at the output of element 6 is transmitted. reverse polarity pulses. FORN N U L A and 3 O S t et e 1 Pulse selector containing input and output logic Il-NOT elements, a storage capacitor connected between the inputs of the matching AND NAND logic elements, whose inputs through diodes are respectively connected to the output of the input the AND-NOT logic element and the selector input, two additional AND-NOT logic elements, the input of one of which is connected to the output of the AND-NOT input logic element, and the input of the second is connected to the input of the selector, because , in order to get the output selector impulses of both polarities with a corresponding change in the duration or frequency of the input pulses, a trigger is inserted into it, executed on the NAND logic elements, the trigger inputs are connected to the NAND inputs, and the trigger outputs are connected to the second inputs of the additional powerful logical elements AND-NOT.