SU489107A1 - Program Debugging Device for Permanent Storage - Google Patents

Program Debugging Device for Permanent Storage

Info

Publication number
SU489107A1
SU489107A1 SU1849888A SU1849888A SU489107A1 SU 489107 A1 SU489107 A1 SU 489107A1 SU 1849888 A SU1849888 A SU 1849888A SU 1849888 A SU1849888 A SU 1849888A SU 489107 A1 SU489107 A1 SU 489107A1
Authority
SU
USSR - Soviet Union
Prior art keywords
address
inputs
block
rom
outputs
Prior art date
Application number
SU1849888A
Other languages
Russian (ru)
Inventor
Тамара Федоровна Аверьянова
Анатолий Федорович Соколенко
Original Assignee
Предприятие П/Я В-8117
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-8117 filed Critical Предприятие П/Я В-8117
Priority to SU1849888A priority Critical patent/SU489107A1/en
Application granted granted Critical
Publication of SU489107A1 publication Critical patent/SU489107A1/en

Links

Landscapes

  • Debugging And Monitoring (AREA)

Description

(54) УСТРОЙСТВО ОТЛАДКИ ПРОГР.ШМ ДЛЯ ПОСТОЯННОГО ЗАПОМИНАЮЩЕГО УСТРОЙСТВА однократного считывани  по адресу и вы« дачи информации на печать. Включение того или иного режима осуществл етс  с помощью блока управлени  5, органы управлени  которого выведены на переднюю панель устройства, Дл  обеспечени  перебора адресов в режимах автоматической перезаписи или выдачи информации на печать блока 3 и 4 содержат счетчики адреса из блока 4 в счетчик блока 3. Импульсы счета поступают на первые входы блоков 3 и 4 с пер вого выхода блока управлени  5 в режимах автоматической перезаписи или режима выдачи информации на печать. При этом в блоке 3 формировани  адреса участка и блоке 4 формировани  адреса запрещаетс  прием кодов адреса, поступающих из ЭВМ, а в распределителе 2 при совпадении кодо разр дов адреса ПЗУ; поступающих из блоков формировани  адреса участка 3 и с регистров установки 1, происходит выдача на первые выходы- кода адреса ЗУБРИ, а по второму выходу - признака считывани  из ПЗУ, и происходит перезапись чисел, считываемых из ПЗУ и поступающих /через блок 7 приема и вывода, команд на.число- вые входы ЗУБРИ 6.,по всемадресам, стар шие разр ды которых .совпадают с кодами, выбранными на регистрах 1 (младшие разр ды поступают на первые адресные входы блоков подключени  ПЗУ и ЗУБРИ со схемы 4 приема и формировани  адреса). Блок 7 приема и вывода по сигналам из блока управлени  5 осуществл ет, кроме коммутации считанной информации из блока подключени  ПЗУ 8 в блок ЗУБРИ 6 в режиме автоматической перезаписи участков, коммутацию считанной информации из блока 6 или из блока 7 на числовые шины 9 подключени  ЭВМ (в режиме работы с ЭВМ) или на шины подключени  печати (в режиме выдачи информации на печать.). Дл  обеспечени  выбора адреса в однократных режимах блоки формировани  3 и 4 содержат тумблерные регистры устано ки адреса. При однократной записи по адресу , выбираемому на регистрах установки адреса блоков 3 и 4, код числа набираетс  на тумблерном регистре, вход щем в состав блока 7 приема и вывода команд . При поступлении на ЭВМ кода адреса ПЗУ часть разр дов поступает через блок формировани  адреса на адресные вхо ды блока подключени  ПЗУ и ЗУБРИ. Остальные разр ды адреса через блок 3 формировани  адреса участка поступают на входы блока ПЗУ и на ;входаСраспредели-. тел  2, где сравниваютс  с разр дами регистров установки 1. При сравнении на распределителе 2 разр дов адреса с состо ш ём одного из ревистроБ установки 1, с первых выходов распределител  2 поступает на ЗУБРИ 6, код адреса учасгка, сооветствующий пор дковому номеру этого регистра. При этом из распределител  2 на на вход ЗУБРИ 6 поступает признак считывани , если блок управлени  5 по пер)- вому выходу выдает разрешение считывани  (в режиме работы устройства с ЭВМ, в режиме однократного считывани  по адресу или в режиме выдачи информации на печать), или разрешение записи. При сравнении в распределителе 2 кода адреса с состо нием одного из регистров 1 импульс, обращени  к ПЗУ на втором выходе распределител  2 не вырабатываетс  и в.ход блока подключени  ПЗУ запрещаетс . Прохождение .этого разрещаетс  при несЮвпанении кода. адреса участка из бло-. ка .3 с состо нием ниодного из регистров 1 установк-и. При :Этом запрещаетс  прохождение признаков записи или считываи  на первью выходы распределител  2 и далее на входы ЗУБР И 6. Предмет изобретени  Устройство отладки программ дл  посто нного запоминающего устройства, содержащее блок приема и вывода команд, первые входы которого соединены с выходами блока подключени  посто нного запоминающего устройства, вторые входы - с выходами и входами запоминающего устройства без разрушени  информации, i а выходы - с числовыми шинами, блок управлени , входы которого соединены с адресными шинами и командной тиной обращени , а первые выходы - с первыми входами блока формировани  адреса, вторые входы которого св заны с адресными шинами , а выходы с блоком подключени  посто нного запоминающего устройства, о т личаюшеес  тем, что, с целью повышени  точности работы устройства, оно содержит распределитель, блок формировани  адреса участка и блок регистров установки, причем выходы распределител  соединены с соответствующими входами запоминающего устройства без разрушени  информации, вторые выходы и третьи входы - со входами блока подключени  посто нного запоминающего устройства, первые входы - с блоком управле- .ни , вторые - с регистром установки, третьи - с блоком формировани  адреса участка, входы которого соединены с выходом блока управлени  и адресными шинами .(54) DEBUG PROGRAM DEVICE FOR PERMANENT STORING DEVICE read once at the address and you will be given information to print. Inclusion of one mode or another is carried out using the control unit 5, whose controls are displayed on the front panel of the device. To ensure that addresses are searched in the automatic rewriting modes or to print information for block 3 and 4, they contain address counters from block 4 to counter 3. The counting pulses arrive at the first inputs of blocks 3 and 4 from the first output of the control unit 5 in the modes of automatic rewriting or printing information. In this case, in block 3, the formation of the address of the section and block 4 of the formation of the address prohibits the reception of address codes from the computer, and in the distributor 2 when the code of the address bits of the ROM coincides; arriving from the block forming the address of section 3 and from the registers of setting 1, issuing to the first outputs the address code of the BRAINE, and the second output indicating the read from the ROM, and rewriting the numbers read from the ROM and arriving through the receiving and output 7 , commands to the digital inputs of the DENTS 6., on omnaddresss, the older bits of which match the codes selected on registers 1 (the younger bits are sent to the first address inputs of the ROM and SUB connection units from the 4 receive and form address ). Block 7 receiving and outputting signals from control unit 5 performs, in addition to switching the read information from the connecting unit of ROM 8 to the DENT block 6, in the mode of automatic rewriting of sections, switching the read information from block 6 or from block 7 to numerical buses 9 connecting the computer ( in the mode of operation with a computer) or on the print connection bus (in the mode of printing information). To ensure address selection in one-shot modes, the formation blocks 3 and 4 contain toggle registers of the address setting. In the case of a single entry at the address selected on the address setting registers of blocks 3 and 4, the code of the number is dialed on the toggle register included in block 7 of the command receiving and output. When a ROM address address code arrives on a computer, part of the bit enters through the address generation unit to the address inputs of the ROM connection unit and the PIC. The remaining bits of the address through the block 3 forming the address of the site are fed to the inputs of the ROM unit and on; bodies 2, where they are compared with the bits of the registers of installation 1. When comparing, at the distributor, 2 bits of the address with the state of one of the revs of the set 1, from the first outputs of the distributor 2 enters the UZBRI 6, the address code of the part corresponding to the sequence number of this register . At the same time, a read sign is received from the distributor 2 to the DENT 6 input, if the control unit 5 uses the first output to give read permission (in the operating mode of the computer device, in the single read mode by address or in the print information output mode) or write permission. When comparing in the distributor 2 of the address code with the state of one of the registers 1 pulse, accessing the ROM at the second output of the distributor 2 is not generated and the output of the ROM connection unit is prohibited. The passage of this is permitted when the code is unsupported. addresses of the site of the block. ka .3 with the state of none of the registers 1 set-i. When: This prohibits the passage of recording signs or reading to the first outputs of the distributor 2 and then to the inputs of BISON AND 6. The subject invention The program debugging device for the persistent storage device containing the command receiving and output unit, the first inputs of which are connected to the outputs of the permanent connection unit memory, the second inputs - with the outputs and inputs of the storage device without destroying information, i and the outputs - with digital buses, the control unit, the inputs of which are connected to the address buses and to a mandala callback, and the first outputs — with the first inputs of the address generation unit, the second inputs of which are connected to the address buses, and the outputs with the block of connection of the permanent storage device, which is mainly due to the fact that, in order to improve the accuracy of the device, it contains the distributor, the block of formation of the address of the site and the block of registers of the installation, and the outputs of the distributor are connected to the corresponding inputs of the storage device without destroying information, the second outputs and the third inputs are connected to the inputs of the block the first inputs are with the control unit, the second are with the installation register, and the third are with the block for the formation of the address of the section, the inputs of which are connected to the output of the control unit and the address buses.

На иисрропечатьTo print out

SU1849888A 1972-11-24 1972-11-24 Program Debugging Device for Permanent Storage SU489107A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1849888A SU489107A1 (en) 1972-11-24 1972-11-24 Program Debugging Device for Permanent Storage

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1849888A SU489107A1 (en) 1972-11-24 1972-11-24 Program Debugging Device for Permanent Storage

Publications (1)

Publication Number Publication Date
SU489107A1 true SU489107A1 (en) 1975-10-25

Family

ID=20533035

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1849888A SU489107A1 (en) 1972-11-24 1972-11-24 Program Debugging Device for Permanent Storage

Country Status (1)

Country Link
SU (1) SU489107A1 (en)

Similar Documents

Publication Publication Date Title
SU489107A1 (en) Program Debugging Device for Permanent Storage
SU1667150A1 (en) Indicator device
SU515154A1 (en) Buffer storage device
SU1160410A1 (en) Memory addressing device
SU646373A1 (en) Associative strage
SU943731A1 (en) Device for code sequence analysis
SU1682996A1 (en) Device for information input
SU497634A1 (en) Buffer storage device
SU1282141A1 (en) Buffer storage
SU1274002A1 (en) Associative storage
SU1509908A1 (en) Device for monitoring digital computer
SU913452A1 (en) Associative storage device
SU496604A1 (en) Memory device
SU1019448A2 (en) Data receiving and ordering control device
SU576609A1 (en) Associative memory
SU1529239A1 (en) Priority arrangement for accessing common memory
SU1103255A1 (en) Code-controlled node of network model
SU1295447A1 (en) Storage
SU551702A1 (en) Buffer storage device
SU841061A1 (en) Storage unit testing device
SU494745A1 (en) Device for the synthesis of multi-cycle scheme
SU1272357A1 (en) Buffer storage
SU1339579A1 (en) Device for simulating graph end node
GB1205880A (en) Information transfer and generating apparatus
SU1430967A1 (en) Device for multiplying relational ratios