SU486483A1 - Input device and encoding information - Google Patents

Input device and encoding information

Info

Publication number
SU486483A1
SU486483A1 SU1971848A SU1971848A SU486483A1 SU 486483 A1 SU486483 A1 SU 486483A1 SU 1971848 A SU1971848 A SU 1971848A SU 1971848 A SU1971848 A SU 1971848A SU 486483 A1 SU486483 A1 SU 486483A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
counter
information
random number
circuit
Prior art date
Application number
SU1971848A
Other languages
Russian (ru)
Inventor
Анатолий Иванович Большев
Илья Абрамович Зильберталь-Глобус
Вячеслав Михайлович Пальчиков
Анатолий Михайлович Чибров
Original Assignee
Предприятие П/Я В-2749
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Предприятие П/Я В-2749 filed Critical Предприятие П/Я В-2749
Priority to SU1971848A priority Critical patent/SU486483A1/en
Application granted granted Critical
Publication of SU486483A1 publication Critical patent/SU486483A1/en

Links

Landscapes

  • Tests Of Electronic Circuits (AREA)
  • Test And Diagnosis Of Digital Computers (AREA)

Description

ним из входов которых соответственно подключены выходы схем «И И, 12 и 13, а к другим - выходы схем «И 17, 18 и 19, а выходы схем «ИЛИ подключены соответственно к управл ющему входу, входу «ввод единицы и входу «ввод нул  блока 1 ввода информации , схему «НЕ 20, выход которой соединен с одним из входов схем «И 17, 18 и 19, другие входы которых подключены к источнику информации, схему «ИЛИ 21 и кнопки 22 и 23.The outputs of the AND, 12 and 13 circuits are connected to the outputs of the And 17, 18 and 19 circuits, and the OR outputs are connected to the control input, the input unit input and the input input zero of the information input block 1, the circuit “NOT 20, the output of which is connected to one of the inputs of the circuits“ And 17, 18 and 19, the other inputs of which are connected to the information source, the circuit “OR 21 and the buttons 22 and 23.

Устройство работает следующим образом.The device works as follows.

Информаци  от источника вводитс  последовательным двоичным кодом, причем синхроимпульсы , которые задают темп ввода, подаютс  на схему «И 17, символы «1 - на схему «И 18 и символы «О - на схему «И 19. Вводима  информаци  нреобразуетс  в нараллельный код, который хранитс  в буферном запоминающем блоке 2. Блок 3 кодировани  считывает информацию из буферного запоминающего блока 2 и нреобразует ее в сигналы, согласованные с каналом. Моменты времени начала считывани  информации из буферного запоминающего блока 2 и передаЧ:И по каиалу вырабатываютс  генератором 4 тактовых импульсов, работа которого задаетс  опорным генератором 5 с частотой FQ. Генератор 8 случайных чисел, имеющий опорный генератор 9 с частотой /о FQ, обеспечивает вобул цию интервала между двум  тактовыми импульсами генератора 4 тактовых импульсов, а также имитацию ввода информации от источника при контроле. Случайное число из генератора 8 случайных чисел в двоичном виде переноситс  в счетчик 6 генератора тактовых импульсов после выдачи очередного тактового импульса, чем обеспечиваетс  вобул ци  тактовых импульсов. Логические схемы «И 11 -13 и 17-19, схемы «ИЛИ 14-16 и 21, а также схема «НЕ 20 обеспечивают разрещение ввода полезной информации от источника и запрет ввода тестовой информации от генератора 8 случайных чисел в режиме нормальной работы и разрещение ввода тестовой информации и запрет ввода полезной информации в режиме контрол .Information from the source is entered with a serial binary code, and the clock pulses that set the input rate are fed to the < 17 ' scheme, the symbols " 1 - with the & " < 18 > which is stored in the buffer storage unit 2. The coding unit 3 reads information from the buffer storage unit 2 and converts it into signals matched with the channel. The time of the start of reading information from the buffer storage unit 2 and the transmission: And each channel produces 4 clock pulses generated by the generator, the operation of which is defined by the reference generator 5 with the frequency FQ. The random number generator 8, which has a reference generator 9 with a frequency / o FQ, provides for the wobble of the interval between two clock pulses of the generator of 4 clock pulses, as well as a simulation of the input of information from the source under control. The random number from the generator of 8 random numbers in binary form is transferred to the counter 6 of the generator of clock pulses after the issuance of the next clock pulse, thus ensuring the wobble of clock pulses. Logical circuits "And 11-13 and 17-19, schemes" OR 14-16 and 21, as well as the scheme "NOT 20 provide permission to enter useful information from the source and prohibit the input of test information from the random number generator 8 in normal operation and resolution input of test information and prohibition of input of useful information in control mode.

Ввод тестовой информации осуществл етс  с i-ro разр да счетчика 10, причем номер этого разр да задает имитацию ввода с темпом, близким к темпу ввода полезной информации от источника. Кнопки 22 и 23 задают тесты: передачу в информационной посылке единиц или нулей во всех разр дах соответственно.The test information is entered from the i-ro bit of the counter 10, and the number of this bit sets the imitation of the input with a rate close to the rate of input of useful information from the source. Buttons 22 and 23 set the tests: the transfer in the information sending units or zeros in all bits, respectively.

Предмет изобретени Subject invention

Claims (2)

1. Устройство ввода и кодировани  информации , содерл ащее последовательно соединенные блок ввода информации, буферный запоминающий блок И блок кодировани , а также генераторы случайных чисел и тактовых импульсов, выполненные на счетчике с опорным генератором, причем выход генератора тактовых импульсов подключен к входу управлени  блока кодировани , отличающевс  тем, что, с целью повышени  надежности устройства в работе, выходы единичных разр дов счетчика генератора случайных чисел подключены к соответствующим разр дам счетчика генератора тактовых импульсов, причем выход j-ro единичного разр да счетчика генератора случайных чисел подключен к входам управлени  первой и второй схем «И, а выход 1-го нулевого разр да этого счетчика через последовательно соединенные третью схему «И и первую схему «ИЛИ подключен к входу «ввод нул  блока ввода информации, к входу «ввод единицы которого через вторую схему «ИЛИ подключен выход первой схемы «И, а выход второй схемы «И через третью схему «ИЛИ подсоединен к управл ющему входу блока ввода информации , кроме того к вторым входам трех схем «ИЛИ подключены источники сигналов.1. An input device and information coding, a serially connected information input unit, a buffer storage unit AND a coding unit, as well as random number and clock generators made on a counter with a reference generator, the clock generator output being connected to the control input of the coding unit , in order to improve the reliability of the device in operation, the unit discharge outputs of the random number generator counter are connected to the corresponding counter bits of the gene a clock pulse generator, the output j-ro of a single bit of a random number generator counter is connected to the control inputs of the first and second AND circuits, and the output of the 1st zero bit of this counter is connected through a third AND and first circuit in series OR input “input zero of input information block, input of input unit of which is through the second circuit“ OR the output of the first circuit “AND, and the output of the second circuit“ AND through the third circuit “OR is connected to the control input of the information input block, in addition to second entrances Three schemes "OR connected signal sources. 2. Устройство по п. 1, отличающеес  тем, что число разр дов счетчика генератора случайных чисел n log2/n, где т - число дискретов интервала вобул ции, а номер f-ro единичного разр да счетчика генератора случайных чисел соответствует имитации ввода с темпом, близким к темпу ввода полезной информации от источника.2. The device according to claim 1, characterized in that the number of bits of the random number generator counter is n log2 / n, where m is the number of samples of the wobble interval, and the number f – ro of the single bit of the random number generator corresponds to the input simulation close to the rate of input of useful information from the source.
SU1971848A 1973-11-11 1973-11-11 Input device and encoding information SU486483A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1971848A SU486483A1 (en) 1973-11-11 1973-11-11 Input device and encoding information

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1971848A SU486483A1 (en) 1973-11-11 1973-11-11 Input device and encoding information

Publications (1)

Publication Number Publication Date
SU486483A1 true SU486483A1 (en) 1975-09-30

Family

ID=20568104

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1971848A SU486483A1 (en) 1973-11-11 1973-11-11 Input device and encoding information

Country Status (1)

Country Link
SU (1) SU486483A1 (en)

Similar Documents

Publication Publication Date Title
US3369229A (en) Multilevel pulse transmission system
SU486483A1 (en) Input device and encoding information
US3909781A (en) Method of code conversion of messages
SU658771A1 (en) Device for phasing apparatus transmitting information by cyclic code
SU1363214A1 (en) Device for forming remainder by random modulus from number
SU1159061A2 (en) Digital magnetic recording device
SU1167752A1 (en) Device for forming frequency-shift keyed signal
SU1603360A1 (en) Generator of basic functions
SU1010717A1 (en) Pseudorandom train generator
SU959286A2 (en) Apparatus for detecting errors of bipolar signal
SU769715A1 (en) Pseudorandom pulse train generator
SU1081637A1 (en) Information input device
SU1711342A1 (en) Frame synchronization method and system thereof
SU572849A1 (en) Permanent store
SU1023326A1 (en) Orthogonal pseudorandom sequence generator
SU1185633A1 (en) Device for transmission-reception of information
SU921082A1 (en) Inverse code coding device
SU396826A1 (en) DEVICE FIRMWARE RECOVERY
SU369542A1 (en) MEASURING SERIES OF TIME INTERVALS
SU877594A1 (en) Commutator
SU476695A1 (en) Device for distorting telegraph packages
SU1228237A1 (en) Digital generator of pseudorandom noise
SU951668A1 (en) Device for forming pulse trains
SU750749A1 (en) Code combination shaper
SU527012A1 (en) Device for generating shifted pseudo-random signal copies