SU483786A1 - Electronic switch for polling communication lines - Google Patents
Electronic switch for polling communication linesInfo
- Publication number
- SU483786A1 SU483786A1 SU1941005A SU1941005A SU483786A1 SU 483786 A1 SU483786 A1 SU 483786A1 SU 1941005 A SU1941005 A SU 1941005A SU 1941005 A SU1941005 A SU 1941005A SU 483786 A1 SU483786 A1 SU 483786A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- inputs
- circuits
- circuit
- communication lines
- outputs
- Prior art date
Links
Description
1one
Изобретение относитс к импульсной технике .The invention relates to a pulse technique.
Известен электронный коммутатор дл опроса линий св зи, содержащий блоки согласовани , одни выходы которых подключены к установочным входам соответствующих триггеров , а другие через схемы «И - к многовходовой схеме «ИЛИ.An electronic switch for interrogating communication lines is known, which contains matching blocks, some of the outputs of which are connected to the installation inputs of the corresponding triggers, and the other through the AND-to multi-input OR-circuits.
Цель изобретени - одновременный опрос линий св зи. Достигаетс она тем, что в предлагаемом коммутаторе выходы триггеров подключены ко входам схем совпадени , одни из выходов которых подключены к объединенным входам соответствующих схем совпадени , другие выходы через элементы задержки подключены ко вторым входам других соответствующих схем совпадени , к разрешающим входам схем «И и через дополнительные схемы «И - к счетным входам триггеров, при этом вторые входы дополнительных схем «И объединены.The purpose of the invention is simultaneous polling of communication lines. It is achieved by the fact that, in the proposed switch, the trigger outputs are connected to the inputs of the matching circuits, one of the outputs of which are connected to the combined inputs of the corresponding matching circuits, the other outputs are connected to the second inputs of the other corresponding matching circuits, to the enable inputs of the AND and additional circuits "And - to the counting inputs of the triggers, while the second inputs of the additional circuits" And combined.
Блок-рхема электронного коммутатора опроса линий св зи изображена на чертеже.The block-circuit of the electronic switch for polling communication lines is shown in the drawing.
Коммутатор дл каждой линии св зи Ц, Ь, ..., In содержит блоки согласовани 2i, 22 ..., 2„, одни выходы которых подключены к установочным входам соответствующих триггеров Зь За, ..., 3„, другие через схемы «И 4i, 42, ..., 4п соединены с многовходовой схемой «ИЛИ 5. Выходы триггеров Зь 32, ..., 3« подключены ко входам схем совпадени 6i, 62, ..., 6„, одни из выходов которых подключены к объединенным входам соответствующих схем совпадений 6i, 62, ..., 6„, другие через элементы задержки 7i, 72, ..., 7„ подключены ко вторым входам других соответствующих схем совпадени бь 62, ..., 6п, к разрешающим входам схем «И 4,, 42, ..., 4п и через дополнительные схемы «И 8, 82 8„ подключеныThe switch for each communication line C, B, ..., In contains matching blocks 2i, 22 ..., 2 ", some of the outputs of which are connected to the installation inputs of the corresponding trigger points Za, ..., 3", and others through the circuits "And 4i, 42, ..., 4p are connected to the multi-input circuit" OR 5. Trigger outputs B 32, ..., 3 "are connected to the inputs of the matching circuits 6i, 62, ..., 6", one of the outputs of which connected to the combined inputs of the corresponding coincidence circuits 6i, 62, ..., 6 ", others through the delay elements 7i, 72, ..., 7" connected to the second inputs of other corresponding coincidence circuits 62, ..., 6p, to the enabling inputs of the circuits "And 4 ,, 42, ..., 4p and through additional circuits" And 8, 82 8 "are connected
к счетным входам триггеров Зь 32, ..., Зп; вторые входы дополнительных схем «И 8ь 82, ..., 8п объединены. Вторые установочные входы триггеры также объединены.to the counting inputs of the Trigger 32, ..., Sn; the second inputs of the additional circuits “And 8 82, ..., 8p are combined. The second setup inputs triggers are also combined.
Работает устройство следующим образом.The device works as follows.
Когда включаетс напр жение питани , на объединенные установочные входы триггеров Зь 32, ..., 3„ подаетс импульс, устанавливающий их в состо ние, при котором на разрешающие входы схемы «И 4ь 42, ..., 4„ с триггеров через схемы совпадений 6ь 62, ..., 6п поступают сигналы запрета.When the supply voltage is turned on, the combined setup inputs of the 32, ..., 3 flip-flops trigger a pulse that sets them into a state in which the trigger inputs of the 4 and 42, ..., 4 "circuits from the triggers matches 6 62, ..., 6s signals of prohibition are received.
С по влением информационного сигнала, например, в линии «, с блока согласовани 2,1 на первый установочный вход триггера Зп приходит импульс, устанавливающий его в состо ние , при котором с разрешающего входа схемы «И 4ь подключенного к первому выходу схемы совпадени 6з, снимаетс сигнал запрета , а с другого выхода схемы совпадени 6п, подключенного через элементы задержкиWith the appearance of an information signal, for example, in the line ", from the matching 2.1 block, the first installation input of the trigger Zp comes in an impulse that sets it in the state where the matching circuit of the AND 4b connected to the first output of the matching circuit 6z, the prohibition signal is removed, and from another output of the 6p coincidence circuit connected via delay elements
7i, 72, ..., 7n-i ко вторым входам других схем совпадений 6ь 62, ..., , приоритет которых выше, подаетс сигнал запрета.7i, 72, ..., 7n-i, to the second inputs of other coincidence circuits 6 to 62, ..., whose priority is higher, a prohibition signal is given.
Информаци из линии св зи 1„ через блок согласовани 2„, открытую схему «И 4„ проходит на выход схемы «ИЛИ 5.Information from the communication line 1 "through the matching unit 2", the open circuit "AND 4" passes to the output of the circuit "OR 5.
После приема информации на объединенные входы дополнительных схем «И 8i, 82, ..., 8п подаетс импульс, который через открытую схему «И 8п поступает на счетный вход триггера Зп и устанавливает его в состо ние , при котором с его выхода через схему совпадени 6„ на разрешающий вход схемы «И 4п вновь поступает сигнал запрета. Прохождение информации из линии св зи In на схему «ИЛИ 5 прекращаетс . . С по влением информации одновременно в лини х св зи li, l2, ..., In С блоков согласовани 2i, 22, ..., 2„ на первые установочные входы триггеров 3, 32, ..., Зп поступают импульсы , устанавливающие их в состо ние, при котором с разрешающих входов схем «И, соединенных со вторыми выходами схем совпадени 6ь бг, ..., 6п, должен сниматьс сигнал запрета.After receiving information on the combined inputs of the additional circuits "And 8i, 82, ..., 8p, a pulse is applied, which through the open circuit" And 8p arrives at the counting input of the trigger Zn and sets it to the state when 6 „the prohibit signal is again sent to the permit input of the circuit“ And 4p. The transmission of information from the communication line In to the scheme "OR 5 is terminated. . With the appearance of information simultaneously in the communication lines li, l2, ..., In C, matching blocks 2i, 22, ..., 2 ", the first installation inputs of the flip-flops 3, 32, ..., Zn receive impulses that set they are in a state in which the prohibitory signal should be removed from the enable inputs of the AND circuits connected to the second outputs of the 6b bg, ..., 6n circuits.
Но вследствие того, что первые выходы схем совпадени бь 62, ..., Qn подключены к объединенным входам соответствующих схем совпадени бь бг, ..., 6п, сигнал запрета снимаетс только с разрешающего входа схемы «И 4i. Из линии св зи Ij через блок согласовани 2i и открытую схему «И 4 информаци проходит на схему «ИЛИ 5.But due to the fact that the first outputs of the coincidence circuits 62, ..., Qn are connected to the combined inputs of the corresponding coincidence circuits bb, ..., 6n, the prohibition signal is removed only from the enable input of the AND 4i circuit. From the communication line Ij through the matching unit 2i and the open circuit "AND 4 information passes to the circuit" OR 5.
После приема информации импульс, поступающий на объединенные входы дополнительных схем «И 8i, 82, ..., 8п, через открытую дополнительную схему «И 8 .попадает на счетный вход триггера 3i и устанавливает его в состо ние, при котором с его выхода черезAfter receiving the information, the impulse arriving at the combined inputs of the additional circuits “And 8i, 82, ..., 8p” through the open additional circuit “And 8.” Falls to the counting input of the trigger 3i and sets it to the state when its output through
схему совпадени 6i на разрешающий вход схемы «И 4i поступает сигнал запрета, а с разрешающего входа схемы «И, 42 через схему совпадени 62, подключенную входом ко второму выходу схемы совпадений 6i, сигнал запрета снимаетс .the coincidence circuit 6i to the enable input of the circuit "And 4i" a prohibiton signal arrives, and from the permitting input of the circuit I, 42 through the coincidence circuit 62, connected by the input to the second output of the coincidence circuit 6i, the prohibitory signal is removed.
При одновременном поступлении информации на все линии св зи пор док их опроса определ етс в соответствии с установленным приоритетом.When information is simultaneously received on all lines of communication, the order of their interrogation is determined in accordance with the established priority.
Предмет изобретени Subject invention
Электронный коммутатор дл опроса линий св зи, содержащий блоки согласовани , одни выходы которых подключены к установочным входам соответствующих триггеров, а другие через схемы «И - к многовходовой схеме «ИЛИ, отличающийс тем, что, с целью одновременного опроса линий св зи, выходы триггеров подключены ко входам схем совпадени , одни из выходов которых подключены к объединенным входам соответствующих схем совпадени , другие выходы через элементы задержки подключены ко вторым входам других схем совпадени , разрешающим входам схем «И и через дополнительные схемы «И - к счетным входам триггеров, при этом вторые входы дополнительных схем «И объединены.An electronic switch for polling communication lines, containing matching blocks, some outputs of which are connected to the installation inputs of the respective triggers, and others via AND diagrams to the multi-input OR circuit, characterized in that, for the purpose of simultaneous polling of the communication lines, the outputs of the triggers connected to the inputs of the matching circuits, one of the outputs of which are connected to the combined inputs of the corresponding matching circuits, the other outputs through the delay elements connected to the second inputs of other matching circuits, allowing the inputs of the AND through additional circuitry "and - to the count input triggers additional circuits wherein the second inputs of" AND combined.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1941005A SU483786A1 (en) | 1973-06-15 | 1973-06-15 | Electronic switch for polling communication lines |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1941005A SU483786A1 (en) | 1973-06-15 | 1973-06-15 | Electronic switch for polling communication lines |
Publications (1)
Publication Number | Publication Date |
---|---|
SU483786A1 true SU483786A1 (en) | 1975-09-05 |
Family
ID=20559077
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1941005A SU483786A1 (en) | 1973-06-15 | 1973-06-15 | Electronic switch for polling communication lines |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU483786A1 (en) |
-
1973
- 1973-06-15 SU SU1941005A patent/SU483786A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SE8003302L (en) | DEVICE FOR TIME MULTIPLEX DATA TRANSFER | |
US3092691A (en) | Electronic pulse correction circuit | |
SU483786A1 (en) | Electronic switch for polling communication lines | |
JPS5761362A (en) | Transmitter/receiver unit | |
GB753918A (en) | Electrical multiplication circuit | |
US3098976A (en) | Low cross-talk delay circuit | |
US3941937A (en) | Dial pulse receiver | |
SU437208A1 (en) | Pulse Synchronizer | |
JPS5231629A (en) | Data communiction system | |
SU907790A1 (en) | Pulse shaper | |
SU428578A1 (en) | MULTI FREQUENCY SELECTOR | |
SU503230A1 (en) | Device for leveling logic levels | |
SU434581A1 (en) | DEVICE SYNCHRONIZATION OF PULSES | |
SU374597A1 (en) | Sun-SS EHiib / - | |
SU873466A2 (en) | Device for interrogation of information sensors | |
SU974585A1 (en) | Line switching-over device | |
SU514370A1 (en) | Frequency relay | |
SU378834A1 (en) | DEVICE OF COMPUTING COMPUTER MACHINE WITH TWO-POSITIONAL PULSE SENSORS | |
SU922715A1 (en) | Information input device | |
RU2044406C1 (en) | Selector of pulses having given duration | |
JPS63299548A (en) | Data transmission equipment | |
SU660255A1 (en) | Pulse distributor | |
SU1411953A1 (en) | Selector of pulses by duration | |
SU650232A1 (en) | Discrete information receiving registering apparatus | |
SU605220A1 (en) | Discrete channel simulator |