SU457177A1 - Демодул тор - Google Patents

Демодул тор

Info

Publication number
SU457177A1
SU457177A1 SU1909360A SU1909360A SU457177A1 SU 457177 A1 SU457177 A1 SU 457177A1 SU 1909360 A SU1909360 A SU 1909360A SU 1909360 A SU1909360 A SU 1909360A SU 457177 A1 SU457177 A1 SU 457177A1
Authority
SU
USSR - Soviet Union
Prior art keywords
elements
demodul
tor
shot
inputs
Prior art date
Application number
SU1909360A
Other languages
English (en)
Inventor
Ирмгарда Ионо Вальтерене
Стасис Эдуардо Вальтерис
Original Assignee
Институт Физико-Технических Проблем Энергетики Ан Лит.Сср
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Институт Физико-Технических Проблем Энергетики Ан Лит.Сср filed Critical Институт Физико-Технических Проблем Энергетики Ан Лит.Сср
Priority to SU1909360A priority Critical patent/SU457177A1/ru
Application granted granted Critical
Publication of SU457177A1 publication Critical patent/SU457177A1/ru

Links

Landscapes

  • Measurement Of Length, Angles, Or The Like Using Electric Or Magnetic Means (AREA)

Description

1
Демодул тор предназначен дл  преобразовани  широтно-модулированного сигнала в непрерывный сигнал и может быть использован в автоматике, телемеханике н вычислительной технике.
Известны демодул торы широтно-модулированного сигнала, содержащие интегрирующий и запоминающий элементы, ключевые схемы, одновибраторы и дефференцирующие элементы , позвол ющие получить выходное напр жение в непрерывном виде при одновременном повыплении быстродействи  демодул тора. Однако функциональна  схема таких демоду л торов достаточно сложна, а дл  дальнейшего усовершенствовани  требуетс  дополнительное ее усложнение.
Кроме того, известные демодул торы не имеют общей точки между входом и выходом , что затрудн ет их сопр жение с последующими каскадами.,.
Цель изобретени  - повышение надежности н точности демодул тора. Это достигаетс  тем, что входы запоминающих элементов через дифференцирующие цепи соединены с выходами одповибратора, одна выходна  обмотка первого запоминающего элемента соединена с входом второго запоминающего элемента, а друга  выходна  обмотка первого запоминающего элемента и выходна  обмотка второго запоминающего элемента подключены к входам соответствующих интегрирующих элементов , выходы которых подключены к входам сумматора.
На чертеже изображен предлагаемый демодул тор . Он содержит запоминающие элементы 1 и 2, одновибратор 3, дифференцирующие цепи 4 и 5, интегрирующие элементы 6 и 7 и сумматор 8.
Импульс входного сигнала записываетс  в магнитный элемент аналоговой пам ти 1 и одновременно запускает одновибратор 3, который вырабатывает положительный и отрицательный импульсы определенной длительности . Отрицательным импульсом, полученным на выходе дифференцирующего звена 4 и соответствующим заднему фронту импульса одновибратора, открываетс  транзистор считывани  элемента 1. При этом происходит считывание элемента 1 и запись импульса в элемент 2.
По приходе следующего импульса на вход демодул тора он записываетс  в элемент 1 и вновь запускает одновибратор, передним фронтом импульса которого через дефференцирующее звено 5 открываетс  транзистор считывани  элемента 2 и происходит его считывание . В дальнейшем процесс повтор етс , а именно: с по влением каждого импульса он записываетс  в элемент 1, при этом считываетс  элемент 2, после времени, обусловленного одновибратором, происходит считывание элемента 1 и запись в элемент 2.
Таким образом, на выходной обмотке по вл ютс  положительные при записи и отрицательные при считывании импульсы, соответствующие входным импульсам по длительности и смещенные между собой. На выходной обмотке по вл ютс  такие же импульсы, только смещенные относительно первых. При поступлении положительных импульсов в соответствующие интеграторы 6 и 7 напр жение на их выходах возрастает до величины, пропорциональной длительности пмпульсов, выдерживаетс  на достигнутом уровне до по влени  отрицательных импульсов и падает до нулевого уровн  во врем  их действи . Суммарное напр жение выходов интегрирующих элементов представл ет собой непрерывный демодулированный сигнал.
Предмет изобретени 
Демодул тор, содержащий дифференцирующие цепи, интегрирующие и запоминающие элементы, одновибратор п сумматор, отличающийс  тем, что, с целью повыщени  его надежности и точности выделени  модулирующего сигнала, входы запоминающих элементов через дифференцирующие цепи соединены с выходами одновибратора, одна выходна  обмотка первого запоминающего элемента соединена с входом второго запоминающего элемента, а друга  выходна  обмотка первого запоминающего элемента и
выходна  обмотка второго запоминающего элемента подключены к входам соответствующих интегрирующих элементов, выходы которых подключены к входам сумматора.
8,К
--а
SU1909360A 1973-04-16 1973-04-16 Демодул тор SU457177A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1909360A SU457177A1 (ru) 1973-04-16 1973-04-16 Демодул тор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1909360A SU457177A1 (ru) 1973-04-16 1973-04-16 Демодул тор

Publications (1)

Publication Number Publication Date
SU457177A1 true SU457177A1 (ru) 1975-01-15

Family

ID=20550016

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1909360A SU457177A1 (ru) 1973-04-16 1973-04-16 Демодул тор

Country Status (1)

Country Link
SU (1) SU457177A1 (ru)

Similar Documents

Publication Publication Date Title
US3243580A (en) Phase modulation reading system
SU457177A1 (ru) Демодул тор
SU720736A1 (ru) Согласованный фильтр сложных сигналов
US3728553A (en) Speed detecting system utilizing digital logic circuitry
SU463238A1 (ru) Устройство дл контрол точности частотной настройки тракта демодул ции частотноманипулированныхх сигналов
SU1115075A1 (ru) Устройство дл управлени регистратором информации на двухстороннем носителе
SU374610A1 (ru) Релейный коррелятор
GB1211042A (en) Improvements in tachometer systems
SU864577A1 (ru) Пересчетное устройство
SU633154A1 (ru) Устройство дл автоматического измерени импульсной характеристики канала св зи
SU1280600A1 (ru) Устройство дл ввода информации
SU493805A1 (ru) Буферное запоминающее устройство
SU1356189A1 (ru) Цифровое устройство дл измерени набега фазы
SU488241A1 (ru) Устройство дл определени направлени вращени преобразовател "угол-код
SU484651A1 (ru) Устройство дл синхронизации импульсов
SU1114975A1 (ru) Цифровое устройство сдвига фазы
SU504243A1 (ru) Запоминающее устройство
SU822298A1 (ru) Устройство дл контрол блокапОСТО ННОй пАМ Ти
SU1074370A1 (ru) Устройство дл опережающего сдвига импульсной последовательности
SU1531159A1 (ru) Устройство дл считывани информации в доменной пам ти
SU611299A1 (ru) Устройство динамической пам ти
SU489124A1 (ru) Устройство дл регистрации информации
JPS58175469U (ja) 位相差測定装置
SU457175A1 (ru) Формирователь временного интервала
SU455469A1 (ru) Расширитель импульсов