SU443467A1 - Multichannel pulse generator - Google Patents

Multichannel pulse generator

Info

Publication number
SU443467A1
SU443467A1 SU1829519A SU1829519A SU443467A1 SU 443467 A1 SU443467 A1 SU 443467A1 SU 1829519 A SU1829519 A SU 1829519A SU 1829519 A SU1829519 A SU 1829519A SU 443467 A1 SU443467 A1 SU 443467A1
Authority
SU
USSR - Soviet Union
Prior art keywords
output
pulse
frequency divider
outputs
triggers
Prior art date
Application number
SU1829519A
Other languages
Russian (ru)
Inventor
Анатолий Александрович Чечин
Лариса Давидовна Клугман
Ирина Васильевна Корнеева
Леонид Иванович Чернуха
Original Assignee
Харьковское Высшее Военное Училище Им.Маршала Советского Союза Крылова Н.И.
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Харьковское Высшее Военное Училище Им.Маршала Советского Союза Крылова Н.И. filed Critical Харьковское Высшее Военное Училище Им.Маршала Советского Союза Крылова Н.И.
Priority to SU1829519A priority Critical patent/SU443467A1/en
Application granted granted Critical
Publication of SU443467A1 publication Critical patent/SU443467A1/en

Links

Description

1one

Изобретение относитс  к области автоматики и вычислительной техники.The invention relates to the field of automation and computing.

Известен многоканальный генератор импульсов , содержащий делитель частоты с кодовыми цеп ми, усилители, выходные и управл ющие триггеры, дещифратор и логические схемы «И, причем выход делител  частоты соединен с одним из входов логических схем «И, второй вход которых соединен с выходами дешифратора, вход дещифратора соединен с выходами выходных триггеров и кодовыми цеп ми делител  частоты.A multichannel pulse generator is known that contains a frequency divider with code circuits, amplifiers, output and control triggers, a decipher and an AND logic, and the output of the frequency divider is connected to one of the inputs of the AND logic, the second input of which is connected to the outputs of the decoder, The input of the de- bifter is connected to the outputs of the output triggers and the frequency divider code circuits.

Недостатком известных устройств  вл етс  их сложность и узкие функциональные возможности .A disadvantage of the known devices is their complexity and narrow functionality.

С целью упрощени  генератора выход логических схем «И через усилители соединен с соответствующими входами управл ющих и выходных триггеров и кодовыми цеп ми делител  частоты.In order to simplify the generator, the output of the logic circuits And through the amplifiers is connected to the corresponding inputs of the control and output triggers and code circuits of the frequency divider.

На чертеже представлена схема предлагаемого генератора.The drawing shows the scheme of the proposed generator.

Генератор содержит делитель частоты 1 со входом 2 и кодовыми цеп ми 3, усилители 4, выходные 5 и управл ющие 6 триггеры, программно-распределительное устройство 7 с выходами 8, состо щее из дещифратора 9 и логических схем «И 10, выходы которых 11  вл ютс  выходами устройства.The generator contains a frequency divider 1 with input 2 and code circuit 3, amplifiers 4, output 5 and control 6 triggers, switchgear 7 with outputs 8, consisting of decipheror 9 and And 10 logic circuits, whose outputs 11 are device outputs.

Устройство работает следующим образом.The device works as follows.

При включении питани  во все разр ды делител  частоты 1 записываютс  «1, выходные триггеры и управл ющие триггеры 6 устанавливаютс  в нулевое состо ние, а на первом выходе дешифратора по вл етс  потенциал , иодготавливающий первую схему «М 10 к приходу первого импульса с выхода делител .When the power is turned on, all bits of frequency divider 1 are recorded, "1, the output triggers and control triggers 6 are set to the zero state, and at the first output of the decoder a potential appears that prepares the first" M 10 for the arrival of the first pulse from the output of the divider .

При поступлении на вход 2 делител  частоты первого тактового импульса на его выходе по вл етс  импульс, который проходит через первую подготовленную схему «И и усилитель 4 и записывает через кодовую цень 3 в расчетные разр ды делител  заданное чиело в виде кода, вычитание которого из полной емкости делител  частоты определ ет расчетную длительность первого выходного импульса. Этот импульс формируетс  первым выходным триггером 5 и поступает на первыйWhen the frequency of the first clock pulse arrives at input 2, a pulse appears at its output, which passes through the first And and Amplifier 4 prepared and writes through code value 3 to the calculated bits of the divider the specified number as a code, subtracting it from the total the capacitance of the frequency divider determines the estimated duration of the first output pulse. This pulse is generated by the first output trigger 5 and is applied to the first

выход 11 устройства и на дешифратор 9, в результате чего на втором его выходе по вл етс  потенциал, подготавливающий схему «И 10 к приходу очередного импульса с делител  частоты 1. С приходом расчетногоoutput 11 of the device and the decoder 9, as a result of which a potential appears at its second output preparing the AND 10 circuit to the arrival of the next pulse from frequency divider 1. With the arrival of the calculated

числа импульсов на вход 2 делител  частоты 1 на его выходе по витс  импульс, который, пройд  через вторую схему «И и усилитель 4, поступает на вторую кодовую цепь 3 и устанавливает в разр дах делител  следующееthe number of pulses to the input 2 of the frequency divider 1 at its output is a pulse that, having passed through the second circuit “And and the amplifier 4, goes to the second code circuit 3 and installs in the divider bits the following

расчетное число.estimated number.

Одновременно этот импульс выключает первый выходной триггер 5 и включает второй , что соответствует окончанию импульса на первом выходе 11 устройства и по влению его на втором. На дешифратор 9 поступает импульс с выхода второго канального триггера , в результате чего на его третьем выходе по вл етс  соответствующий потенциал, подготавливающий третий управл емый вентиль к приходу очередного импульса. На остальных выходах устройства выходные импульсы (временные уставки) формируютс  аналогичным образом. Дл  получени  длительности импульсов ббльщих, чем врем  заполнени  полной емкости делител  тактовыми импульсами, поступающими с генератора задающей частоты, г-й триггер выключают с выхода не (i+l)-ro, а (i+2)-ro усилител . А выходы (г-f 1)-го либо других, не подсоединенных к выходным триггерам усилителей, соедин ют с единичными и нулевыми входами соответствующего числа триггеров управлени , сигналы с выхода которых не поступают на выходы И устройства, а с помощью дешифратора подготавливают схемы к приему следующих импульсов. At the same time, this pulse turns off the first output trigger 5 and turns on the second, which corresponds to the end of the pulse at the first output 11 of the device and its appearance at the second. The decoder 9 receives a pulse from the output of the second channel trigger, with the result that at its third output a corresponding potential appears that prepares the third controlled gate for the arrival of the next pulse. At the remaining outputs of the device, output pulses (time settings) are formed in a similar way. To obtain pulse durations more than the filling time of the full capacity of the divider with clock pulses from the master frequency generator, the rth trigger is turned off from the output of not (i + l) -ro, but (i + 2) -ro amplifier. And the outputs of the (r-f 1) -th or other amplifiers not connected to the output triggers of the amplifiers are connected to the single and zero inputs of the corresponding number of control triggers, the signals from which are not output to the outputs of the device, and with the help of a decoder they prepare circuits for receive the following pulses.

Предмет изобретени Subject invention

Многоканальный генератор импульсов, содержащий делитель частоты с кодовыми цен ми , усилители, выходные и управл ющие триггеры, дешифратор и логические схемы «И, причем выход делител  частоты соединен с одним из входов логических схем «И, второй вход которых соединен с выходами дещифратора , вход дешифратора соединен с выходами выходных и управл ющих триггеров , отличающийс  тем, что, с целью упрощени  генератора, выход логических схем «И через усилители соединен с соответствующими входами управл ющих и выходных триггеров и кодовыми цеп ми делител  частоты .A multichannel pulse generator containing a frequency divider with code prices, amplifiers, output and control triggers, a descrambler and an AND logic, the output of a frequency divider connected to one of the inputs of an AND logic, the second input of which is connected to the outputs of the decipher, the input the decoder is connected to the outputs of the output and control triggers, characterized in that, in order to simplify the generator, the output of the logic circuits "And through amplifiers is connected to the corresponding inputs of the control and output triggers and E n frequency divider.

SU1829519A 1972-09-21 1972-09-21 Multichannel pulse generator SU443467A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1829519A SU443467A1 (en) 1972-09-21 1972-09-21 Multichannel pulse generator

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1829519A SU443467A1 (en) 1972-09-21 1972-09-21 Multichannel pulse generator

Publications (1)

Publication Number Publication Date
SU443467A1 true SU443467A1 (en) 1974-09-15

Family

ID=20527328

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1829519A SU443467A1 (en) 1972-09-21 1972-09-21 Multichannel pulse generator

Country Status (1)

Country Link
SU (1) SU443467A1 (en)

Similar Documents

Publication Publication Date Title
FR2189796B1 (en)
SU443467A1 (en) Multichannel pulse generator
GB1454531A (en) Frequency comparison circuit arrangements
GB1102120A (en) Improvements in or relating to digital to analogue converters
SU966919A1 (en) Frequency divider with variable condition ration
JPS5538604A (en) Memory device
SU1119175A1 (en) Frequency divider
SU422102A1 (en) DELAY DEVICE
SU1123032A1 (en) Unit-counting square-law function generator
SU411628A1 (en)
SU949786A1 (en) Pulse train generator
SU951677A1 (en) Pulse delay device
SU930626A1 (en) Pulse delay device
SU976503A1 (en) Readjustable frequency divider
SU429354A1 (en) DIGITAL MEASURING DEVICE
SU930751A1 (en) Pulse train discriminating device
SU628503A1 (en) Code-to-pulse duration converter
SU434452A1 (en) DEVICE MAGNETIC RECORDING
SU401011A1 (en) DISCRETE FILTER
SU920688A1 (en) Pulse train formation device
SU824118A1 (en) Dewice for introducing corrections into a time-keeper
SU1653145A1 (en) Delay device
SU430372A1 (en) DEVICE FORMATION OF TEMPORAL SEQUENCE OF PULSES
SU697992A2 (en) Information registering device
SU451045A1 (en) Period measuring device