SU420093A1 - Цифровое устройство автоматической регулировки усиления - Google Patents

Цифровое устройство автоматической регулировки усиления

Info

Publication number
SU420093A1
SU420093A1 SU1789471A SU1789471A SU420093A1 SU 420093 A1 SU420093 A1 SU 420093A1 SU 1789471 A SU1789471 A SU 1789471A SU 1789471 A SU1789471 A SU 1789471A SU 420093 A1 SU420093 A1 SU 420093A1
Authority
SU
USSR - Soviet Union
Prior art keywords
register
input
automatic gain
gain adjustment
digital device
Prior art date
Application number
SU1789471A
Other languages
English (en)
Original Assignee
Б. Я. Фриде, Б. С. Муш , Д. К. Симо
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Б. Я. Фриде, Б. С. Муш , Д. К. Симо filed Critical Б. Я. Фриде, Б. С. Муш , Д. К. Симо
Priority to SU1789471A priority Critical patent/SU420093A1/ru
Application granted granted Critical
Publication of SU420093A1 publication Critical patent/SU420093A1/ru

Links

Landscapes

  • Radar Systems Or Details Thereof (AREA)
  • Analogue/Digital Conversion (AREA)
  • Control Of Amplification And Gain Control (AREA)

Description

1
Устройство может быть использовано в радиолокационных станци х (РЛС).
Известно цифровое устройство автоматической регулировки усилени , содержащее последовательно соединенные регулируемый усилитель, детектор, бинарный квантователь, счетчик и схему сравнени , а также вентиль, регистр и преобразователь код-напр жение, подключенный к входу регулировки усилител . Такое устройство применимо только при условии стационарности шума в пределах периода повторени  РЛС (например, собственный шум приемника). Тогда интервал накоплени  равен периоду повторени  РЛС и в течение его регулирующее напр жение корректируетс  один раз. В случае нестационарного фона по дальности дл  получени  необходимой точности регулировки период повторени  РЛС разбиваетс  на несколько интервалов, в каждом из которых шум уже считаетс  стационарным . Таким образом, устройство становитс  многоканальным.
Однако дл  обеспечени  многоканальности в известном устройстве необходимо, чтобы каждый канал содержал отдельный накопительный счетчик и счетчик числа превышений, а также в устройство вводитс  схема коммутации , обеспечивающа  подключение преобразовател  код-напр жение поочередно по всем накопительным счетчикам. В результате количество требуемого оборудовани  резко возрастает с ростом числа интервалов.
Дл  обеспечени  многоканальности устройства в него введены блок динамической пам ти , включающий два сдвигающих регистра и коммутатор, одноразр дный сумматор, логические схемы ввода слагаемых и блок умножени .
На чертеже показана блок-схема предлагаемого устройства.
Устройство содержит блок 1 динамической пам ти, включающий сдвигающие регистры 2 и 3 и коммутатор 4, подсоединенный к входам сдвигающих регистров. К управл ющим шинам последних подключен блок 5 умножени , соединенный с входом логической схемы 6 ввода первого слагаемого, второй вход которой подключен к выходу регистра 3. Выход регистра 2 соединен с входами коммутатора непосредственно и через последовательно включенные логическую схему 7 ввода второго слагаемого и одноразр дный сумматор 8.
Кроме того, регистр 2 подключен к вентилю 9, выходы которого соединены с буферным регистром 10. Последовательно с регистром 10 соединены преобразователь 11 код-напр жение , усилитель 12 промежуточной частоты (УПЧ), детектор 13, бинарный квантователь 14, счетчик 15 и регистр 16. Выходы регистров
16 и 17 подключены к схеме 18 сравнени , выход которой соединен с входом логической схемы 7. Рабочий строб в каждом периоде повторени  разбиваетс  на z равных по длительности интервалов. Каждый интервал содержит т дискретов и обрабатываетс  одним каналом устройства. Цикл работы рассматриваемого устройства в отличие от известного содержит п зондирований РЛС. Рассмотрим i-ый канал на /-ом периоде повторени  РЛС в Л-ом цикле работы устройства . В течение времени обработки сигналов в /-1-ом канале в регистре 2 производитс  сдвиг числа. К моменту времени начала /-ГО интервала в последних / разр дах регистра 2 оказываетс  записанным число С , осуществл ющее регулировку коэффициента усилени  УПЧ 12 в г-ом канале. По фронту начала работы г-го канала оно нереписываетс  через вентиль 9 в регистр 10, преобразуетс  в напр жение в преобразователе 11 и устанавливает определенный коэффициент усилени  УПЧ 12. В течение i-ro интервала времени счетчик 15 определ ет сумму ту числа превышений иродетектированным (на детекторе 13) сигналом порога квантовател  14. По заднему фронту /-го интервала содержимое счетчика иеренисываетс  в регистр 16. В течение (z+U-ro интервала времени производитс  поразр дное суммирование разности щ, -Wo, нолученной на схеме 18 сравне;-i ни , с текущей суммой - ) хран щейс  в регистре 3, на сумматоре 8 (тпо - допустимое число превышепий порога квантовател  в т дискретах канала). Последовательно , начина  с первого разр да, на сумматор подаетс  через логическую схему j 6 из регистра 3 сумма (i, о) а через логическую схему 7 число (тг. -то). Результат v (т, - 1По), поразр дно записываетс  в регистр 3 через коммутатор 4. В режиме вычислени  ошибки регулировани  число определ ющее коэффициент усилени  УПЧ 12 не мен етс . Оно циркулирует в регистре 2 (с выхода через коммутатор на вход). По окончании рабочего строба в п-ом зондировании цикла в регистре 3 содержитс  z- / разр дных слов, каждое из которых равно лл ошибке регулировани  А) - 2 (и - ) соответствующего канала устройства. В интервал времени до начала рабочего строба следующего зондировани  производитс  коррекци  управл ющего числа. Предмет изобретени  Цифровое устройство автоматической регулировки усилени , содержащее последовательно соединенные регулируемый усилитель, детектор , бинарный квантователь, счетчик и схему сравнени , а также вентиль, регистр и преобразователь код-напр жение, подключенный к входу регулировки усилител , отличающеес  тем, что, с целью обеспечени  его многоканальности, вход вентил  подключен к блоку динамической пам ти, состо щему из двух сдвигающих регистров и коммутатора , подключенного выходами к информационным входам сдвигающих регистров, одним входом к сдвигающему регистру, соединенному с вентилем непосредственно, а другим входом к тому же сдвигающему регистру через последовательно включенные одноразр дный сумматор, один из входов которого через логическую схему ввода первого слагаемого соединен с блоком умножени , подключенным к управл ющим входам обоих сдвигающих регистров, и с вторым сдвигающим регистром , и логическую схему ввода второго слагаемого, подсоединенную к схеме сравнени .
SU1789471A 1972-05-29 1972-05-29 Цифровое устройство автоматической регулировки усиления SU420093A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1789471A SU420093A1 (ru) 1972-05-29 1972-05-29 Цифровое устройство автоматической регулировки усиления

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1789471A SU420093A1 (ru) 1972-05-29 1972-05-29 Цифровое устройство автоматической регулировки усиления

Publications (1)

Publication Number Publication Date
SU420093A1 true SU420093A1 (ru) 1974-03-15

Family

ID=20515661

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1789471A SU420093A1 (ru) 1972-05-29 1972-05-29 Цифровое устройство автоматической регулировки усиления

Country Status (1)

Country Link
SU (1) SU420093A1 (ru)

Similar Documents

Publication Publication Date Title
US3961271A (en) Pulse width and amplitude screening circuit
GB1053189A (ru)
US5488325A (en) Timing generator intended for semiconductor testing apparatus
SU420093A1 (ru) Цифровое устройство автоматической регулировки усиления
US3283131A (en) Digital signal generator
US4156201A (en) Binary word presence indicating circuit
US3651416A (en) Digital parallax discriminator system
GB1229349A (ru)
US3264645A (en) Circuit arrangement for processing digitalized radar pulse echo sequences
US4173003A (en) Deltic (time compressor) with adjustable multiplication ratio
SU822298A1 (ru) Устройство дл контрол блокапОСТО ННОй пАМ Ти
SU535740A1 (ru) Устройство регулировани уровн квантовани
SU788400A1 (ru) Устройство дл измерени качества канала св зи
SU369542A1 (ru) Измеритель серии временных интервалов
SU486478A1 (ru) Устройство приема импульсных сигналов
SU1035530A1 (ru) Цифровой панорамный измеритель частоты
SU510798A1 (ru) Устройство фазового пуска
SU741413A1 (ru) Формирователь напр жени
SU1515373A1 (ru) Устройство автоматического поиска каналов радиосв зи
SU442478A1 (ru) Устройство дл определени плотности веро тностей экстремальных значений случайных процессов
SU1043633A1 (ru) Устройство дл сравнени чисел
SU484564A1 (ru) Дискретный накопитель импульсных сигналов
SU398985A1 (ru) Аналого-цифровой функциональный преобразователь
SU1601615A1 (ru) Устройство дл определени стационарности случайного процесса
SU766002A1 (ru) Устройство дл нормализации уровней сигналов