SU418964A1 - DEVICE FOR FORLE AND POWER EXPLANATION OF SERIAL-CORNER PULSES - Google Patents
DEVICE FOR FORLE AND POWER EXPLANATION OF SERIAL-CORNER PULSESInfo
- Publication number
- SU418964A1 SU418964A1 SU1801948A SU1801948A SU418964A1 SU 418964 A1 SU418964 A1 SU 418964A1 SU 1801948 A SU1801948 A SU 1801948A SU 1801948 A SU1801948 A SU 1801948A SU 418964 A1 SU418964 A1 SU 418964A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- adder
- inputs
- output
- pulses
- group
- Prior art date
Links
Landscapes
- Pulse Circuits (AREA)
Description
1one
Изобретение относитс к технике преобразовани кодов. Устройство может быть использовано в автоматике и цифровой электроизмерительной технике.The invention relates to a code conversion technique. The device can be used in automation and digital electrical engineering.
Известно устройство дл формировани серий пр моугольных импульсов, содержащее сумматор и набор переключателей дл задани числа импульсов в серии, подключенных к потенциальным входам группы импульсиопотенциальных вентилей, импульсные входы которых подсоединены к выходу триггера, по входу св занного с источником сигналов запуска и сброса.A device for forming a series of rectangular pulses is known, comprising an adder and a set of switches for setting the number of pulses in a series connected to potential inputs of a pulse-potential gate group, the pulse inputs of which are connected to the trigger output, connected to a source of start and reset signals.
Цель изобретени - повышение надежности управлени частотой следовани выходных импульсов.The purpose of the invention is to increase the reliability of controlling the pulse frequency of the output pulses.
Предлагаемое устройство отличаетс тем, что в него введена группа элементов «ИЛИ, первые входы которых подключены к выходам группы импульсно-потенциальных вентилей , а выходы св заны со входами сумматора, выход переполнени которого через дополнительно введенный элемент задержки подключен ко вторым входам группы элементов «ИЛИ.The proposed device is characterized in that a group of "OR" elements is entered in it, the first inputs of which are connected to the outputs of a group of pulse-potential gates, and the outputs are connected to the inputs of an adder, the overflow output of which through the additionally introduced delay element is connected to the second inputs of the group of elements "OR .
На чертеже приведена блок-схема устройства .The drawing shows a block diagram of the device.
Устройство содержит набор переключателей 1 дл задани числа импульсов в серии, подключенных к потенциальным входам группы импульсно-потенциальных вентилей 2, импульсные входы которых подсоединены к выходу триггера 3; группу элементов «ИЛИ 4, сумматор параллельного типа 5 и элемент задержки 6.The device contains a set of switches 1 for setting the number of pulses in series connected to potential inputs of a group of pulse potential gates 2, the pulse inputs of which are connected to the output of trigger 3; a group of elements “OR 4, a parallel type adder 5 and a delay element 6.
Входы триггера 3 св заны с источником сигналов запуска и сброса. Первые входы группы элементов «ИЛИ 4 подключены к выходам грунны импульсно-потенциальных вентиле 2, а выходы св заны со входами сумматора 5, выход переполпенн которого через элемент задержки 6 подключен ко вторым входам группы элементов «ИЛИ 4.Trigger 3 inputs are associated with a trigger and a reset source. The first inputs of the group of elements “OR 4” are connected to the outputs of the ground by the pulse-potential valve 2, and the outputs are connected to the inputs of the adder 5, the output of which is intersected by the delay element 6 is connected to the second inputs of the group of elements “OR 4.
Работает устройство следующим образом.The device works as follows.
В исходном состо нии в сумматоре 5 записано число С-1, где С-емкость сумматора. Выход сумматора через элемент задержки 6 подключен ко вторым входам группы элементов «ИЛРЬ 4 так, чтобы каждым выходным импульсом сумматора в него вводилось через обратную св зь число С-1.In the initial state in the adder 5 the number С-1 is written, where С is the capacity of the adder. The output of the adder through the delay element 6 is connected to the second inputs of the group of elements ILRE 4 so that with each output impulse of the adder the number C-1 is entered through the feedback.
Набором переключателей 1 устанавливают пр мой код числа Л , соответствующий числу импульсов в выходной серии. При этом разрешающий поте;гцпал подаетс иа определенные вентили группы 2, соответствующие вводу в cy мaтop 5 числа N.A set of switches 1 sets the direct code of the number L corresponding to the number of pulses in the output series. In this case, the permissive sweat; hzpal is supplied to the definite valves of group 2, corresponding to the input into the cymat of 5 number N.
При подаче сигнала запуска триггер 3 опрокидываетс , его выходной импульс посредством группы нмпульсно-потендиальных вентплей 2 записывает в сумматор 5 параллельным кодом число N. Так как показани сумматора были С-1, па его выходе по вл етс импульс переполпени , а в нем остаетс число Л-1. Импульс переполнени сумматора, прошедший по цепи обратной св зи, записывает в сумматор число С-1. При этом на выходе устройства вновь по вл етс импульс переполнени , а в сумматоре остаетс число . Далее описанные процессы повтор ютс . Наконец , после /V-noro переполнени сумматора его показани стапов тс равны нулю, и цикл работы устройства кончаетс .When the trigger signal is triggered, the flip-flop 3 overturns, its output impulse through a group of impulse-potential ventilator 2 records the number N in the adder 5 with a parallel code. Since the adder's indications were C-1, an overflow appears in its output, and the number L-1. An adder overflow pulse that has passed through the feedback circuit writes C-1 number to the adder. At the same time, an overflow pulse appears again at the output of the device, and a number remains in the adder. The processes described below are repeated. Finally, after the / V-noro overflow of the adder, its readings of the vehicle stacks are zero, and the cycle of operation of the device ends.
Периодичность следовани выходных импульсов устройства определ етс временем сложени Тел параллельных кодов в сумматоре и временем задержки Тос импульса переноса в петле обратной св зи. При условии временные интервалы между двум соседними выходными импульсами устройства практически одинаковы. В этом случае период следовани выходных импульсов полностью определ етс временем задержки в цепи обратной св зи и может легко задаватьс по паперед заданной программе.The frequency of the output pulses of the device is determined by the addition time of the Parallel codes bodies in the adder and the delay time Tos of the transfer pulse in the feedback loop. Provided the time intervals between two adjacent output pulses of the device are almost identical. In this case, the follow-up period of the output pulses is completely determined by the delay time in the feedback circuit and can be easily set in accordance with a predetermined program.
Если в исходном состо нии устройства показание сумматора выбрать равным С-п, где , а выход сумматора подключить ко входам тех логических элементов «ИЛИ изIf in the initial state of the device the adder reading is chosen equal to Сп, where, and the output of the adder is connected to the inputs of the logical elements "OR from
группы 4, чтобы каждым вы:|:одным импульсом устройства в сумматор заЬисывалось число С-п, число импульсов в выходной серииgroups 4, so that each of you: |: one pulse of the device in the adder recorded the number C p, the number of pulses in the output series
дd
будет равно - . В этом случае устройствоwill be equal to -. In this case, the device
может быть использовапо в ка|честве делител чисел, представленных паралЬельпыми кодами с паперед заданным периодом следовани импульсов частного.It can be used as a divisor of numbers represented by parallel codes with a predetermined period of the following impulses of a quotient.
Предмет изобретени Subject invention
Устройство дл формировани серий пр моугольпых импульсов, содержа|цее сумматор и набор переключателей дл заДани числа импульсов в серии, подключенны{х к потенциальным входам группы импул1:|сно-потенциальных вентилей, импульсные вхо|ды которых подсоединены к выходу триггера,входы которого св заны с источником сигна; ов запуска и сброса, отличаюш,еес , что, с целью повышени надежности управлени частотой следовани выходных импульсов, в него введена группа элементов «ИЛИ, первые входы которых подключены к выходам группы импульсно-потепциальных вентилей, а выходы св заны со входами сумматора, выход перенолнепи которого через допрлнительно введенный элемент задержки подключен ко вторым входам группы элементов «ИЛИ.A device for forming a series of right-angled pulses, containing an adder and a set of switches to set the number of pulses in a series, connected to the potential inputs of an impulse group: | potential-potential gates, whose pulse inputs | are connected to the trigger output, the inputs of which zany with a signal source; Starting and resetting, it is distinguished, that, in order to increase the reliability of controlling the output pulse frequency, a group of "OR" elements are entered into it, the first inputs of which are connected to the outputs of the group of pulse thermal valves, and the outputs are connected to the totalizer inputs, output through which the additional delay element is connected to the second inputs of the group of elements “OR.
тТtt
Сорос ПусSoros Pus
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1801948A SU418964A1 (en) | 1972-06-27 | 1972-06-27 | DEVICE FOR FORLE AND POWER EXPLANATION OF SERIAL-CORNER PULSES |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1801948A SU418964A1 (en) | 1972-06-27 | 1972-06-27 | DEVICE FOR FORLE AND POWER EXPLANATION OF SERIAL-CORNER PULSES |
Publications (1)
Publication Number | Publication Date |
---|---|
SU418964A1 true SU418964A1 (en) | 1974-03-05 |
Family
ID=20519360
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1801948A SU418964A1 (en) | 1972-06-27 | 1972-06-27 | DEVICE FOR FORLE AND POWER EXPLANATION OF SERIAL-CORNER PULSES |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU418964A1 (en) |
-
1972
- 1972-06-27 SU SU1801948A patent/SU418964A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US2771551A (en) | Counting circuits | |
SU418964A1 (en) | DEVICE FOR FORLE AND POWER EXPLANATION OF SERIAL-CORNER PULSES | |
GB1216081A (en) | Electronic logic element | |
SU406226A1 (en) | SHIFT REGISTER | |
SU586552A2 (en) | Device for shaping rectangular pulse trains | |
SU450369A1 (en) | Counting module | |
SU438005A1 (en) | Device for determining the extremum | |
SU502373A1 (en) | Inkjet software device | |
SU415795A1 (en) | ||
SU427331A1 (en) | DIGITAL INTEGRATOR WITH CONTROL | |
SU438122A1 (en) | Logical device | |
SU575645A2 (en) | Device for comparing numbers following one by one | |
SU525249A1 (en) | Multi-decade decade counter | |
SU416711A1 (en) | DEVICE FOR DIVIDING VOLTAGES IN NUMBER-PULSE FORM | |
SU394772A1 (en) | TIME SENSOR | |
SU547762A1 (en) | Input device | |
SU437229A1 (en) | Frequency divider | |
SU391560A1 (en) | DEVICE FOR CONSTRUCTION IN SQUARES | |
SU409386A1 (en) | DECIMAL COUNTER | |
SU1709530A1 (en) | Code-to-frequency converter | |
SU369565A1 (en) | DEVICE FOR CALCULATION OF FUNCTION y = e ^ | |
SU504243A1 (en) | Memory device | |
SU515161A1 (en) | Multistable trigger | |
SU567208A2 (en) | Multidigit decade counter | |
SU395989A1 (en) | Accumulating Binary Meter |