SU416695A1 - - Google Patents
Info
- Publication number
- SU416695A1 SU416695A1 SU1734621A SU1734621A SU416695A1 SU 416695 A1 SU416695 A1 SU 416695A1 SU 1734621 A SU1734621 A SU 1734621A SU 1734621 A SU1734621 A SU 1734621A SU 416695 A1 SU416695 A1 SU 416695A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- command
- register
- code
- input
- Prior art date
Links
Landscapes
- Programmable Controllers (AREA)
Description
1
Изобретение относитс к вычислительной технике и может быть использовано при конструировании цифровых вычислительных устройств и систем.
Известно устройство управлени цифровой вычислительной машины, содержаш,ее счетчик команд, первый вход которого соединен с выходом регистра команд и первым выходом устройства, второй - со входом устройства, а выход - со входом регистра адреса, подключенного через дешифраторы А и У и адресные ключи к адресным входам блока пам ти, выход которого через усилители считывани соединен со входом приемного регистра, первый выход которого подключен через узел формировани записи к информационному входу блока пам ти, а второй выход - ко второму выходу устройства.
Известное устройство достаточно сложно.
Цель изобретени вл етс упрошение устройства.
Дл этого устройство содержит регистр групп из п последовательно соединенных групп триггеров, вход которого подключен к третьему выходу приемного регистра, а выход - ко входу дешифратора номера разр дов , выход которого подключен ко входу регистра команд.
На чертеже приведена блок-схема устройства .
Устройство управлени цифровой вычислительной машины содержит счетчик номера серий команд , регистр адреса 2, дешифратор адреса У 3, дешифратор адреса А 4, узел
адресных ключей 5, узел адресных формирователей 6, узел формировани записи 7, блок пам ти 8, усилители считывани 9, приемный регистр 10, регистр 11, состо ш,ий из п последовательно соединенных групп триггеров 12,
дешифратор номера разр дов 13, регистр команд 14.
Вход устройства 15 соединен со входом счетчика 1 дл подачи сигнала прибавлени «единицы к записанному в счетчике коду.
Первый выход устройства соединен с выходом регистра команд 14, второй выход 16 - со вторым выходом приемного регистра 10. Пунктирными лини ми в триггерах 12 условно ноказано разделение на онерацнонную
и адресную части.
Выходы триггеров каждой предыдушей группы соединены шинами сдвига 17 со входами триггеров каждой последующей, шины 18 св зывают выходы триггеров первой (старшей ) группы 12 со входом дешифратора иоД1ера разр дов 13.
Устройство работает следующим образом.
Перед записью программы в блок пам ти
коды команд нрограммы предварительно кодирз/ютс «соседними кодами такнм образом.
что операционна и адресна части (/ii-ino одна из этих частей, напр1-гмер адресн-м) к;;;.--:дои последующей команды отлнч юи; . от прсдыдущеп значением только одного р;:нр да, соответственно в каждой части.
Процесс кодировани команд может выполн тьс автоматичекси при помощи специальной программы кодировани .
При этом, очевидно, пет необходимости хранить в блоке пам ти весь код последу10Н1ей команды полностью, а достаточно хранить лишь код номеров разр дов, подлежаищх изменению . Этот код вл етс кодо:, формриовани команды. Изменению подлежит один разр д в коде операции и одпн разр д в коде адреса.
Очевидно, разр дность кода формпровапп команды Л/фк хранимого в блоке пам ти равна
фк logs N - L log, ,
где Ла, Von - соответственно количество разр дов кода адреса и кода операции сходной команды, jVi; A a+Aon - разр дность исходной команды. Коэффициент п, представл ющий собой отношение
Л.
П :
фк
определ ет количество кодов формировани команд, хран щихс в одной чейке пам ти (если разр дность ее совпадает с разр дностью кода команды Лк), а также количество групн триггеров в регистре групп, в которые записываютс эти коды при считываиш: ил блока пам ти.
На каждом очередном цикле KO;I Г1ред1)|;,ущей команды записан на регистре 14. Ко.;, по мера (адреса) серии команд с выхода счет чика 1 подаетс на вход регистра 2, а :: содержимому счетчика I по сигналу, подаваемому на вход устройства 15, прибавл етс «единица. Выходы младших и старших разр дов кода адреса расшифровываютс со)тветственно дешифраторами 3 и 4, определ;:ющими местоположение чейки нам ти (в координатах jf и К) в блоке 8, соотве-гствующее этому коду. Г5ыходные сигналы дешифраторов 3 и 4 поступают на входы узлов 5 и 6, вырабатывающих ток считывани в выбранной чейке блока 8, хран щей серию кодов формировани команд. Выходные сигналы блока 8, соответствующие считанному коду, усиливаютс в усилителе 9 и поступают на вход регистра 10.
,71алее прин тый код регенерируетс в чейку б.ток В, из кочОрои ocynreciB.ieFio счиплвапие , п одноврсмеппо подаетс на вход регистра 11. .Код первой группы триггеров 12 регистра 11 по шипам 18 поступает па вход дешифратора 13. Выходные сигналы дешифратора 13 указывают номер разр да кода операцнп и норм разр да кода адреса в коде предыдущей команды, которые необходимо
измеиить, чтобы получить код последующей команды. Эти сигналы поступают на счетные входы триггеров регистра 14, измен значени соответстувющих разр дов кода операции и кода адреса, образу таким образом код
иоследующей команды.
После выполнени первой команды начинаетс подготовка и формирование второй и так далее каждой очередной команды .данной серии. Дл этого содержимое всех грунн триггеров регистра И по шинам 17 сдвигаетс на одну грунну влево.
В результате, в триггера старщей группы 12 заноситс содержимое триггеров более .младшей групны 12. Далее происходит расшифровка , формирование и вынолиение каждой очередной команды аналогичным описанному выше способом. После формировани и выполнени г-й команды данной серии начинаетс обработка следуюп;ей серии команд,
адрес которой содержитс в счетчике 1 и т. д.
Г1 р е д м е т и з о б р е т е и п
Устройство управлени цифровой вычпслительной машппы, содержашее счетчик команд, первый вход которого соедииен с выходол; рсгмстра команд и первым выходом устройства, второй--со входом устройства, а выхо.т - со входом регистра адреса, подключенного через де1пифраторы )( и У, адресные ктючи и формирователи к адресным входа.м блока нам ти , которого через усилители считывани соединен со входом приемного pernciра , нервый выход которого подключен через
узед формировани записи к информационному входу блока пам ти, а второй выход-ко второму выходу устройства, отличающеес тем, что, с целью упрощени , оно содержит регистр групп из п последовательно соединеппых грунн триггеров, вход которого иодключей к третьему выходу приемного регистра , а выход - ко входу дешифратора номера разр дов, выход которого подключен ко входу регистра команд.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1734621A SU416695A1 (ru) | 1972-01-04 | 1972-01-04 |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1734621A SU416695A1 (ru) | 1972-01-04 | 1972-01-04 |
Publications (1)
Publication Number | Publication Date |
---|---|
SU416695A1 true SU416695A1 (ru) | 1974-02-25 |
Family
ID=20499152
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1734621A SU416695A1 (ru) | 1972-01-04 | 1972-01-04 |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU416695A1 (ru) |
-
1972
- 1972-01-04 SU SU1734621A patent/SU416695A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4031515A (en) | Apparatus for transmitting changeable length records having variable length words with interspersed record and word positioning codes | |
ES218314A1 (es) | SISTEMA DE CONSERVACIoN DE REGISTROS | |
GB964894A (en) | Improvements in and relating to printing apparatus | |
GB746724A (en) | Magnetic core converter and storage unit | |
GB1280550A (en) | Error detection and correction system | |
SU416695A1 (ru) | ||
US3243774A (en) | Digital data werror detection and correction apparatus | |
JPS56123069A (en) | Data processing device | |
SU598076A1 (ru) | Устройство управлени цифровой вычислительной машины | |
SU503556A3 (ru) | Устройство дл записи информации | |
US3200378A (en) | Data input/output device | |
SU607283A1 (ru) | Устройство дл контрол блоков пам ти | |
SU951342A1 (ru) | Устройство дл многотоновой регистрации информации | |
SU1483431A1 (ru) | Устройство контрол по модулю 9 дл программного управлени | |
SU479151A1 (ru) | Запоминающее устройство | |
SU1695289A1 (ru) | Устройство дл вычислени непрерывно-логических функций | |
US2979709A (en) | Real time binary coded decimal-todecimal converter | |
SU435561A1 (ru) | Запоминающее устройство | |
SU489124A1 (ru) | Устройство дл регистрации информации | |
SU809376A1 (ru) | Ассоциативный запоминающийэлЕМЕНТ | |
SU490120A1 (ru) | Устройство дл суммировани | |
SU1487191A1 (ru) | Многоканальный преобразователь код-напряжение · | |
SU497634A1 (ru) | Буферное запоминающее устройство | |
SU428383A1 (ru) | Устройство управления цифровой вычислительной машины | |
SU515158A1 (ru) | Оперативное запоминающее устройство с обращением к множеству чеек пам ти |