SU413450A1 - - Google Patents

Info

Publication number
SU413450A1
SU413450A1 SU1640785A SU1640785A SU413450A1 SU 413450 A1 SU413450 A1 SU 413450A1 SU 1640785 A SU1640785 A SU 1640785A SU 1640785 A SU1640785 A SU 1640785A SU 413450 A1 SU413450 A1 SU 413450A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
adder
output
inputs
signal
Prior art date
Application number
SU1640785A
Other languages
Russian (ru)
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to SU1640785A priority Critical patent/SU413450A1/ru
Application granted granted Critical
Publication of SU413450A1 publication Critical patent/SU413450A1/ru

Links

Landscapes

  • Stabilization Of Oscillater, Synchronisation, Frequency Synthesizers (AREA)

Description

Предлагаемое устройство предпазначено дл  использовани  в след щих системах фазового управлени  с двухотсчетным датчиком угла рассогласовани .The proposed device is preassigned for use in phase-tracking phase control systems with a two-digit error angle sensor.

Известны синхронизирующие устройства двухотсчетных след щих систем, содержащие фазовый дискриминатор, выход которого соединен через ключ с одним из входов сумматора , а вход - с первым входом устройства, сдвигающий сумматор, св занный с вторым входом устройства и источником сдвигающего напр жени , блок задани  сигнала грубого отсчета, подключенный к второму входу сумматора .Synchronous devices of double-counting tracking systems are known, containing a phase discriminator whose output is connected via a key to one of the inputs of the adder, and the input is connected to the first input of the device, shifting the adder connected to the second input of the device and the source of the bias voltage, coarse signal setting unit reference, connected to the second input of the adder.

Однако известные устройства не обеспечивают высокой точности отсчета из-за нестабильности электромеханических релейных элементов и неоптимальных режимов работы полупроводниковых приборов, примен емых в них. Вследствие этого также происходит относительпое суженпе диапазона синхронизации.However, the known devices do not provide high accuracy of reference due to the instability of electromechanical relay elements and the non-optimal operating modes of semiconductor devices used in them. As a consequence, the relative narrowing of the synchronization range also occurs.

Предлагаемое устройство отличаетс  тем, что оио содержит два формировател  однонол рных сигналов, Е5ход одного из которых соединен с выходогЛ сдвигающего сумматора, а вход второго - с вторым входом устройства, два триггера, два элемента «НЕ и элемент «И, два входа которого подключены к первым вг ходам триггеров, а выход - к второму входу ключа. При этом нервые входы триггеров соединены с выходом второго элемента «ПЕ, вторые входы - с входом этого элемента «ПЕ. Третий вход первого триггера св зан с выходом первого элемента «НЕ, а третий вход второго триггера - с входом этого элемента «НЕ. Вторые выходы триггеров соединены с входами блока задани  сигнала грубого отсчета.The proposed device is characterized in that the OIO contains two mono-mono signal formers, one Echo of which is connected to the output of the shifting adder, and the input of the second with the second input of the device, two triggers, two elements "NOT and the element" And, whose two inputs are connected to The first one to the trigger moves, and the output to the second key input. At the same time, for the first time, the inputs of the triggers are connected to the output of the second element “PE, the second inputs to the input of this element“ PE. The third input of the first trigger is associated with the output of the first element "NOT", and the third input of the second trigger is connected with the input of this element "NOT. The second outputs of the flip-flops are connected to the inputs of the block for setting the coarse-reference signal.

Это позвол ет повысить точность отсчета,This improves the accuracy of the reference,

расщирить диапазон фазовой синхронизании,extend the phase locking range

обеспечить неразрывность сигнала управлени ensure the continuity of the control signal

на выходе устройства и, следовательно, улучщить динамические характеристики системыat the output of the device and, therefore, improve the dynamic characteristics of the system

в момент перехода с грубого отсчета на точный и наоборот.at the time of the transition from a rough reference to the exact and vice versa.

На чертеже приведена блок-с.хема синхронизирующего устройства двухотсчетной след щей системы.The drawing shows a block diagram of the synchronization device of a two-digit tracking system.

В нее введены фазовый дискриминатор 1, ключ 2, блок 3 задани  сигнала грубого отсчета , сумматор 4, сдвигающий сумматор 5, формирователи 6 и 7 однонол рных сигналов, элементы «НЕ 8 и 9, триггеры 10 и 11, элемент «И 12, источник 13 сдвигающего напр жени . Синхронизирующее устройство работает следующим образом.The phase discriminator 1, the key 2, the block 3 for setting the coarse signal, the adder 4, the shifting adder 5, the formers 6 and 7 of the single-ended signals, the elements "NOT 8 and 9, the triggers 10 and 11, the element" 12, the source 13 shear stress. The synchronization device operates as follows.

Сигнал с датчика грубого отсчета (на чертеже не показан) поступает на вход устройства и, суммиру сь со сдвигающим напр жением от источника 13 в сдвигаюн1,ем су.мматоре 5,The signal from the coarse reference sensor (not shown in the drawing) is fed to the input of the device and, summing up with the shifting voltage from the source 13 to the shifter, I am using a dry air gun 5,

SU1640785A 1971-03-30 1971-03-30 SU413450A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1640785A SU413450A1 (en) 1971-03-30 1971-03-30

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1640785A SU413450A1 (en) 1971-03-30 1971-03-30

Publications (1)

Publication Number Publication Date
SU413450A1 true SU413450A1 (en) 1974-01-30

Family

ID=20470733

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1640785A SU413450A1 (en) 1971-03-30 1971-03-30

Country Status (1)

Country Link
SU (1) SU413450A1 (en)

Similar Documents

Publication Publication Date Title
GB1462641A (en) Systems for measuring the distance between two points
JPS6030451B2 (en) analog to frequency converter
GB1236198A (en) A phase synchronising circuit
US4014025A (en) Scalloping suppression system and method
SU413450A1 (en)
GB1432912A (en) Automatic frequency correcotr for a local oscillator
GB1237136A (en) Improvements in or relating to synchronizers
SU656194A1 (en) Arrangement for synchronizing time scales
SU497708A1 (en) Phase disc changer
SU641640A2 (en) Synchronization device
SU391495A1 (en) PHASE DIFFER
SU687559A2 (en) Device for automatic tuning of frequency
SU363072A1 (en) NONLINEAR PARAMETRIC SELF-ADJUSTING SYSTEM
SU575768A2 (en) Device for shaping pulses
GB1354894A (en) Phase-locked oscillator circuits
SU676938A1 (en) Arbitrary shape ac voltage effective value- to-dc voltage converter
SU423102A1 (en) PULSE-PHASE SYSTEMS \ A SOFTWARE MANAGEMENT
US3013213A (en) Jitterless pulse delayer using a synchronized delay circuit and duo-triode gate
GB1413608A (en) Phase-controlled oscillator circuit
JPS5335495A (en) Signal detector
GB782878A (en) Improvements in or relating to automatically controlled variable frequency oscillators
SU758480A1 (en) Band-pass filter
SU375665A1 (en) CORNER CONVERTER - CODE
SU363229A1 (en) RESERVED DEVICE OF AUTOMATIC CONTROL SYSTEM
JPS5368554A (en) Wide-band phase synchronous receiver