SU612255A1 - Multiplier-divider - Google Patents

Multiplier-divider

Info

Publication number
SU612255A1
SU612255A1 SU752189897A SU2189897A SU612255A1 SU 612255 A1 SU612255 A1 SU 612255A1 SU 752189897 A SU752189897 A SU 752189897A SU 2189897 A SU2189897 A SU 2189897A SU 612255 A1 SU612255 A1 SU 612255A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
demodulator
pulse
divider
multiplier
Prior art date
Application number
SU752189897A
Other languages
Russian (ru)
Inventor
Эрнест Леонидович Барьюдин
Original Assignee
Baryudin Ernest L
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Baryudin Ernest L filed Critical Baryudin Ernest L
Priority to SU752189897A priority Critical patent/SU612255A1/en
Application granted granted Critical
Publication of SU612255A1 publication Critical patent/SU612255A1/en

Links

Description

(54) МНОЖИТЕЛЬНО-ДЕЛИТЕЛЬНОЕ УСТРОЙСТВО Выход перетаючател  6 импульсного делител  напр жени  4 через демодул тор 9 соединен с управл емым входом генератора импульсов 3. Устрой тво работает следующим образом. Входные сигналы в . и IT , пройд  че рез импульсный делитель напр жени  4, поремножаютс  и осредн ютс . Выходное напр жеаие импульсного делител  напр жени  4 (i) где К коэффициент пропорциональности. Аналогично импульсный делитель напр жени  5, включающий в себ  переключатель З и фильтр 7, образует напр жение Ug.,(2) где К 21 коэффициент пропорциональности. Напр жени  1Г. и If сравниваютс  схемой сравнени  8, и разница этих напр жений , поступающа  на блок 1 подбора интервала , усиливаетс  ус$шителем 2 и преобразовываетс  в 9л генератором импулг сов 3, В установившемс  режиме при большом коэффициенте усилени  можно записать 4 5Из уравнений (1)(3)пшучают 7(4) где К коэффициент пропорциональности. Следовательно, устройство производит множитеиьно-делительную операцию над входнь.мй Бвлачкнами, Введение демодул тора приводит к умень шеншо Динамической пгагрешности устройства О и поавоп ет повысить быстродействие всего устройства, что достигаетс  прин той стру& турой и использованием быстродействующего демодул тора {например, демодул тора врем -импульсного типа), что позвол ет произвести демодул цию входного воздейств за один-два периода входного сигнала, С другой стороны, введение демодул тора позвол ет облегчить режим работы блока 1 подбора интервала,- так как он отраба тывает небольшую часть входного воздейст ВИЯ, основна  до   которого отрабатываетс  демодул тором. Наличие в импульсном делителе напр жани  HMnyJibCHOsro напр жени , параметры которого пропорциональны произведению позвол ет входных сш аалом упростить демодул тор, который в этом случае вырождаетс  в интегратор импульсов с выхода переключател  6 ик пульсного делител  напр жени . К точности демодул тора высоких требований не предъ вл етс . Предлагаемое устройство обладает высоким быстродействием, равным практически одному двум периодам входного сигнала, высокой точностью, обеспечиваемой применением импульсных делителей напр жени  и компенсационным методом преобразовани  в сочетании с коррекцией по входному воэ действию , а также простотой. тени  р м у л а Множительно-делительное устройство, содержащее блок подбора интервала, состо щий из последовательно соединенных усилител  посто нного тока и генератора импульг сов, два импульсных делител  напр жени , каждый из которых состоит из последовател но соединенных переключател  и фильтра, схемы сравнени , входы которой соединены с выходами импульсных делителей напр ж ни ,- а выход соединен со входом блока подбора интервала, выход которого соединен с первым входом второго импульсного делите-. л  напр жени  и выходом устройства, первый и второй входы первого импульсного делител  напр жени  и второй вход второго импульсного делител  напр жени   вл ютс  входами устройства, отличающе&с   тем, что, с целью повьииени  точности и повышени  быстродействи , оно содержит демодул тс, причем выход перекпючател  через демодул тор соединен с управл ющим входом генератора импульсов блока подбора интервала. Источники информации, прин тые во внимание при экспертизе 1,ABTqpCKoe свидетельство № 26029О, Kn,Q 06 q 7/161, 1968, 2.Смолов В, Б., Угрюмое Е, П, Врем импульсные вычислительные устройства, Л„ Энерги , 1968, с, 37,(54) MULTIPLE-PERFORMANCE DEVICE The output of the pendulum 6 of the pulse voltage divider 4 is connected via demodulator 9 to the controllable input of the pulse generator 3. The device operates as follows. Input signals in. and IT, passed through pulse voltage divider 4, is multiplied and averaged. The output voltage of the pulse voltage divider is 4 (i) where K is the coefficient of proportionality. Similarly, a pulse voltage divider 5, including switch 3 and filter 7, forms the voltage Ug., (2) where K 21 is the coefficient of proportionality. Stresses 1G. and If are compared by the comparison circuit 8, and the difference of these voltages, fed to the interval selection block 1, is amplified by the transmitter 2 and converted into 9l by the generator of impulses 3, In the steady-state mode with a large gain factor, 4 5 From equations (1) can be written ( 3) pshuchayut 7 (4) where K coefficient of proportionality. Consequently, the device performs multiply-dividing operation on the input channel of the Bwlachnami. The introduction of a demodulator leads to a decrease in the Dynamic error of the device O and makes it possible to increase the speed of the entire device, which is achieved by the received pattern & using a high-speed demodulator (for example, a time-pulse type demodulator), which allows for demodulation of an input action in one to two periods of the input signal. On the other hand, the introduction of a demodulator makes it possible to facilitate the operation of the interval selection block 1, - since it refines a small part of the input action of the VIA, the main part of which is worked out by the demodulator. The presence in the pulse voltage divider HMnyJibCHOsro of a voltage whose parameters are proportional to the product allows the input signals to be simplified by the demodulator, which in this case degenerates into the pulse integrator from the output of the pulse voltage divider 6. There are no high requirements for demodulator accuracy. The proposed device has a high speed of almost one to two periods of the input signal, high accuracy provided by the use of pulsed voltage dividers and a compensation conversion method in combination with correction for the input voltage, as well as simplicity. shadow multiplier A multiplier-separating device containing an interval selection unit consisting of a series-connected DC amplifier and a pulse generator, two pulse voltage dividers, each of which consists of a series-connected switch and filter, a comparison circuit whose inputs are connected to the outputs of pulsed voltage dividers, and the output is connected to the input of the interval selection block, the output of which is connected to the first input of the second pulsed dividers. Voltage and output of the device, the first and second inputs of the first pulse voltage divider and the second input of the second pulse voltage divider are inputs to the device, with & so that, in order to improve accuracy and speed, it contains demodulation, and The output of the switch over the demodulator is connected to the control input of the pulse generator of the interval selection block. Sources of information taken into account in the examination of 1, ABTqpCKoe certificate No. 26029О, Kn, Q 06 q 7/161, 1968, 2. Smolov V, B., Sullen E, P, Time pulse computing devices, L „Energie, 1968 , s, 37,

efUjefUj

в,at,

eL.eL.

lili

SU752189897A 1975-11-12 1975-11-12 Multiplier-divider SU612255A1 (en)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU752189897A SU612255A1 (en) 1975-11-12 1975-11-12 Multiplier-divider

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU752189897A SU612255A1 (en) 1975-11-12 1975-11-12 Multiplier-divider

Publications (1)

Publication Number Publication Date
SU612255A1 true SU612255A1 (en) 1978-06-25

Family

ID=20637412

Family Applications (1)

Application Number Title Priority Date Filing Date
SU752189897A SU612255A1 (en) 1975-11-12 1975-11-12 Multiplier-divider

Country Status (1)

Country Link
SU (1) SU612255A1 (en)

Similar Documents

Publication Publication Date Title
SU612255A1 (en) Multiplier-divider
ES459217A1 (en) Phase-controlled track circuit receiver
FR2265216A1 (en) Demodulator for F.M. auxiliary colour carrier - with signal to be demodulated applied to two inputs of a multiplier
SU580639A1 (en) Device for conversion of signals
SU420092A1 (en) DC TO CAPTURE AMP 0 ;; i; :: tPTOB I
SU721830A1 (en) Time-pulse divider
SU649024A1 (en) Magnetograph reproduction channel
SU437206A1 (en) Pulse Correction Device
RU2308039C1 (en) Device for measuring accelerations
SU564641A1 (en) Frequency multiplying device
SU602870A1 (en) Measuring voltage converter
SU579626A1 (en) Four-quadrant dividing device
SU558397A1 (en) The converter of the difference in durations of time intervals into the amplitude of the voltage
SU602955A1 (en) Analogue multiplier
SU675592A1 (en) Sawtooth voltage adjustable generator
SU991278A2 (en) Method and device for polarographic analysis
SU381035A1 (en) EU *
SU621068A2 (en) Dc amplifier
SU739470A1 (en) Control system
SU665305A1 (en) Device for taking a logarithm of the ratio of two voltages
SU828409A1 (en) Delta-modulator
SU580652A1 (en) Device for correcting phase distortions
SU815864A1 (en) Method of cyclic amplyfying of slowly varying signals
SU658572A1 (en) Compensation-type pulse-time divider
SU936424A1 (en) Delta-modulator