SU420092A1 - DC TO CAPTURE AMP 0 ;; i; :: tPTOB I - Google Patents
DC TO CAPTURE AMP 0 ;; i; :: tPTOB IInfo
- Publication number
- SU420092A1 SU420092A1 SU1768543A SU1768543A SU420092A1 SU 420092 A1 SU420092 A1 SU 420092A1 SU 1768543 A SU1768543 A SU 1768543A SU 1768543 A SU1768543 A SU 1768543A SU 420092 A1 SU420092 A1 SU 420092A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- output
- adder
- demodulators
- modulators
- outputs
- Prior art date
Links
- 238000012935 Averaging Methods 0.000 description 1
- 230000004069 differentiation Effects 0.000 description 1
Landscapes
- Amplifiers (AREA)
Description
1one
Изобретение относитс к области радиотехники . Усилитель иредназначен дл измерени малых посто нных напр жений.This invention relates to the field of radio engineering. The amplifier is designed for measuring small DC voltages.
Известные усилители посто нного тока, соп ,ержащие два канала с общим сумматором на выходе, каждый из которых состоит из последовательно соединенных модул тора, усилител переменного тока и демодул тора, обладают высоким уровнем дрейфа нул .Known DC amplifiers, co2, holding two channels with a common adder at the output, each of which consists of a series-connected modulator, AC amplifier, and demodulator, have a high level of zero drift.
Цель изобретени - уменьшение дрейфа нул , что достигаетс путем введени между выходами демодул торов и местом соединени двух модул торов цепи отрицательной обратной св зи, содержащей последовательно соединенные сумматор, два демодул тора, подключенные к выходу этого сумматора через последовательные С-цепочки, а также второй сумматор и фильтр нижних частот.The purpose of the invention is to reduce the zero drift, which is achieved by introducing between the outputs of demodulators and the junction point of two modulators of a negative feedback circuit containing a series-connected adder, two demodulators connected to the output of this adder via successive C-chains, and also a second adder and low pass filter.
На чертеже показана схема предлагаемого усилител .The drawing shows the scheme of the proposed amplifier.
Усилитель содержит модул торы 1 и 2, каждый из которых выполнен по параллельной схеме и состоит из ключа и входного резистора . Выходы модул торов подключены соответственно к входам усилителей 3 и 4 переменного тока, выходы которых соединены с демодул торами 5 и 6. Выходы последних подключены к входам аналогового сумматора 7 и вспомогательного аналогового сумматора 8, выход которого через две разделительные У С-ценочки 9 и 10 св зан с вспомогательнымиThe amplifier contains modulators 1 and 2, each of which is made according to a parallel circuit and consists of a key and an input resistor. The outputs of the modulators are connected respectively to the inputs of amplifiers 3 and 4 of alternating current, the outputs of which are connected to demodulators 5 and 6. The outputs of the latter are connected to the inputs of the analog adder 7 and the auxiliary analog adder 8, the output of which is through two separators. associated with auxiliary
демодул торами 11 и 12. Выходы демодул торов 11 и 12 подключены к входам второго вспомогательного аналогового сумматора 13, выход которого соединен с входом фильтраdemodulators 11 and 12. The outputs of demodulators 11 and 12 are connected to the inputs of the second auxiliary analog adder 13, the output of which is connected to the input of the filter
14 нижних частот. Выход фильтра подключен к входу делител напр жени , состо щего из резисторов 15 и 16. Выход делител напр жени (резисторы 15 и 16) иодключен к соединенным между собой выводам ключей модул торов .14 low frequencies. The output of the filter is connected to the input of a voltage divider consisting of resistors 15 and 16. The output of the voltage divider (resistors 15 and 16) is connected to the interconnected pins of the modulator keys.
Посто нное напр жение (например, положительное ) с входа усилител поступает на модул торы, переключающиес в противофазе . В моменты переключени ключей модул торов в выходных напр жени х модул торов по вл ютс выбросы, обусловленные дифференцированием импульсов управлени модул торами . Сигналы с выходов модул торов поступают на неинвертирующие усилителиA constant voltage (e.g., a positive) from the input of the amplifier is fed to modulators that are switched in antiphase. At the moments of switching the keys of the modulators, surges occur in the output voltages of the modulators, due to the differentiation of the control pulses of the modulators. The signals from the modulator outputs go to non-inverting amplifiers.
переменного тока, усиливаютс , а затем детектируютс при помощи демодул торов 5 и 6. Демодул тор 5 работает сиифазпо с модул тором 1, а демодул тор 6 работает синфазно с модул тором 2. Далее выходные сигналыalternating current, amplified, and then detected using demodulators 5 and 6. Demodulator 5 operates sifazpo with modulator 1, and demodulator 6 operates in phase with modulator 2. Next, the output signals
демодул торов с}чммируютс при помощи сумматоров 7 и 8. На выходе сумматора 7 по вл етс посто нное напр жение полезного еигнала , просуммированное с напр жением, полученным от усреднени прощадей выбросов.c demodulators are connected by adders 7 and 8. At the output of adder 7, a constant voltage of the useful signal appears, summed with the voltage derived from the averaging of emission gaps.
Сигнал с выхода сумматора 8 через разделительные / С-непочкн подаютс на демодул торы 11 и 12 работающие в противофазе, которые детектируют выбросы, при этом одновременно выбросы напр жени отдел ютс от посто ппой составл ющей сигнала. Сигналы с выходов демодул торов 11 и 12 суммируютс при помощи сумматора 13. Далее эти сигналы поступают на фильтр нижних частот, который преобразует выбросы в посто нное напр жение . Сигнал с выхода фильтра через делитель напр жени (резисторы 15, 16) и модул торы поступает на входы усилителей переменного тока. В результате любое изменение выбросов на модул торах компенсируетс эквивалентным изменением посто нного напр жени , поданным на вход усилител с его выхода .The signal from the output of the adder 8 is separated by C / C signals to the demodulators 11 and 12 running in antiphase, which detect outliers, while simultaneously the voltage outliers are separated from the constant component of the signal. The signals from the outputs of demodulators 11 and 12 are summed using an adder 13. Next, these signals are sent to a low-pass filter, which converts the emissions to a constant voltage. The signal from the filter output is through a voltage divider (resistors 15, 16) and modulators to the inputs of the AC amplifiers. As a result, any change in emissions at the modulators is compensated for by an equivalent change in DC voltage applied to the input of the amplifier from its output.
Предмет изобретени Subject invention
Усилитель посто 1ного тока, содержащий два канала с общим сумматором на выходе, каждый из которых состоит из последовательно соединенных модул тора, усилител переменного тока и демодул тора, отличающийс тем, что, с целью уменьшени дрейфа нул , между выходами демодул торов иA constant current amplifier containing two channels with a common output adder, each of which consists of a series-connected modulator, an AC amplifier and a demodulator, characterized in that, in order to reduce the zero drift, between the outputs of the demodulators and
местом соединени двух модул торов введена цепь отрицательной обратной св зи, содержаща последовательно соединенные сумматор, два демодул тора, подключенные к выходу этого сумматора через последовательные RCцепочки , а также второй сумматор и фильтр нижних частот.At the junction of two modulators, a negative feedback circuit is inserted, containing a series-connected adder, two demodulators connected to the output of this adder via serial RC chains, as well as a second adder and a low-pass filter.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1768543A SU420092A1 (en) | 1972-04-03 | 1972-04-03 | DC TO CAPTURE AMP 0 ;; i; :: tPTOB I |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1768543A SU420092A1 (en) | 1972-04-03 | 1972-04-03 | DC TO CAPTURE AMP 0 ;; i; :: tPTOB I |
Publications (1)
Publication Number | Publication Date |
---|---|
SU420092A1 true SU420092A1 (en) | 1974-03-15 |
Family
ID=20509344
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1768543A SU420092A1 (en) | 1972-04-03 | 1972-04-03 | DC TO CAPTURE AMP 0 ;; i; :: tPTOB I |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU420092A1 (en) |
-
1972
- 1972-04-03 SU SU1768543A patent/SU420092A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
US4764752A (en) | Analog to digital converter having no zero or span drift | |
SU420092A1 (en) | DC TO CAPTURE AMP 0 ;; i; :: tPTOB I | |
US3466552A (en) | Ratiometer system utilizing phase comparison techniques | |
US3681700A (en) | Accurate square-law detector circuit | |
US3596064A (en) | Electronic line skew corrector | |
GB1202073A (en) | Apparatus for detecting a null between input, phase opposed, a.c. analog signals | |
US3619794A (en) | Method and system for detecting noise-containing signals | |
US2721974A (en) | Magnetometer | |
SU430388A1 (en) | DEVICE FOR CALCULATION OF TRIGONOMETRIC FUNCTIONS | |
SU1272470A1 (en) | Synchronous detector | |
SU1566464A1 (en) | Direct voltage amplifier | |
SU612255A1 (en) | Multiplier-divider | |
SU444325A1 (en) | Converter unbalance resistive bridge in the time interval | |
US3784920A (en) | Direct current amplifiers | |
SU381035A1 (en) | EU * | |
SU586419A1 (en) | Amplitude differential null-detector | |
SU420091A1 (en) | POWER CURRENT AMPLIFIER 5FUND ^^ & ^ | |
SU1054867A1 (en) | Frequency multiplier | |
SU505120A1 (en) | Push-pull amplifier | |
SU1061243A1 (en) | Amplifier with compensation of zero deviation voltage | |
SU661775A1 (en) | Pulse recurrence period to voltage converter | |
SU566201A1 (en) | Phase-angle meter | |
SU645170A1 (en) | Relay-type signal converter | |
SU454564A1 (en) | Device for calculating trigonometric functions | |
SU1160440A1 (en) | Device for calculating values of function a minus b in paranthesis over a plus b in paranthesis |