SU395835A1 - DEVICE FOR ADDRESS MODIFICATION - Google Patents
DEVICE FOR ADDRESS MODIFICATIONInfo
- Publication number
- SU395835A1 SU395835A1 SU1686488A SU1686488A SU395835A1 SU 395835 A1 SU395835 A1 SU 395835A1 SU 1686488 A SU1686488 A SU 1686488A SU 1686488 A SU1686488 A SU 1686488A SU 395835 A1 SU395835 A1 SU 395835A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- address modification
- inputs
- register
- shift register
- Prior art date
Links
Landscapes
- Executing Machine-Instructions (AREA)
Description
Изобретение относитс к цифровой вычислительной технике и может быть использовано в устройствах управлени ЦВМ, обеспечивающих выполнение программ с переадресацией.The invention relates to digital computing and can be used in digital computer control devices that provide program execution with redirection.
Известное устройство дл модификации адресов , содержащее сумматор адреса, ;г-нндексных регистров и соответствующее число элементов «И, в которых признак модификаци; адреса указываетс в специальных разр дах команды, обладает недостаточным быстродействием .A known device for modifying addresses, containing an address adder,; index registers and a corresponding number of And elements, in which the sign of the modification; The addresses are specified in special command bits and are not fast enough.
Дл повышени быстродействи устройства в его конструкцию введен сдвигающий регистр , выходы старших разр дов которого соединены со входами дешифратора, управл ющий вход сдвигающего регистра соединен с первым входом устройства, а сдвигающий вход - со вторым входом устройства.To increase the speed of the device, a shift register is entered into its design, the higher-order outputs of which are connected to the inputs of the decoder, the control input of the shift register is connected to the first input of the device, and the shift input is connected to the second input of the device.
На чертеже представлена блок-схема устройства . Она содержит индексные регистры /, элементы «И 2, сумматор адреса 3, дешифратор 4, сдвигающий регистр 5, имеющий входы 6 7.The drawing shows the block diagram of the device. It contains the index registers /, the elements "And 2, the adder address 3, the decoder 4, the shift register 5, having inputs 6 7.
Устройство работает следующим образом. Перед началом выполнени группы последовательных команд, в которой встречаютс команды с измен емыми адресами, в регистр 5 через вход 6 специальной командой записывают управл ющий код. При выполнении каждой команды через вход 7 поступает управл ющий сигнал, осуществл ющий сдвиг кода на /С разр дов. При этом в старщих К разр дах регистра оказываетс код, соответствующий признаку модификации очередной комаиды . Этот код обычным образом дешифрируетс и в виде управл ющего импульса поступает на вход элемента «И соответствующегоThe device works as follows. Before starting the execution of a group of consecutive commands, in which commands with changing addresses are encountered, a control code is written to register 5 through input 6 with a special command. When executing each command, input 7 receives a control signal that shifts the code by / C bits. In this case, in the senior K bits of the register, there appears a code corresponding to the characteristic of the modification of the next comaid. This code is decrypted in the usual way and in the form of a control pulse is fed to the input of the element "AND the corresponding
индексного регистра, обеспечива передачу содержащейс в нем информации в сумматор адреса.index register, ensuring the transfer of the information contained in it to the address adder.
Предмет и з о б р е т е Н и Subject and use of H and
1515
Устройство ДЛЯ модификации адресов, содержащее сумматор адреса, входы которого соединены с выходами соответствующих элементов «И, входы которых соединены с выходами индексных регистров, а другие - с соответствующим выходом дешифратора, отличающеес тем, что, с целью увеличени быстродействи , в устройство введен сдвигающий регистр, выходы старщих разр дов которогоA device for modifying addresses, containing an address adder, the inputs of which are connected to the outputs of the corresponding And elements, the inputs of which are connected to the outputs of the index registers and others with the corresponding output of the decoder, characterized in that, in order to increase speed, a shift register is entered into the device whose outputs are older bits
соединены со входами дешифратора, управл ющий вход сдвигающего регистра соединен с первым входом устройства, а сдвигающий вход - со вторым входом устройства.connected to the inputs of the decoder, the control input of the shift register is connected to the first input of the device, and the shift input is connected to the second input of the device.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1686488A SU395835A1 (en) | 1971-08-02 | 1971-08-02 | DEVICE FOR ADDRESS MODIFICATION |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1686488A SU395835A1 (en) | 1971-08-02 | 1971-08-02 | DEVICE FOR ADDRESS MODIFICATION |
Publications (1)
Publication Number | Publication Date |
---|---|
SU395835A1 true SU395835A1 (en) | 1973-08-28 |
Family
ID=20484584
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1686488A SU395835A1 (en) | 1971-08-02 | 1971-08-02 | DEVICE FOR ADDRESS MODIFICATION |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU395835A1 (en) |
-
1971
- 1971-08-02 SU SU1686488A patent/SU395835A1/en active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU395835A1 (en) | DEVICE FOR ADDRESS MODIFICATION | |
SU586452A1 (en) | Input-output control device | |
SU446880A1 (en) | Device for generating addresses | |
SU849223A1 (en) | Processor with dynamic microprogramme control | |
SU802963A1 (en) | Microprogramme-control device | |
SU1236465A1 (en) | Device for calculating values of trigonometric functions | |
SU588561A1 (en) | Associative memory | |
SU691830A1 (en) | Data exchange device | |
SU960814A1 (en) | Microprogram control device | |
SU922742A1 (en) | Microprogramme-control device | |
SU396719A1 (en) | REGISTER OF SHIFT | |
SU398988A1 (en) | DEVICE FOR CONTROLLING THE PRINTING MECHANISM | |
SU1478213A1 (en) | Sine and cosine computer | |
SU560228A1 (en) | Device for transferring information from main memory to input / output channels | |
SU809387A1 (en) | Shifting device | |
SU1451687A1 (en) | Square rooting device | |
SU640294A1 (en) | Microprogramme control device | |
SU1124301A1 (en) | Multichannel program interruption device | |
SU427388A1 (en) | DEVICE SHIFT | |
SU395988A1 (en) | DECIMAL COUNTER | |
SU970367A1 (en) | Microprogram control device | |
SU943734A1 (en) | Microprocessor | |
SU548892A2 (en) | Shift register | |
SU568051A1 (en) | Device for raising to the second power | |
SU471587A1 (en) | Specialized Digital Computing Device |