SU385307A1 - Дёшйф1ратор - Google Patents

Дёшйф1ратор

Info

Publication number
SU385307A1
SU385307A1 SU1631282A SU1631282A SU385307A1 SU 385307 A1 SU385307 A1 SU 385307A1 SU 1631282 A SU1631282 A SU 1631282A SU 1631282 A SU1631282 A SU 1631282A SU 385307 A1 SU385307 A1 SU 385307A1
Authority
SU
USSR - Soviet Union
Prior art keywords
code
circuit
input
decoder
output
Prior art date
Application number
SU1631282A
Other languages
English (en)
Inventor
Я. Г. Скоржинский П. Г. Тамаров Уль новский политехнический институт Б. В. Бережное
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed filed Critical
Priority to SU1631282A priority Critical patent/SU385307A1/ru
Application granted granted Critical
Publication of SU385307A1 publication Critical patent/SU385307A1/ru

Links

Landscapes

  • Manipulation Of Pulses (AREA)

Description

.1
Изобретение относитс  к автомаТиКё и телемеханике и может быть использовано при построении многоадресных информационноизмерительных систем.
В кодово-импульсиых многоадресйых системах примен ютс  дешифраторы, содержащие временное распределительное устройство, образованное последовательным включением импульсных мостовых элементов задержки, каждый из которых соединен с логическими схема1ми совпадени  и занрета. Число и последовательность включени  элементов задержки определ ютс  каждой онкретной кодовой посылкой.
При таком построении, схемы дешифратора про вл ютс  следуюидие недостатки:
невозможность использовани  дешифратора в унифицированной аппаратуре многоцелевого назначени , поскольку дл  изменени  кодовой посылки требуетс  структурна  перестройка схемы дешифратора, что в р де случаев затруднительно, а илогда и невозможно;
низка  помехоустойчивость схемы,  вл юща с  результатом стробировани  прин тых кодовых сигналов с опорными сигналами от импульсных мостовых элементов по всей длительности импульса, причем суммарна  нестабильность пропорциональна количеству элементов во временном распределителе. Например , сбой может произойти в результате чаСт-ичнбго перекрыти  одним сигналом кодовой посылки двух соседних опорных импульсов. Дл  уменьшени  веро тности сбоей при расшифровке приходи.Тс  предъ вл 1ь пойышёНные требовани  .как к каналу сВЯзи, так и К временному распределителю.
В предложенном дешифраторе эти недостатки устранены за счет того, что в него введены двухпозиционные переключатели, дифференцирующие цепи, логические схемы «И, «НЕ, «ИЛИ, счетчик импульсов, формирователь и дополнительный импульсный мостовой элемент задержки, причем вход каждого из двухпозиционных переключателей соединен
через дифференцирующую цепь с выходом соответствующего импульсного мостового элемента задержки распределительного устройства . Одни выходы каждого из двухпозиционных переключателей соединены с первыми
входами соответствующих схем «И, кроме первой, вторые входы которых объединены между собой и соединены с выходом схемы «НЕ, подключенной к входу дещифратора. Выходы всех схем «И соедидены со входом
первой схемы «ИЛИ, котора  через счетчик подключена к выходу дешифратора. Другие выходы двухпозиционных переключателей подключены ко второй схеме «ИЛИ, выход которой соединен с одним из входов первой
схемы «И, а второй вход ее соединен с входом дешифратора. Вход распределительного Зстройства подключен через дополнительный импульсный мостовой элемент задержки к формирователю, вход которого соединен с входом дешифратора, а выход - со счетчиком . На фиг. 1 изображена функциональна  схема предлагаемого дешифратора; на фиг. 2 - схема двухпозиционного переключател ; на фиг. 3, а, б - временные диаграммы, ио сн ющие работу дешифратора. Формирователь 1, срабатыва  от стартового импульса кодовой посылки с выхода приемной части телеметрического канала, обеспечивает получение на его выходе импульса, длительность которого равна паузе между стартовым импульсом и кодовой иоследовательностью , состо шей, например, из п элементарных посылок, соответствуюш,их «-разр дному коду. Задним фронтом выходного импульса формировател  запускаетс  схема импульсного мостового элемента 2, формируюша  на выходе импульс, длительность которого равна половине длительности импульса элементарной кодовой посылки. Это необходимо дл  задержки стробируюших импульсов с временного распределительного устройства , состо щего из импульсных мостовых элементов задержки 3i - Зп (п равно числу разр дов кода), относительно соответствующих импульсов прин той кодовой посылки на половину длительности импульса элементарной кодовой посылки. Така  задержка обеспечивает стробироваиие импульсов прин той кодовой посылки по наименее искаженной их части - середине, увеличива  при этом помехоустойчивость дешифратора. Положительные импульсы, соответствующие передним фронтам импульсов с временного распределительного устройства, снимаемые с выходов ди.фференцируюших цепей 4i-4п, поступают через двухпозиционные переключатели 5i-5„ (положение «У переключател ), либо на схемы «И 6i-6п, куда поступают также инвертированные схемой «НЕ 7 входные импульсы прин той кодовой посыл.и, либо через те же переключатели на логическую схему ИЛИ2 8 (положение «О переключател ) в зависимости от структуры кода объекта. В случае совпадени  импульсов с инвертора 7 и с переключателей выходные импульсы со схем 6i-6п поступают на первую схему «ИЛИ .9, куда также поступают сигналы с выхода схемы «И 10 после совпадений неинвертированных входных имиульсов и импульсов со схемы «ИЛИ 8, соответствующих «улевым разр дам кода. Следовательно, схема }0 предназначена дл  заполнени  «ненабранных разр дов кода до п. Таки.м образом, в случае совпадени  кодовой посылки с адресом объекта на схему 9 поступит ровно   импульсов, которые далее поступают на счетчик 11, сигнал с которого по вл етс  только при пересчете импульсов ( показани  счетчика сбрасываютс  на нуль каждый оаз тосле обработки формирователем очередного ста1ртового импульса). Работа дешифратора по сн етс  эпюрами, приведенными на фиг. 3, а и б. На фиг. 3, а приведены временные диаграммы в характерных точках схемы в случае совпадени  кодов посылки и адреса объекта. В этом случае передаетс  и расшифровываетс  код 101 ... 1 и с выхода счетчика поступает сигнал в устройство управлени  телеметрическим каналом, так как на вход его пришло п импульсов. На фиг. 3, б показаны временные диаграммы в тех же точках в случае несовпадени  кодов посылки и адреса объекта. В этом случае передаетс  код 001 ... 1, а адрес объекта соответствует коду 101 ... 1, на вход счетчика поступит меньше, чем п импульсов и на выходе сигнал не образуетс . Таким образом, предлагаемый дешифратор путем коммутации переключателей обеспечивает расшифровку кодовых посылок. Например, если , а кодова  посылка образуетс  последовательностью бинарных сигналов , то число расшифровываемых посылок составл ет 255. Это означает, что дешифратор может использоватьс  на 255 объектах телеконтрол  или телеуправлени . Увеличива  п - число разр дов кодовой посылки, можно путем нараш,ивани  схемы дешифраторов однотипными элементами увеличить число адресов . Предмет изобретени  Дешифратор, содержащий временное распределительное устройство, выполненное на импульсных мостовых элементах задержки, отличающийс  тем, что, с целью расширени  его функциональных возможностей и повышени  падежности работы, в него введены двухпозиционные иереключатели, дифференцирующие цепи, логические схемы «И, «НЕ, «ИЛИ, счетчик и.мпульсов, формирователь и дополнительный импульсный мостовой элемент задержки, иричем вход каждого из двухпозиционных переключателей соеди«ен через дифференцирующую цеиь с выходом соответствующего импульсного мостового элемента задержки распределительного устройства, одни выходы каждого из двухпози.ционных переключателей соединены с первыми входами соответствующих схем «И, кроме первой, вторые входы которых объединены между собой и соединены с выходом схемы «НЕ, подключенной к входу дешифратора, выходы всех схем «И соединены со входом первой схемы «ИЛИ, котора  через счетчик иодключена к выходу дешифратора, другие выходы двухиозиционных переключателей подключены ко второй схеме «ИЛИ, выход которой соединен с одним из входов первой схемы «И, а второй вход ее соединен с входом дешифратора. вход распределительного устройства подключен через дополнительный импульсный мостовой элемент задержки к формирователю, вход которого соединен с входом дешифратора, а выход - со счетчиком.
SU1631282A 1971-02-22 1971-02-22 Дёшйф1ратор SU385307A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1631282A SU385307A1 (ru) 1971-02-22 1971-02-22 Дёшйф1ратор

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1631282A SU385307A1 (ru) 1971-02-22 1971-02-22 Дёшйф1ратор

Publications (1)

Publication Number Publication Date
SU385307A1 true SU385307A1 (ru) 1973-05-29

Family

ID=20468211

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1631282A SU385307A1 (ru) 1971-02-22 1971-02-22 Дёшйф1ратор

Country Status (1)

Country Link
SU (1) SU385307A1 (ru)

Similar Documents

Publication Publication Date Title
US4041403A (en) Divide-by-N/2 frequency division arrangement
US4023110A (en) Pulse comparison system
US4155075A (en) Remote control system for selective load switching, specifically for automotive vehicles
GB1353693A (en) Privacy transmission system
US3453551A (en) Pulse sequence detector employing a shift register controlling a reversible counter
US3671959A (en) Binary to ternary converter
SU385307A1 (ru) Дёшйф1ратор
US3573752A (en) Pulse-code-modulation system with converging signal paths
US3749834A (en) System for processing slope and duration information contained in complex waveforms
US3883687A (en) Coded signal synchronizing device
US3716836A (en) Data code conversion for remote signalling and control systems
SU1179317A1 (ru) Устройство дл сортировки чисел
SU467466A1 (ru) Шифратор команд
SU766015A1 (ru) Устройство дл распределени уровней
SU1095220A1 (ru) Устройство дл передачи и приема дискретных сообщений
SU1483477A1 (ru) Устройство дл приема последовательности импульсно-временных кодов
SU1141583A1 (ru) Стартстопное приемное устройство
SU1504804A1 (ru) Декодирующее устройство'
SU560222A1 (ru) Устройство дл преобразовани двоичного кода в код гре и обратно
SU462298A1 (ru) Устройство дл перевода в режим циклового фазировани канала передачи данных
SU1485224A1 (ru) Устройство для ввода информации
SU1172060A1 (ru) Устройство дл детектировани сигналов двойной частотной телеграфии
SU514411A1 (ru) Устройство дл управлени шаговым двигателем
SU1102039A1 (ru) Устройство дл контрол распределител
SU1354232A1 (ru) Устройство дл приема последовательного кода