SU372709A1 - Делитель частоты с программным заданием коэффициента деления - Google Patents

Делитель частоты с программным заданием коэффициента деления

Info

Publication number
SU372709A1
SU372709A1 SU1653228A SU1653228A SU372709A1 SU 372709 A1 SU372709 A1 SU 372709A1 SU 1653228 A SU1653228 A SU 1653228A SU 1653228 A SU1653228 A SU 1653228A SU 372709 A1 SU372709 A1 SU 372709A1
Authority
SU
USSR - Soviet Union
Prior art keywords
counter
switch
input
output
frequency divider
Prior art date
Application number
SU1653228A
Other languages
English (en)
Inventor
В. П. Онуфриев В. М. Резник днл Н. Кузнецов
Original Assignee
Харьковский Институт Радиоэлектроники
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Харьковский Институт Радиоэлектроники filed Critical Харьковский Институт Радиоэлектроники
Priority to SU1653228A priority Critical patent/SU372709A1/ru
Application granted granted Critical
Publication of SU372709A1 publication Critical patent/SU372709A1/ru

Links

Landscapes

  • Feedback Control In General (AREA)

Description

Изобретение относитс  к области автоматики .
Известны делители частоты с программным заданием коэффициента делени , содержащие генератор, соединенный с переключателем, программный блок, подключенный выходами к одной группе входов цифрового компаратора , друга  группа входов которого соединена с выходами счетчика, выполненного на триггерах и последовательно соединенных вентил х сквозного переноса.
Предложенное устройство отличаетс  от известных тем, что в нем выход цифрового компаратора соединен с управл ющим входом переключател , один выход которого соединен со входом первого вентил  сквозного переноса и счетным входом счетчика, а другой выход переключател  подключен к единичному входу триггера младшего разр да счетчика, к нулевым входам остальных триггеров счетчика и ко входу программного блока.
Это позволило повысить быстродействие устройства. Блок-схема устройства приведена на чертеже.
Устройство содержит генератор 1, соединенный с переключателем 2, программный блок 3, подключенный выходами к одной группе входов цифрового компаратора 4, друга  группа
2
входов которого соединена с выходами счетчика 5, выполненного на последовательно соединенных вентил х 6, 7 сквозного переноса , управл емых от соответствующего триггера 8, 9 или 10. Выход компаратора 4 соединен с управл ющим входом переключател  2, один выход которого соединен со входом первого вентил  6 сквозного переноса и счетным входом счетчика 5. Другой выход переO ключател  подключен к единичному входу триггера 8 младщего разр да счетчика, к нулевым входам остальных триггеров 9, 10 счетчика 5 и ко входу программного блока 3. Устройство работает следующим образом.
5 Р1мпульсы опорного генератора / поступают па переключатель 2 и в зависимости от его состо ни  направл ютс  дл  суммировани  в счетчик 5, и на выход, на переустановку счетчика 5 и в программный блок 3 дл  изменени  коэффициента делени . Пололчительный эффект достигаетс  именно этпмп св з ми выходов переключател  2. При емкости счетчика 5, равной .V, коэффициент делени  п, задаваемый программным блоком 3, может измен тьс  в пределах от 1 до N-1. Исходным состо нием счетчика 5  вл етс  единица в младщем разр де (000... 01), что предопредел ет следующие отличительные признаки в функционировании устройства. При значенпп
запрограммированного числа п и числа в счетчике 5 000... 01 цифровой компаратор 4 выдает в общем случае логический сигнал «1. Этот сигнал определ ет такое состо ние переключател  2, в котором импульсы генератора 1 поступают только дл  суммировани  в счетчик 5. При поступлении  -1 импульса значение числа в счетчике 5 с учетом уже имевшейс  единицы равно п. Наступившее равенство кодов в счетчике 5 и программном блоке 3 отрабатывает цифровой компаратор 4. Сигнал «О с его выхода переключает п-н импульс генератора / на выход, на стирание результата п с записью единицы в счетчик 5 и в программный блок 3 (при необходимости смены коэффициента делени ). Возврат счетчика 5 в состо ние 000... 01 нарушает равенство с запрограммированным числом (кроме ), цифровой компаратор 4 вырабатывает «1. Процесс делени  повтор етс .
4 Предмет изобретени 
Делитель частоты с программным заданием коэффициента делени , содержащий генератор , соединенный с переключателем, программный блок, подключенный выходами к одной группе входов цифрового компаратора , друга  группа входов которого соединена с выходами счетчика, выполненного на триггерах и последовательно соединенных вентил х сквозного переноса, отличающийс  тем, что, с целью повышени  быстродействи  устройства , в нем выход цифрового компаратора соединен с управл ющим входом переключател , один выход которого соединен со входом первого вентил  сквозного переноса и счетным входом счетчика, а другой выход переключател  подключен к единичному входу триггера младшего разр да счетчика, к нулевым входам остальных триггеров счетчика и ко входу программного блока.
SU1653228A 1971-05-03 1971-05-03 Делитель частоты с программным заданием коэффициента деления SU372709A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU1653228A SU372709A1 (ru) 1971-05-03 1971-05-03 Делитель частоты с программным заданием коэффициента деления

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU1653228A SU372709A1 (ru) 1971-05-03 1971-05-03 Делитель частоты с программным заданием коэффициента деления

Publications (1)

Publication Number Publication Date
SU372709A1 true SU372709A1 (ru) 1973-03-01

Family

ID=20474260

Family Applications (1)

Application Number Title Priority Date Filing Date
SU1653228A SU372709A1 (ru) 1971-05-03 1971-05-03 Делитель частоты с программным заданием коэффициента деления

Country Status (1)

Country Link
SU (1) SU372709A1 (ru)

Similar Documents

Publication Publication Date Title
US3096483A (en) Frequency divider system with preset means to select countdown cycle
US2880934A (en) Reversible counting system
SU372709A1 (ru) Делитель частоты с программным заданием коэффициента деления
US3237171A (en) Timing device
ES404910A1 (es) Perfeccionamientos en un sistema conmutador.
SU508940A1 (ru) Двоичный счетчик
SU373890A1 (ru) Всесоюзная i
SU884151A1 (ru) Счетчик импульсов
SU439925A1 (ru) Делитель частоты
SU437229A1 (ru) Делитель частоты
SU421154A1 (ru) Устройство для задания ритма
SU567203A1 (ru) Аналого-цифровой функциональный преобразователь
SU445161A1 (ru) Делитель количества импульсов
SU391743A1 (ru) Десятичное пересчетное устройство
SU456368A1 (ru) Многоразр дный число-импульсный делитель
SU473990A1 (ru) Устройство дл задани скорости интерполировани
SU364109A1 (ru) Распределитель импульсов на потенциальных элед1ентах
SU982200A1 (ru) Управл емый делитель частоты
SU748878A1 (ru) Распределитель импульсов
SU390671A1 (ru) ВСЕСОЮЗНАЯ RATXt* !'!•'!'» ••'t"';.';?!^::ii;^if и
SU456366A1 (ru) Управл емый делитель частоты
SU132865A1 (ru) Делитель частоты
SU447849A1 (ru) Управл емый делитель частоты
SU962937A1 (ru) Веро тностное устройство дл извлечени корн
SU451073A1 (ru) Распределитель