SU369714A1 - Логический элемент - Google Patents
Логический элементInfo
- Publication number
- SU369714A1 SU369714A1 SU1679711A SU1679711A SU369714A1 SU 369714 A1 SU369714 A1 SU 369714A1 SU 1679711 A SU1679711 A SU 1679711A SU 1679711 A SU1679711 A SU 1679711A SU 369714 A1 SU369714 A1 SU 369714A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- transistor
- emitter
- collector
- inverter
- output
- Prior art date
Links
Landscapes
- Logic Circuits (AREA)
Description
1
Изобретение относитс к цифровой технике.
Известен логический элемент, содержащий входной многоэмиттерный транзистор, соединенный коллектором с базой ключевого транзистора , коллектор которого подключен ко входу инвертора, и дополнительный транзистор .
Недостатком известного устройства вл етс его мала помехоустойчивость.
С целью повышени помехоустойчивости в предлагаемый логический элемент введен резистивный делитель, у которого первый выход соединен с эмиттером ключевого транзистора, а второй выход - € коллектором дополнительного транзистора, подключенного базой через резистор к выходу инвертора.
На чертеже дан предлагаемый логический элемент.
Устройство содержит логическую часть /, выполн ющую функцию п, собранную на многоэмиттерном транзисторе 2 и резисторе 3, инвертор 4, резистивный делитель, состо щий из резисторов 5, 6 и 7, ключевой транзистор 8, включенный по схеме с общим эмиттером, в коллекторную цепь которого включен резистор 9, и дополнительный транзистор 10, подключенный через резистор // к выходу схемы. Ключевой транзистор S соединен базой с коллектором многоэмиттерного транзистора 2, коллектором - с инвертором 4, а эмиттером - со средней точкой между резисторами 5 и 6. Дополнительный транзистор 10 коллектором подключаетс к средней точке между резисторами 5 и 7. Устройство работает следующим образом.
Если на одном из входов имеетс низкий уровень напр жени (логический «О), то многоэмиттерный транзистор 2 находитс в насыщении, потенциал коллектора выше потенциала эмиттера на величину напр жени насыщени транзистора. В этом режиме потенциал эмиттера ключевого транзистора 8 выбираетс резистивным делителем, состо щим из резисторов 5, 6 и 7, таким, что его
эмиттерный переход закрыт; в результате на инвертор 4 с коллектора ключевого транзистора 8 подаетс высокий уровень, инвертор открываетс и на его выходе устанавливаетс низкий уровень, при этом дополнительный
транзистор 10 закрываетс .
Если на всех входах схемы повысить напр жение , то пропорционально повышаетс напр жение на коллекторе транзистора 2 и на базе транзистора 8.
При некоторой величине напр жени транзистор 8 начинает открыватьс , потенциал его коллектора понижаетс и приводит к закрыванию инвертора 4. Высокое напр жение на выходе схемы обеспечивает открывание транзистора 10 и шунтирование резистора 7. Потенциал эмиттера транзистора 8 понижаетс и обеспечиваетс током, протекающим от источника через резистивный делитель, состо щий из резисторов 5 и 6 а также эмиттерным током транзистора 8. При низкоомном делителе вли нием эмиттерного тока можно пренебречь .
Предмет изобретени
Логический элемент, содержащий входной многоэмиттерный транзистор, соединенный
коллектором с базой ключевого транзистора, коллектор которого подключен ко входу инвертора , и дополнительный транзистор, отличающийс тем, что, с целью повышени помехоустойчивости , в него введен резистивный делитель , у которого первый выход соединен с эмиттером ключевого транзистора, а второй выход - с коллектором дополнительного транзистора , подключенного своей базой через резистор к выходу инвертора.
Г
W
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1679711A SU369714A1 (ru) | 1971-07-15 | 1971-07-15 | Логический элемент |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1679711A SU369714A1 (ru) | 1971-07-15 | 1971-07-15 | Логический элемент |
Publications (1)
Publication Number | Publication Date |
---|---|
SU369714A1 true SU369714A1 (ru) | 1973-02-08 |
Family
ID=20482407
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1679711A SU369714A1 (ru) | 1971-07-15 | 1971-07-15 | Логический элемент |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU369714A1 (ru) |
-
1971
- 1971-07-15 SU SU1679711A patent/SU369714A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU369714A1 (ru) | Логический элемент | |
US3612911A (en) | Asynchronous rs sweep stage in ecl technique | |
US3798467A (en) | Circuit for interference free recognition of zero crossings of read signals of magnetic layer memories | |
US3671763A (en) | Ternary latches | |
SU362487A1 (ru) | ПАТ?Ш'Ш-[1ХСГ'Е^:чДП | |
SU531283A1 (ru) | Логический элемент и-не | |
US3407313A (en) | Monostable multivibrator with an auxiliary transistor in the timing circuit for broadening the output pulses | |
JPS5830233A (ja) | トランジスタ回路 | |
SU416879A1 (ru) | ||
GB1196763A (en) | High Speed Memory Logic Network. | |
SU389628A1 (ru) | Д-триггер | |
SU423252A1 (ru) | Логическое устройство | |
SU482881A1 (ru) | Пороговое устройство | |
SU809527A1 (ru) | Формирователь бипол рных сигналов | |
SU970693A1 (ru) | Выходной каскад | |
SU474910A1 (ru) | Триггер шмитта | |
SU428556A1 (ru) | Логический элемент на переключателях тока | |
SU446051A1 (ru) | Дискриминатор сигналов троичного пол рного кода | |
US3638048A (en) | Store read units | |
SU367528A1 (ru) | Триггерное устройство | |
SU488334A1 (ru) | Селектор бипол рных импульсов | |
SU864501A1 (ru) | Ждущий мультивибратор | |
SU490259A1 (ru) | Мультивибратор | |
SU476631A1 (ru) | Транзисторный усилитель | |
SU466620A1 (ru) | Логический элемент и-не |