SU363971A1 - УСТРОЙСТВО дл ИНДИКАЦИИ ЭЛЕКТРИЧЕСКИХ СИГНАЛОВ - Google Patents
УСТРОЙСТВО дл ИНДИКАЦИИ ЭЛЕКТРИЧЕСКИХ СИГНАЛОВInfo
- Publication number
- SU363971A1 SU363971A1 SU1215905A SU1215905A SU363971A1 SU 363971 A1 SU363971 A1 SU 363971A1 SU 1215905 A SU1215905 A SU 1215905A SU 1215905 A SU1215905 A SU 1215905A SU 363971 A1 SU363971 A1 SU 363971A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- signal
- shift register
- switch
- output
- trigger
- Prior art date
Links
Landscapes
- Measurement Of Current Or Voltage (AREA)
Description
1
Изобретение относитс к области автоматики и вычислительной техники и может быть использовано в качестве выносного прибора дл осциллографировани электрических сигналов .
Известны устройства дл индикации электрических сигналов, содержащие блок квантовани сигнала по уровню и времени, блок управлени , блок пам ти и индикаторное табло.
Предложенное устройство отличаетс от известных тем, что в его блок управлени введены сдвигающий регистр, схемы совпадени , блок задержки, триггер, переключатель и коммутатор , причем вход сдвигающего регистра св зан с щиной тактовых импульсов, а его выходы через схемы совпадени , соединенные с управл ющими щинами, подключены к выходным шинам блока управлени . Выход последней чейки сдвигающего регистра через блок задержки нодсоединен к первым входам триггера и переключател , вторые входы которых св заны соответственно с щиной установки и с щиной разрешени , причем выход триггера через коммутатор соединен со всеми чейками сдвигающего регистра, а выход переключател подключен к первой чейке сдвигающего регистра.
Такое выполнение позвол ет упростить устройство и повысить точность отсчета данных.
На фиг. 1 показана блок-схема устройства
дл индикации электрических сигналов; на фиг. 2 - его блок управлени .
Устройство содержит блок / квантовани сигнала по уровню и времени, блок 2 управлени , блок 5 пам ти, индикаторное табло 4, сдвигающий регистр 5, схемы 6 совпадени , блок 7 задержки, триггер 8, переключатель 9, ком.мутатор 10, шину 11 тактовых импульсов, выходные щины 12 блока управлени , управл ющие щины 13, щину 14 разрешени , шину
15 установки и входную шину 16.
Устройство работает следующим образом.
Исследуемый сигнал по входной щине 16
подаетс на блок / квантовани сигнала по
уровню и времени, с выхода которого в такты времени, соответствующие частоте квантовани по времени, снимаютс импульсы уровн сигнала, соответствующие дискретному отсчету исследуемого сигнала в данном такте
(фиг. 1). Частота квантовани по времени и щаг дискретизации по уровню могут быть переменными и соответствовать частоте и амплитуде сигнала и требуемой точности осциллографировани .
Импульсы уровн сигнала с помощью блока 2 управлени , осуществл ющего распределение их по чейкам блока 3 пам ти, по выходным щинам 12 (фиг. 2), записываютс в блок пам ти. Кажда из чеек блока пам ти
управл ет одним из элементов индикаторного
табло 4, расположенных в виде пр моугольной решетки, так что каждому такту времени соответствуют элементы определенного столбца , а каждому дискретному уровню сигнала- элементы определенной строки. Таким образом , записанный в блоке пам ти сигнал (или его часть) индицируетс на табло в виде прерывистой линии, изображающей зависимость величины сигнала от времени. В качестве индикаторных элементов могут быть использоваиы любые элементы, изменение состо ни которых можно наблюдать.
Блок унравлени обеснечивает не только управление записью и стнранием отсчетов сигнала, но и синхронизацию изображени сигнала на табло.
На вход сдвигающего регистра 5 (фиг. 2) по щине 11 тактовых импульсов подаютс импульсы с частотой, равной частоте квантовани сигнала. После срабатывани последней чейки сдвигающего регистра, происходит сброс всех его чеек в состо ние «О и через блок 7 задержки и переключатель 9 вновь срабатывает перва чейка сдвигающего регистра , т. е. обеспечиваетс цикличность его работы .
В режиме ждущей развертки включаетс перва чейка сдвигающего регистра под действием сигнала определенного уровн , подаваемого с блока квантовани сигналов но уровню и времени через шину 14 разрещени на один вход переключател 9. Переключатель нронускает его в том случае, если неред ним имел место импульс с выхода блока 7 задержки . Регулиру задержку начала цикла развертки с помощью этого блока, можно обеспечить синхронизацию изображени сигнала на табло.
Запись импульсов, соответствующих дискретным уровн м сигнала, в чейки блока 5 пам ти осуществл етс с помощью схем 6 совпадени . В каждом такте срабатывает та схема совпадени , один вход которой подключен к возбужденной в этом такте чейке сдвигающего регистра, а другой вход - к той управл ющей шине 13, которой соответствует уровень сигнала в этом такте.
Импульсы с выхода схем совпадений через выходные щины 12 занисываютс в соответствующие чейки блока 3 пам ти. В качестве чеек блока пам ти в описываемом варианте
можно использовать любые элементы с двум устойчивыми состо ни ми (триггеры и т. д.). В каждом такте времени, нар ду с записью, происходит стирание информации в тех чейках блока па мти, которые соответствуют следующему такту времени. Дл этого используют импульс с возбужденной чейки сдвигающего регистра. Дл сдвига изображени сигнала по оси
времени предусмотрен триггер 8, выход которого с помощью коммутатора 10 можно подсоединить к входу любой чейки сдвигающего регистра. Триггер подготавливаетс к срабатыванию
«вручную с номощью кнопки (на чертеже не показана), нодключенной к одному входу триггера через шину 15 установки, и срабатывает от импульса с выхода блока задержки. При этом очередной цикл начинаетс с той чейки
регистра, вход которой подключен к выходу триггера. Если изображение сигнала было предварительно синхронизировано, оно сдвигаетс на число тактов, равное нор дковому номеру чейки, подключенной к триггеру.
Предмет изобретени
Устройство дл индикации электрических
сигналов, содержащее последовательно соединенные блок квантовани сигнала по уровню и времени, блок управлени , блок пам ти и индикаторное табло, отличающеес тем, что, с целью упрощени устройства и повышени
точности отсчета данных, в нем блок управлени содержит сдвигающий регистр, схемы совпадени , блок задержки, триггер, переключатель , коммутатор, причем вход сдвигающего регистра соединен с шиной тактовых имнульсов , а его выходы через схемы совпадени , св занные с управл ющими шинами, подключены к выходным шинам, выход последней чейки сдвигающего регистра через блок задержки подключен к первым входам триггера и переключател , вторые входы которых соединены соответственно с шиной установки и с шиной разрешени , причем выход триггера через коммутатор св зан с чейками сдвигающего регистра, а выход переключател
подключен к первой чейке сдвигающего регистра .
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1215905A SU363971A1 (ru) | 1968-02-05 | 1968-02-05 | УСТРОЙСТВО дл ИНДИКАЦИИ ЭЛЕКТРИЧЕСКИХ СИГНАЛОВ |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU1215905A SU363971A1 (ru) | 1968-02-05 | 1968-02-05 | УСТРОЙСТВО дл ИНДИКАЦИИ ЭЛЕКТРИЧЕСКИХ СИГНАЛОВ |
Publications (1)
Publication Number | Publication Date |
---|---|
SU363971A1 true SU363971A1 (ru) | 1972-12-25 |
Family
ID=20441850
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU1215905A SU363971A1 (ru) | 1968-02-05 | 1968-02-05 | УСТРОЙСТВО дл ИНДИКАЦИИ ЭЛЕКТРИЧЕСКИХ СИГНАЛОВ |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU363971A1 (ru) |
-
1968
- 1968-02-05 SU SU1215905A patent/SU363971A1/ru active
Similar Documents
Publication | Publication Date | Title |
---|---|---|
JPS5931096B2 (ja) | タイム・オブ・イベント・レコ−ダ | |
US4648072A (en) | High speed data acquisition utilizing multiplex charge transfer devices | |
US3843893A (en) | Logical synchronization of test instruments | |
US4168467A (en) | Measurement of pulse duration | |
SU363971A1 (ru) | УСТРОЙСТВО дл ИНДИКАЦИИ ЭЛЕКТРИЧЕСКИХ СИГНАЛОВ | |
US4725748A (en) | High speed data acquisition utilizing multiple charge transfer delay lines | |
JPS6015901B2 (ja) | 時間測定装置 | |
SU1168957A1 (ru) | Устройство дл ввода информации | |
SU1185276A1 (ru) | Устройство дл автоматического измерени параметров радиоприемников | |
SU1267398A1 (ru) | Устройство дл ввода информации | |
RU1795511C (ru) | Устройство дл индикации | |
SU601625A1 (ru) | Преобразователь частота -код | |
SU1481845A1 (ru) | Устройство дл отображени информации на экране цифрового диспле | |
SU1322365A1 (ru) | Устройство дл управлени линейным сегментным индикатором | |
SU438013A1 (ru) | Устройство дл преобразовани информации | |
SU959104A1 (ru) | Устройство дл определени условного математического ожидани | |
SU788179A1 (ru) | Накопитель | |
SU888165A1 (ru) | Устройство дл временного сжати входного сигнала | |
SU1172055A1 (ru) | Устройство дл автоматического определени коэффициента ошибок в каналах св зи | |
SU1554000A1 (ru) | Устройство дл контрол состо ни датчиков | |
JPS60113158A (ja) | トレンドグラフ表示装置 | |
SU1695235A1 (ru) | Устройство дл измерени скорости | |
SU1399774A1 (ru) | Устройство дл контрол информации | |
SU400895A1 (ru) | Статистический анализатор | |
SU1725213A1 (ru) | Устройство дл ввода информации |