SU1718221A1 - Генератор тестов - Google Patents
Генератор тестов Download PDFInfo
- Publication number
- SU1718221A1 SU1718221A1 SU894765756A SU4765756A SU1718221A1 SU 1718221 A1 SU1718221 A1 SU 1718221A1 SU 894765756 A SU894765756 A SU 894765756A SU 4765756 A SU4765756 A SU 4765756A SU 1718221 A1 SU1718221 A1 SU 1718221A1
- Authority
- SU
- USSR - Soviet Union
- Prior art keywords
- input
- output
- outputs
- synchronization
- generator
- Prior art date
Links
Landscapes
- Complex Calculations (AREA)
Abstract
Изобретение относитс к вычислительной технике, в частности к средствам автоматического контрол цифровых устройств. Цель изобретени - расширение класса решаемых задач за счет обеспечени возмож- ности формировани тестовой последовательности различного характера. Генератор тестов содержит блок 1 синхронизации , блок 2 пам ти, регистр 3, счетчик 4, первый кольцевой регистр 5, второй кольцевой регистр 6, таймер 7, ждущий мультивибратор 8, датчик 9 случайных чисел, первый коммутатор 10, второй коммутатор 11. 1.ИЛ.
Description
(Л
С
00
Ю Ю
Изобретение относитс к вычислительной технике, а именно к средствам автоматического контрол цифровых устройств.
Цель изобретени - расширение класса решаемых задач за счет обеспечени , воз- можности формировани тестовой последовательности различного характера. , На чертеже приведена функциональна схема генератора тестов.
Генератор тестов содержит блок 1 синхронизации , блок 2 пам ти, регистр 3, счет- чик 4, первый кольцевой регистр 5, второй кольцевой регистр 6, таймер 7, ждущий мультивибратор 8, датчик 9 случайных чисел , первый коммутатор 10, второй коммутатор 11.
Первый выход блока 1 синхронизации соединен с входами кольцевых регистров, второй выход соединен с входами таймера 7,- ждущего мультивибратора 8 и второго коммутатора 11. Третий выхбд соединен с счетчиком 4, четвертый выхоЈ - с входом блока пам ти 2, п тый выход- с синхровхо- дом регистра 3, информационные входы которого соединены с выходами первого 10 и второго 11 коммутаторов, а адресные входы первого коммутатора 10 соединены с выхо- дами датчика случайных чисел 9, вход разрешени которого соединён с выходом таймера 7, а вход запуска с выходом ждущего мультивибратора 8, вход блока 1 синхронизации соединен с выходом счетчика 4. Группа разр дных выходов счетчика 4 сое- динена с группой разр дных входов блока пам ти 2, информационные входы которого соединены с выходами регистра 4 и вл ютс выходом генератора, выходы датчика случайных чисел 9 соединены с адресными входами первого коммутатора 10, информа- ционные входы которого соединены с выходами первого кольцевого регистра 5, информационные входы второго коммутатора 11 соединены с выходами второго кольцевого регистра 6 кроме того с шиной задани начальных данных генератора 12 соединены входы датчика 9 случайных чисел , блока 1 синхронизации, счетчика 4, кольцевых регистров 5 и 6, регистра 3.
Генератор тестов работает следующим образом.
С шины задани входных начальных данных 12 устанавливаетс режим формировани тестовой последовательности: формирование последовательности типа бегущий код, формирование счетчиков по- следовательностей, формирование последовательности случайных кодов с управл емой веро тностью по влени еди- нИц. Во всех режимах в любых разр дах выходного слова могут быть сформированы
логические константы. Затем устанавливают исходные значени кольцевых регистров 5 и б и счетчика 4.
В режиме формировани случайных кодов исходное значение кольцевых регистров 5 и 6 - код 00,.,О, в других режимах значени , записываемые в регистре 5 и 6, определ ют разр ды, устанавливаемые в 1 (регистр 6) или в 0 (регистр 5). Счетчик 4 отсчитывает количество слов в тестовой последовательности . Дл задани необходимого числа комбинаций это число заноситс в счетчик 4 в дополнительном инверсном коде. В этом случае при подаче требуемого числа импульсов на счетный вход счетчика блоком 1 синхронизации происходит переполнение счетчика 4, сигнал с соответствующего выхода счетчика 4 останавливает работу блока 1 синхронизации, а следовательно всегда генератора. В том случае, когда количество слов в тестовой последовательности не регламентировано, сигнал переполнени счетчика 4 блокируетс в блоке 1 синхронизации, и остановка генератора осуществл етс с шины задани входных начальных данных 12. Режим работы регистра 3 осуществл етс подачей сигнала на его V-входы. В режиме формировани случайной тестовой последовательности управление параметрами этой последовательности также задаетс с шины задани входных начальных данных 12.
При формировании случайной тестовой последовательности первым импульсом цикла работы осуществл етс сброс содержимого регистра 3 (через коммутатор 11). Этот же импульс инициирует возбуждение ждущего мультивибратора 8, а следовательно датчика случайных чисел 9. Ждущий мультивибратор 8 возбуждающего импульса вырабатывает калиброванный по амплитуде и длительности импульс, мощность которого выбираетс в зависимости от образца пластины датчика случайных чисел 9 и обычно находитс в пределах ЗООмкВт - 30 мВт, Длительность импульса должна превышать величину перепол ризации домена и составл ет величину 10-15 мкс.
Дл формировани последовательности слов с равноверо тным количеством символов 0 и 1 заранее, в соответствии с законом распределени , характерным дл датчиков случайных чисел 9, определ ют величину математического ожидани . Так как дл формировани возбуждающего импульса возбуждени пластины датчика случайных чисел 9 и распространени цепной волны до электрода требуетс определен- ное врем , минимальную величину которого
можно предварительно определить, то каждый импульс, инициирующий возбуждение датчика случайных чисел 9, смещаетс тай- мером 6 на эту величину г зад и возбуждает датчик случайных импульсов 9. От длительности формируемого импульса г уст зависит веро тность формировани символов О или 1 в словах выходной последовательно- сти. В том случае, когда густ длитс от момента теоретически возможного начала возбуждени импульса на выходных электродах до момента математического ожидани случайного закона распределени времени распространени веро тности формировани символов 0 и 1 в словах выходной последовательности равны. В случае уменьшени (увеличени ) т уст соответственно уменьшаетс (увеличивает- с ) веро тность формировани символов 1 в словах выходной последовательности. Величина т уст. задаетс кодом с шины задани входных начальных данных 12.
Импульс длительностью т уст. форми- рует параллельный код с заданной веро тностью 0 и 1, который через коммутатор 10 и входы регистра 3 устанавливаетс в последнем и выдаетс генератором. Вторым тактовым импульсом цикла работы генера- тора блок 1 синхронизации увеличивает на единицу содержимое счетчика 4 адреса. Третьим тактовым импульсом осуществл етс запись сформированного слова в блок 2 пам ти.
Цикл работы устройства повтор етс до момента переполнени счетчика 4. Сигналом переполнени счетчика 4 адреса осуществл етс останов блока 1 синхронизации и тем самым генератора. В режиме формиро- вани счетчиковых последовательностей блок 1 синхронизации также вырабатывает три тактовых импульса с тем отличием, что первый тактовый импульс, формируемый блоком 1 синхронизации, подаетс не на второй тактовый выход, а на п тый, соединенный с синхровходом регистра 3. Таким образом, на регистре 3 формируетс очередное слово счетчиковой последовательности . Второй и третий тактовые импульсы соответственно увеличивают на единицу содержимое счетчика 4 и осуществл ют запись сформированного слова в блок пам ти 2. Затем цикл работы устройства повтор етс до момента переполнени счетчика 4, после чего осуществл етс останов устройства .
В режиме формировани тестовой последовательности типа бегущий код устройство работает следующим образом.
5 10 15 20 25 30 35
40 45 50 55 60
Дл формировани такой последовательности в регистр 5 заноситс необходимый код. В регистр 6 записываетс код, формируемый по следующему правилу: если в регистр 5 записана единица или группа единиц, начина с n-го разр да, то в регистр 6 перед каждой из таких групп в (п-1)-м разр де также записываетс единица. Пор док работы устройства при этом аналогичен предыдущему, за тем исключением, что первый тактовый импульс блока 1 синхронизации формируетс не на п том или втором тактовых выходах блока 1 синхронизации, а на первом тактовом выходе, соединенном со входами сдвига регистров 5 и 6. Наличие кодов на выходах регистров 5 и 6 обеспечивает формирование слова на регистре 3. Второй и третий тактовые импульсы увеличивают на единицу содержимое счетчика 4 и осуществл ют запись сформированного слова в блок пам ти 2. Затем цикл работы устройства повтор етс до момента переполнени счетчика 4. Сигнал переполнени со счетчика 4 осуществл ет останов блока синхронизации и тем самым всего генератора .
Таким образом, предлагаемый генератор позвол ет нар ду с традиционными формировать случайные тестовые последовательности с идеальными статистическими характеристиками с широкими возможност ми управлени законом распределени , обеспечива расширение функциональных возможностей генератора и области его применени .
Claims (1)
- Формула изобретениГенератор тестов, содержащий блок синхронизации, датчик случайного числа, блок пам ти, регистр, счетчик и два коммутатора , причем выходы датчика случайных чисел соединены с адресными входами первого коммутатора, выходы которого еоеди- нены с информационными входами соответствующих разр дов регистра, выходы которого вл ютс выходами генератора , отличающийс тем, что, с целью расширени класса решаемых задач путем обеспечени возможности формировани тестовой последовательности различного характера, генератор содержит ждущий мультивибратор, два кольцевых регистра и таймер, причем информационные входы счетчика подключены к шине задани числа тактов работы генератора, информационные входы первого и второго кольцевых регистров соединены с шиной задани начальных данных генератора, первый выход блока синхронизации соединен с входами синхронизации первого и второго кольцевых регистров, выходы которых соединены с информационными входами первого и второго коммутаторов соответственно , управл ющий вход второго коммутатора соединен с вторым выходом блока синхронизации и с входами синхронизации ждущего мультивибратора и таймера, информационные входы датчика случайных чисел соединены с шиной задани начальных данных генератора, выход таймера соединен с входом разрешени датчика случайных чисел, а выход ждущего мультивибратора соединен с входом запуска датчика случайных чисел, третий выход блока синхронизации соединен с входом синхронизации счетчика, выход переполнени которого соединен с входом блокировки блока05синхронизации, группа разр дных выходов счетчика соединена с группой адресных входов блока пам ти, информационные входы которого соединены с выходами регистра, вход записи блока пам ти соединен с четвертым выходом блока синхронизации, выходы второго коммутатора соединены с входами сбросов соответствующих разр дов регистра, вход задани режима работы блока синхронизации соединен с входом задани режима работы генератора , синхровход регистра соединен с п тым выходом блока синхронизации, а вход выбора режима формировани теста соединен с шиной задани начальных данных генератора.
Priority Applications (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU894765756A SU1718221A1 (ru) | 1989-12-05 | 1989-12-05 | Генератор тестов |
Applications Claiming Priority (1)
Application Number | Priority Date | Filing Date | Title |
---|---|---|---|
SU894765756A SU1718221A1 (ru) | 1989-12-05 | 1989-12-05 | Генератор тестов |
Publications (1)
Publication Number | Publication Date |
---|---|
SU1718221A1 true SU1718221A1 (ru) | 1992-03-07 |
Family
ID=21482954
Family Applications (1)
Application Number | Title | Priority Date | Filing Date |
---|---|---|---|
SU894765756A SU1718221A1 (ru) | 1989-12-05 | 1989-12-05 | Генератор тестов |
Country Status (1)
Country | Link |
---|---|
SU (1) | SU1718221A1 (ru) |
-
1989
- 1989-12-05 SU SU894765756A patent/SU1718221A1/ru active
Non-Patent Citations (1)
Title |
---|
Авторское свидетельство СССР №1297059, кл. G 06 F 11/26, 1987. Авторское свидетельство СССР № 1269141, кл. G 06 F 11 /26, 1985. * |
Similar Documents
Publication | Publication Date | Title |
---|---|---|
SU1718221A1 (ru) | Генератор тестов | |
RU2759439C1 (ru) | Генератор прямоугольных импульсов | |
SU1427365A1 (ru) | Генератор случайного процесса | |
RU1820393C (ru) | Устройство дл формировани последовательности дискретно-частотных сигналов | |
SU1270900A1 (ru) | Устройство дл преобразовани последовательного кода в код | |
RU2080651C1 (ru) | Генератор псевдослучайных n-разрядных двоичных чисел | |
SU1049867A1 (ru) | Устройство дл формировани последовательностей управл ющих сигналов | |
SU1495772A1 (ru) | Устройство дл кусочно-линейной аппроксимации | |
SU1223350A1 (ru) | Генератор псевдослучайных чисел | |
SU389625A1 (ru) | Устройство для формирования временного интервала | |
SU1485223A1 (ru) | Многоканальное устройство для ввода' информации | |
SU1474628A1 (ru) | Устройство дл формировани синхросигналов | |
SU1370644A1 (ru) | Преобразователь моментов времени в код | |
SU1005026A1 (ru) | Устройство дл определени количества единиц в двоичном коде N-разр дного числа | |
SU1195435A1 (ru) | Устройство задержки импульсов | |
SU944114A2 (ru) | Генератор импульсов с управл емой частотой | |
SU1732451A1 (ru) | Селектор сигналов | |
SU1462469A1 (ru) | Генератор импульсов со случайной длительностью | |
SU1247854A1 (ru) | Устройство дл генерировани импульсов | |
SU463234A1 (ru) | Устройство делени времени циклов на дробное число интервалов | |
SU955208A1 (ru) | Устройство дл контрол оперативной пам ти | |
SU1264239A1 (ru) | Буферное запоминающее устройство | |
SU834852A2 (ru) | Генератор радиоимпульсов со случай-НыМи пАРАМЕТРАМи | |
SU1259294A1 (ru) | Устройство дл вычислени отношени временных интервалов | |
SU830378A1 (ru) | Устройство дл определени поло-жЕНи чиСлА HA чиСлОВОй ОСи |