SU1712964A1 - Устройство дл записи-считывани звуковых сигналов - Google Patents

Устройство дл записи-считывани звуковых сигналов Download PDF

Info

Publication number
SU1712964A1
SU1712964A1 SU894774496A SU4774496A SU1712964A1 SU 1712964 A1 SU1712964 A1 SU 1712964A1 SU 894774496 A SU894774496 A SU 894774496A SU 4774496 A SU4774496 A SU 4774496A SU 1712964 A1 SU1712964 A1 SU 1712964A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
inputs
outputs
counter
Prior art date
Application number
SU894774496A
Other languages
English (en)
Inventor
Максим Владимирович Гитлиц
Владимир Георгиевич Орлов
Андрей Александрович Федоров
Валериан Владимирович Добровольский
Original Assignee
Московский институт связи
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Московский институт связи filed Critical Московский институт связи
Priority to SU894774496A priority Critical patent/SU1712964A1/ru
Application granted granted Critical
Publication of SU1712964A1 publication Critical patent/SU1712964A1/ru

Links

Landscapes

  • Compression, Expansion, Code Conversion, And Decoders (AREA)
  • Television Signal Processing For Recording (AREA)

Abstract

Изобретение относитс  к накоплению информации, а именно к устройствам дл  цифровой заНиси-воспроизведени  речевой информации. Цель изобретени  - сокращение времени доступа к информации. Устрой-^\iroIsOо4:^

Description

режимов позвол етуменьшить врем  доступа к записанной информации путем включени  различных режимов работы; ускоренного поиска вперед и назад, панорамы (ускоренного просмотра записанной информации), электронного отката, ускорени  и замедлени  те,мпа воспроизводимой информации с сохранением ее тембральной окраски. Нужные эффекты достигаютс  специальными алгоритмами управлени  коэффициентами счета второго 8, третьего 9 и четвертого 27 счетчиков. 1 ил.
Изобретение относитс  к накоплению информации, а именно к устройствам дл  цифровой записи-,воспроизведени  речевой информации.
Известно устройство дл  цифровой записи-воспроизведени  речевых сигналов, содержащее последовательно соединенные кодер, подключенный к шине входного сигнала, блок оперативной динамической пам ти и декодер, подключенный выходом к шине выходного сигнала, М-разр дный счетчик строк, выходом старшего разр да соединенный с счетным входом первого счетчика столбцов, и группой из М выходов, подключенный к первой группе входов адресного мультиплексора, подсоединенного второй группой входов к К выходам первого и (N-K) выходам второго счетчиков столбцов, а группой выходов - к адресным входам блока оперативной динамической пам ти , подключенного группой входов адреса столбца к группе выходов дешифратора адреса, группой входов подсоединенного к группе входов регистра адреса и к первой группе входов схемы сравнени , подключенной второй группой входов к группе выходов регистра адреса, подсоединенного группой входов к группе выходов счетчика элементов пам ти, подключенного счетным входом к выходу.старшего разр да второго счетчика .столбцов, задающий генератор и формирователь управл ющих импульсов, подключенный первым выходом к объединенным .тдктосым входам кодера и декодера , вторым выходом - к управл ющему входу адресного мультиплексора, третьим выходом к входу выбора адреса строки оперативной динамической пам ти, четвертым выходим к счетному входу счетчика строк и п тым выходом к входу стробировани  дешифратора адреса.
Известно также устройство Дл  записисчу1тывани  звуковых сигналов, содержащее блок оперативной динамической пам ти, соединенный адресными входами с выходами мультиплексора и подсоединенный входом выбора адреса строки к первому выходу формировател  управл ющих импульсов, соединенного входом с выходом
коммутатора, первый счётчик, подключенный выходами к первой группе информационных входов мультиплексора, подсоединенного управл ющим входом к второму выходу формировател  управл ющих импульсов, кодер, декодер, второй и третий счетчики, задающий генератор, блок выбора режимов, элемент И, входную шину звуковых сигналов, первую и вторую входные шины управлени  и выходную шину звуковую сигналов.
Недостаток известных устройств состоит в невозможности сокращени  времени доступа к записанной информации. Это объ сн етс  тем, что период обращени  к каждому из элементов пам ти определ етс  неизменным алгоритмом функционировани  адресного счетчика, обеспечивающего последовательное обращение к элементам пам ти и к каждой,  чейке внутри элемента пам ти.
Цель изобретени  - ускорение процесса записи воспроизведени .
Поставленна  цель достигаетс  тем, что в устройство дл  записи-считывани  звуковых сигналов, содержащее блок оперативной динамической пам ти, соединенный адресными входами с выходами мультипле ссора и подсоединенный входом выбора строки к первому выходу формировател  управл ющих иипульсов, соединенного входом с выходом коммутатора,, первый счетчик, подключенный выходами к первой группе информационных входов мультиплексора, подсоединенного управл ющим входом к второму выходу формировател  управл ющих импульсов, кодер, декодер, второй и третий счетчики, задаюЩИЙ генератор, блок выбора режимов, элемент И, входную шину звуковых сигналов, первую и вторую входные шины управлени  и выходную шину звуковых сигналов, введены первый элемент ИЛИ, подсоединенный nejDBbiM и вторым входами к первому и второму выходам блока выбора режимов и соединенный выходом с управл ющим входом коммутатора, подсо1Эдиненного информационными входами к выходам задающего генератора, дополнительный формирователь управл ющих импульсов , соединенный первым и вторым входами с третьим и четвертым выходами блока выбора режимов, подключенный выходом к счетному вхЬду второго счетчика, подсоединенный третьим входог к первой входной шине-управлени  и соединенный четвертым и п тым входами с двум  из выходов третьего счетчика, подключенного к второй группе информационных входов мультиплексора, второй элемент ИЛИ, подсоединенный первым и вторым входами к п тому и шестому выходам блока выбора режимов, снабженного соединенной с его управл ющим входом входной шиной установки режимов, третийэлемент ИЛИ, подсоединенный первым входом к седьмому выходу блока выбора режимов, дешифратор , соединенный управл ющим входом с восьмым выходом блока выбора режимов, подключенный выходами к входам выбора адреса столбца и подсоединенный входом стробировани  к третьему выходу формировател  управл ющих импульсов, подключенного четвертым выходом к счетному входу первого счетчика и соединенного п тым выходом с тактовым входом кодера и с тактовым входом декодера, который подключен выходом к выходной шине звуковых сигналов и подсоединен информационным входом к выходу -блока о.перативной динамической пам ти, соединенного информационным входом с выходом кодера, информационный вход которого подсоединен к входной шине звуковых сигналов, элемент суммировани -вычитани , соединенный первым входом установки режима к дев тому выходу блока выбора режимов , четвертый и п тый элементы ИЛИ, подсоединенные геовыми входами к дес тому выходу бгохй выбора режима, соединенного одиннадцатым зыходом с первым входом элемента i/, /элемент сравнени , подключенный выходом к первому входу сброса блока режимов, четвертый счетчик, подключенный выходом переноса к второму входу сбросе блока выбора режимов и соединенный счетным входом с одним из выходов второго счетчика, подключенных к третьей группе информационных входов, мультиплексора, генератор плавного диапазона , соединенный выходом с вторым входом элемента И, дифференцирующий элемент подключеннь)й выходом к счетным входам первого, второго и третьего счетчиков , первый регистр, подсоединенный информационными входами к второй входной шине управлени , второй регистр, интегра-. тор и детектор кода пауз, причем детектор кода пауз подсоединен информационным
входом и счетным входом соответственно к выходу кодера и к четвертому выходу формировател  управл ющих импульсов, подключен выходом к второму входу третьего
элемента ИЛИ и соединен управл ющим входом с п тым выходом блока выбора режимой , подключенным к входу разрешени  записи блока оперативной динамической пам ти, к входу записи второго регистра и к
0 управл ющему входу элемента сравнени , подсоединенного первой группой информационных входов к выходам второго регистра , информационные входы которого соединены с информационными выходами
5 четвертого счетчика, подключенными к второй группе информационных входов элемента сравнени , к информационным входам дешифратора и к первой группе информационных входов элемента сумми0 ровани -вычитани , который соединен второй группой информационных входов с выходами первого регистра, и подсоединен выходами к информационным входам четвертого счетчика, а вторым входом установки режима к одиннадцатому выходу блока выбора режимов, соединенному с вторым входом четвертого элемента ИЛИ, подключенного выходом к входу записи первого регистра, п тый элемент ИЛИ подсоединен
0 вторым входом к выходу элемента И и соединен выходо(и через интегратор с входом ,параллельной записи четвертого счетчика, подсоединенного входом сброса к выходу дифференцирующего элемента и соединен5 но го входом реверсировани  направлени  счета с вторым выходом блока выбора режимов , подключенным к входам реверсировани  направлени  счета первого и второго счетчиков и к входу реверсировани 
0 направлени  счета третьего счетчика, соединенного счетным входом с одним из выходов первого счетчика и подключенного входом запрещени  счета к выходу третьего элемента ИЛИ, выход второго элемента
5 ИЛИ, подключен к входу дифференцирующего элемента, подсоединенного выходом к шестому входу дополнительного формировател  управл ющих импульсов.
На .чертеже приведена функциональт
0 на  схема устройства дл  записи-считывани  звуковых сигналов,
Устройство содержит блок 1 оперативной динамической пам ти, соединенный адресными входами с выходами мультиплексора 2 и подсоединенный входом выбора адреса строки к первому выходу формировател  3 управл ющих импульсов, соединенного входом с выходом коммутатора 4, первый счетчик 5, подключённый выходами к первой группе информационных
входов мультиплексора 2, подсоединенного управл ющим входом к второму выходу формировател  3 управл ющих импульсов, кодер 6, декодер 7, второй 8 и третий 9 счётчики, задающий генератор 10, блок 11 выбора режимов, элемент И 12, входную шину 13 звуковых сигналов, первую 14 и вторую 15 входные шины управлени  и выходную шину 16 звуковых сигналов.
Устройство содержит также первый элемент ИЛИ 17, подсоединенный первым и вторым входами к первому и второму выходам блока 11 выбора режимов и соединенный выходом с управл ющим входом коммутатора 4, подсоединенного информационными входами к выходам задающего генератора 10, дополнительный формирователь 18 управл ющих импульсов, соединенный первым и вторым входами с третьим и четвертым выходами блока 11 выбора режимов , подключенный выходом к счетному входу второго счетчика 8, подсоединенный третьим входом к первой входной шине 14 управлени  и соединенный четвертым и п тым входами с двум  из выходов третьего счетчика 9, подключенного к второй группе информационных входов мультиплексора 2.
Второй элемент ИЛИ 19, подсоединен первым и вторым входами к п тому и шестому выходам блока 11 выбора режимов, снабженного соединенной с его управл ющим входом входной шиной 20 установки режимов. Третий элемент ИЛИ 21, подсоединен первым входом к седьмому выходу блока 11 выбора режимов, дешифратор 22, соединенный управл ющим входом с восьмым выходом блока 11 выбора режимов, подключенный выходами к входам выбора адреса столбца и подсоединенный входом стробировани  к третьему выходу формировател  3 управл ющих импульсов. Формирователь 3 управл ющих импульсов подключен четвертым выходом к счетному входу первого счетчика 5 и соединен п тым выходом с тактовым входом кодера бис тактовым входом декодера 7, который подключен выходом к выходной шине 16 звуковых сигналов и подсоединен информационным входом к выходу блока 1 оперативной динамической пам ти, соединенного информационным входом с выходом кодера 6, информационный вход которого подсоединен к входной шине 13 звуковых сигналов .
Кроме того, устройство содержит элемент 23 суммировани -вычитани , соединенный первым входом установки режима с дев тым выходом блока 11 выбора режимов , четвертый 24 и п тый элементы ИЛИ, подсоединенные первыми входами к дес тому выходу блока 11 выбора режима, соединенного одиннадцатым выходом с первым входом элемента И 12, элемент 26 сравнени , подключенный выходом к первому входу сброса блока 11 выбора режимов , четвертый счетчик 27 подключенный выходом переноса к второму входу сброса блока 11 выбора режимов и соединенный счетным входом с одним из выходов второго
0 счетчика 8, подключенных к третьей группе информационных входов мультиплексора 2, генератор 28 плавного диапазона, соединенный выходом с вторым входом элемента И 12, дифференцирующий элемент 29 подключенный выходом к счетным входам первого 5, второго 8 и третьего 9 счетчиков, первый регистр 30, подсоединенный информационными входами к второй входной шине 15 управлени , второй регистр 31,
0 интегратор 32 и детектор 33 кода пауз.
В предлагаемом устройстве детектор 33 кода пауз подсоединен информационным входом и счетным входом соответственно к выходу кодера 6 и к четвертому выходу формировател  3 управл ющих импульсов, подключен выходом к второму входу третьего элемента ИЛИ 21 и соединен управл ющим входом с п тым выходом блока 11 выбора режимов, подключенным к входу разрешени  записи блока 1 оперативной динамической пам ти, к входу записи второго регистра 31 и к управл ющему входу элемента 26 сравнени , подсоединенного п той группой информационных входов к
5 выходам второго регистра 31, информационные входы которого соединены с информац .ионными выходами четвертого счетчика 27, подключенными к второй группе информационных входов элемента
0 26 сравнени , к информационным входам дешифратора 22, и к первой группе информационных входов элемента 23 суммировани -вычитани .
Последний соединен второй группой
5 информационных входов с выходами первого регистра 30 и подсоединен выходами к информационным входам четвертого счетчика 27, а вторым входом установки режима одиннадцатому выходу блока 11 выбора режимов, соединенному с вторым входом четвертого элемента ИЛИ 24, подключенного выходом к ВКОДУ записи первого регистра 30. П тый элемент ИЛИ 25 подсоединен вторым входом к выходу элемента И 12 и соединен выходом через интегратор 32 с входом параллельной записи четвертого счетчика 27, подсоединённого входом.сброса к выходу дифференцирующего элемента 29 и соединенного входом реверсировани  направлени  счета с вторым выходом блока
11 выбора режимов, подключенным к входам реверсировани  направлени  счета первого 5 и второго 8 счетчиков к входу реверсировани  направлени  счета третьего счетчика 9, соединенного счетным входом с одним из выходов первого счетчика 5 и подключенного входом запрещени  счета к выходу третьего элемента ИЛИ 21. Выход второго элемента ИЛИ 19 подключен к входу дифференцирующего элемента 29, подсоединенного выходом к шестому входу дополнительного формировател  18 управл ющих импульсов.
Устройство работает следующим образом .
В режим Запись с входной шины 20 установки режимов на одноименный вход блока 11 режимов кратковременно подаетс  высокий логический уровень. При этом сигнал логического нул  с п того выхода блока 11 переводит блок 1 оперативной динамической пам ти в режим записи и разрешает работу детектора 33 кода пауз. Одновременно на входы сброса дополнительного формировател  управл ющих импульсов 18 первого 5, второго 8, третьего 9 и четвертого 27 счетчиков поступает короткий положительный импульс с шестого выхода блока выбора режимов 11, пройд  через второй элемент ИЛИ 22 и дифференцирующий элемент 29. При этом на третьем и четвертом входах дополнительного формировател  управл ющих импульсов 18 устанавливаетс  уровень логического нул  и выход старшего разр да первого счетчика 5 соедин етс  со счетным, входом второго счетчика 8 через коммутатор дополнительного формировател  управл ющих импуль ,сов 18.
На выходе кодера 6 формируетс  цифровой код речевого сигнала, который последовательно заполн ет блок 1 оперативной динамической пам ти. Последовательное обращение к  чейкам пам ти и к каждому элементу пам ти обеспечиваетс  формированием адресных и управл ющих сигналов. Адресные сигналы поступают через мультиплексор 2 с первого 5, второго 8 и третьего 9 счетчиков. Сигналы управлени  снимаютс  с формировател  3 управл ющих импульсов , причем сигналом стробируетс  дешифратор 22, дешифрирующий адрес текущего элемента пам ти, поступающий с четвертого счетчика 27.
При по влении в входном речевом сигнале паузы определенной длительности (например , 200 мс и более) на выходе детектора 33 кода пауз формируетс  уровень логической единицы,который,воздейству  на вход запрещени  счета первого
счетчика 5, приостанавливает обращение к блоку оперативной динамической пам ти 1. Тем самым исключаютс  неинформативные участки речевого сигнала и обеспечиваетс 
более экономное расходование объема пам ти при записи.
Перевод устройства в-режим Воспроизведение возможно осуществл ть двум  способами.
0 При полном заполнении блока 1 оперативной динамической пам ти на выходе переноса четвертого счетчика 27 по вл етс  положительный перепад логических уровней , перевод щий соответствующий триггер блока 11 выбора режимов в нулевое состо ние и воздействующий на входы сброса дополнительного формировател  18 управл ющих импульсов и первого 5, второго 8, третьего 9 и четвертого 27 счетчиков
0 через второй элемент ИЛИ 19 и дифференцирующий элемент 29. При этом на входе разрешени  записи блока 1 оперативной динамической пам ти устанавливаетс  высокий логический уровень, одновременно
5 запрещающий функционирование детектора кода пауз 33.
При кратковременной подаче на соответствующий вход блока 11 установки режимов высокого логического уровн 
0 осуществл етс  принудительный (до окончани  полного цикла записи) перевод устройства в режим воспроизведени . При этом осуществл етс  фиксаци  текущего адреса элемента пам ти в втором регистре 31.
5 В цикле воспроизведени  при совпадении текущего адреса с адресом, хран щимс  в втором регистре 31 срабатывает элемент 26 сравнени  и цикл повтор етс .
В режиме воспроизведени  цифровой
0 код последовательно считываетс  из блока 1 оперативной динамической пам ти и преобразуетс  в декодере 7 в аналогов 1й сигнал , поступающий на выходную шину звуковых сигналов 16.
5 Перевод диктофона при воспроизведении в один из режимов осуществл етс  кратковременной подачей высокого логического уровн  на соответствующий вход блока 11 выбора режимов.
Режим ускоренного поиска вперед заключаетс  в следующем.
На первом выходе блока 11 выбора режимов по вл етс  высокий логический
5 уровень, переключающий через первый элемент ИЛИ 17 крммутатора 4 так, что на форм.ирователь 3 управл ющих импульсов с задающего генератора 10 поступают импульсы с повышенной частотой. При этом увеличиваетс  скорость обращени  к блоку
1 оперативной динамической пам ти 1 и, следовательно, скорость воспроизведени .
В режиме ускоренного поиска назад высокий логический уровень устанавливаетс  на втором выходе блока 11 выбора режимов 5 и, следовательно, на входах реверсировани  первого 5, второго 8, третьего 9 и четвертого 27 счетчиков, что приводит к изменению направлени  вчета. Ускоренный поиск осуществл етс  в обратном направ- 10 лении.
Режим замедлени  темпа воспроизводимой информации заключаетс  в повторении отдельных фрагментов цифрового кода при считывании его из блока 1 оперативной 15 инамической пам ти. Длительность этмх фрагментов составл ет 20-40 мс, а частота их повторени  ,определ етс  необходимой степенью уменьшени  темпа.
При включении режима на третьем вы- 20 ходе блока 11 установки режимов устанавиваетс  уровень логической единицы, включающий Дополнительный формироваель управл ющих импульсов 18, который правл ет коэффициентом счета второго 25 счетчика 8 таким образом, что происходит повторное обращение к определенным  чейкам пам ти элементов пам ти блока 1. Измен   по первой шине 14 управлени  коэффициент делени  дополнительного фор- 30 мировател  управл ющих Импульсов 18, можно регулировать степен замедлени  емпа воспроизводимой информации.
Дл  воспроизведени  информации в реиме ускорени  темпа воспроизводимой 35 информации из цифрового кода исключают фрагменты длительностью 20-40 мс, обраща сь при считывании не к всем  чейкам накопительной матрицы блока 1 оперативной динамической пам ти.40
При включении режима на четвертом выходе блока 11 выбора режимов устанавиваетс  высокий логический уровень. При том дополнительный формирователь 18 управл ющих импульсов обеспечивает такой 45 коэффициент счета второго счетчика 9, что происходит обращение не к всем  чейкам пам ти блока 1 пам ти. Изменение степени скорени  темпа осуществл етс  по второй исходной шине 15 управлени .50
В режиме Останов сигнал логической единицы с седьмого выхода блока выбора режимов 11 поступает через третий элемент ИЛИ 21 на входы запрещени  счета третьего счетчика 9. При этом приостанавливает- 55   считывание цифрового кода из блока 1 пам ти, а регенераци  информации в его чейках пам ти обеспечиваетс  функционированием первого с.четчика 5. Считывание информации возобновитс  после сн ти  высокого логического уровн  с седьмого выхода блока 11 выбора режимов.
В режиме хранени  информации блок 1 оперативной динамической пам ти, используемый в диктофоне,  вл етс  энергозависимым , при сн тии питани  тер етс  информаци , хран ща с  в ОЗУ. Долговременноехранение информации в блоке пам ти ограничено, что св зано со значительным потреблением тока, снизить которое можно, перевод  ИС динамических ОЗУ в режим Невыбора или хранени  информации.
При установке режима высокий логический уровень с восьмого выхода блока 11 выбора режимов поступает на управл ющий вход дешифратора 22 и переводит все его выходы в неактивное состо ние, обращение к  чейкам пам ти блока пам ти прекращаетс .
В режиме отката по второй шине 15 управлени  производитс  установка времени отката в виде значени  приращени  адреса четвертого счетчика 27, которое запоминаетс  в первом регистре 30 при по влении на его входе записи положительного перепада логических уровней, возникающего на дес том выходе блока 11 выбора режимов. Одновременно на первом входе установки режима элемента 23 суммировани -вычитани  устанавливаетс  высокий логический уровень, задающий режим вычитани . При этом на входе параллельной записи четвертого счетчика 27 с некоторой задержкой, задаваемой интегратором 32, по вл етс  положительный перепад логических уровней. Состо ние четвертого счетчи,ка 27 измен етс  на величину приращени  текущего адреса элемента пам ти, т.е. в элементе 23 суммировани -вычитани  осуществл етс  вычитание из текущего адреса значени  его приращени , хран щегос  в первом регистре 30. Результат вычитани  записываетс  в четвертый счетчик 27, который обеспечивает повторное обращение к нескольким последним элементам пам ти блока 1 оперативной динамической пам ти, после чего продолжает функционирование с нормальным коэффициентом счета. При каж-, дом включении режима Откат устройство повтор ет последний информационный фрагмент любой заданной длительности.
В режиме Панорама на одиннадцатом выходе блока 11 выбора режимов устанавливаетс  высокий логический уровень, разрешающий работу элемента И 12, на другой вход которого поступают короткие импульсы с генератора плавного диапазона 28. Период повторени -: этих импульсов редел ет длительность воспроизводимых
фрагментов, a шаг просмотра устанавливаетс  на первой входной шине 14 управлени , Импульсы с генератора плавного диапазона 28 через элемент И 12,п тый элемент ИЛИ 25 и интегратор 32 поступают на вход параллельной записи четвертого счетчика 27, периодически обеспечива  скачкообразное приращение текущего значени  адреса элемента пам ти блока 1 оперативной динамической пам ти, Воспроизведение информации осуществл етс  фрагментами, обеспечива  просмотр информации в блоке 1 оперативной динамической пам ти.

Claims (1)

  1. Формула изобретени  Устройство дл  записи-считывани  звуковых сигналов, содержащее блок оперативной ду1намической пам ти, соединенный адресными вход&ми с выходами мультиплексора и подсоединенный входом выбора адреса строки к первому выходу формировател  управл ющих импульсов, соединенного входом с выходом коммутатора, первый счетчик, подключенный выходами к первой группе информационных входов мультиплексора, подсоединённого управл ющим входом к второму выходу формировател  управл ющих импульсов, кодер, декодер,, второй и третий счетчики, задающий reHepaTOfi, блок выбора режимов, элемент И, входную щину звуковых сигналов, первую и вторую входные щины управлени  .и выходную шину звуковых сигналов, о т л и ч а ю щ е е с   тем, что, с целью ускорени  процесса записи-воспроизведени , в него введены первый элемент ИЛИ, подсоединенный первым и вторым входами к первому и второму выходам блока вь1бора режимов и соединенный выходом с управл ющим входом коммутатора, подсоединенного информационными входами к выходам задающего генератора, дополнительный формирователь управл ющих импульсов , соединенный первым и вторым входами с третьим и четвертым выходами блока выбора режимов, подключенный вы ходом к счетному входу второго счетчика, подсоединенный третьим входом к первой входной шине управлени  и соединенный четвертым и п тым входами с двум  из выходов третьего счетчика, подключенного к второй группе информационных входов мультиплексора, второй элемент ИЛИ, подсоединенный первым и вторым входами к п тому и шестому выходам блока выбора режимов, снабженного соединенной с его управл ющим входом входной, шиной установки режимов, третий элемент ИЛИ, подсоединенный первым входом к седьмому выходу блока выбора режимов, дешифратор , соединенный управл ющим входом с восьмым выходом блока выбора режимов, подключенный выходами к входам выбора
    адреса столбца и подсоединенный входом стробировани  к третьему выходу формировател  управл ющих импульсов, подключенного четвертым выходом к счетному входу первого счетчика и соединенного п тым выходом с тактовым входом кодера и с тактовым входом декодера, который подключен выходом к выходной шине звуковых сигналов и подсоединен информационным входом к выходу блока оперативной динамической пам ти, соединенного информационным входом с выходом кодера, информационный вход которого подсоединен к входной шине звуковых сигналов , элемент суммировани -вычитани ,
    0 соединенный первым входом установки режима к дев тому выходу блока вь1бора режимов , четвертый и п тый элементы ИЛИ, подсоединенные первыми входами к дес тому выходу блока выбора режимов, соединенного одиннадцатым выходом с первым входом элемента И, элемент сравнени , подключенный выходом к первому входу сброса блока выбора режимов, четвертый счетчик, подключенный выходом переноса к
    0 второму входу сброса блока выбора режимов и соединенный счетным входом из выходов второго счетчика, подключенных к третьей группе информационных входов мультиплексора, генератор плавного диапазона, соединенный выходом с вторым входом элемента И, дифференцирующий элемент, подключенный выходом к счетным входам первого, второго и третьего счетчиков, первый регистр, подсоединенный информационными входами к второй входной шине управлени , второй регистр, интегратор и детектор кода пауз, причем детектор кода пауз подсоединен информационным входом и счетным входом соответственно к выходу кодера и к четвертому выходу формировател  управл ющих импульсов , подключен выходом к второму входу третьего элемента ИЛИ и соединен управл ющим входом с п тым выходом блока выбора режимов, подключенным к входу разрешени  записи блока оперативной динамической пам ти, к входу записи второго регистра и к управл ющему входу элемента сравнени , подсоединенного первой
    5 группой информационных входов к выходам второго регистра, информационные входы которого соединены с информационными выходами четвертого счетчика, подключенными к второй группе информационных входов элемента сравнени , к
    информационным входам дешифратора и к первой группе информационных входов элемента суммировани -вычитани , который соединен второй группой информационных входов с выходами первого регистра, подключен выходами к информационным входам четвертого счетчика и подсоединен входом установки режима к одиннадцатому выходу блока выбора режимов, соединенно , му с вторым входом четвертого элемента ИЛИ, подключенного выходом к входу запири первого регистра, п тый элемент ИЛИ подсоединен вторым входом к выходу элемента И и соединен выходом через интегратор с входом параллельной записи четвертого счетчика, подсоединенного входом сброса к выходу дифференцирующего элемента и соединенного входом реверсировани  направлени  счета с вторым выходом блока выбора режимов, подключенным к входам реверсировани  направлени  счета первого и второго счетчиков и к входу реверсировани  направлени  счета третьего счетчика, соединенного счетным входом с одним из выходов первого счетчика и подключенного входом запрещени  счета к выходу третьего элемента ИЛИ, а выход второго элемента ИЛИ подключен к входу дифференцирующего элемента, подсоединенного выходом к шестому входу дополнительного формировател  управл ющих импульсов.
SU894774496A 1989-12-27 1989-12-27 Устройство дл записи-считывани звуковых сигналов SU1712964A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU894774496A SU1712964A1 (ru) 1989-12-27 1989-12-27 Устройство дл записи-считывани звуковых сигналов

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU894774496A SU1712964A1 (ru) 1989-12-27 1989-12-27 Устройство дл записи-считывани звуковых сигналов

Publications (1)

Publication Number Publication Date
SU1712964A1 true SU1712964A1 (ru) 1992-02-15

Family

ID=21487452

Family Applications (1)

Application Number Title Priority Date Filing Date
SU894774496A SU1712964A1 (ru) 1989-12-27 1989-12-27 Устройство дл записи-считывани звуковых сигналов

Country Status (1)

Country Link
SU (1) SU1712964A1 (ru)

Cited By (1)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5819005A (en) * 1993-08-03 1998-10-06 Dictaphone Corporation Modular digital recording logger

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Патент GB Ns 2033955, кл. Н 31, 1980.Авторское свидетельство СССР Ms 1339637, кл. G 11 В 5/027, 1986. *

Cited By (2)

* Cited by examiner, † Cited by third party
Publication number Priority date Publication date Assignee Title
US5819005A (en) * 1993-08-03 1998-10-06 Dictaphone Corporation Modular digital recording logger
USRE41292E1 (en) * 1993-08-03 2010-04-27 Nice Systems Inc. Modular digital recording logger

Similar Documents

Publication Publication Date Title
US4506348A (en) Variable digital delay circuit
SU1712964A1 (ru) Устройство дл записи-считывани звуковых сигналов
US3865002A (en) Automatic performance system for electronic instruments
RU1771533C (ru) Устройство дл цифровой записи воспроизведени речевой информации
SU1474592A1 (ru) Устройство дл обработки сигналов многоканальных программно-временных устройств
SU720507A1 (ru) Буферное запоминающее устройство
SU604160A1 (ru) Устройство автоматического выравнивани времени распространени при передаче дискретных сообщений по параллельным каналам
SU1166177A1 (ru) Динамическое запоминающее устройство
SU1723656A1 (ru) Программируема лини задержки
SU1501100A1 (ru) Функциональный генератор
SU1302291A1 (ru) Устройство дл цифровой записи и считывани речевых сигналов
SU1191904A1 (ru) Цифровой генератор периодических сигналов
SU450233A1 (ru) Запоминающее устройство
RU2108659C1 (ru) Цифровая регулируемая линия задержки
US3654625A (en) Rapid sequential information record, storage and playback system
SU1587599A1 (ru) Устройство дл контрол доменной пам ти
SU1062645A1 (ru) Программно-временное устройство
SU1065882A1 (ru) Устройство дл контрол каналов магнитной записи-воспроизведени
SU1372352A1 (ru) Транспониатор сигналов речевой информации
RU1809525C (ru) Устройство задержки
SU1172066A1 (ru) Многоканальный приемник частотно-модулированных сигналов
SU459800A1 (ru) Запоминающее устройство
SU1252769A1 (ru) Устройство дл ввода информации
SU1536366A1 (ru) Устройство дл ввода-вывода информации
SU1310899A1 (ru) Запоминающее устройство с одновременным считыванием нескольких слов