SU1709527A1 - Многоканальный цифроаналоговый преобразователь - Google Patents

Многоканальный цифроаналоговый преобразователь Download PDF

Info

Publication number
SU1709527A1
SU1709527A1 SU894791213A SU4791213A SU1709527A1 SU 1709527 A1 SU1709527 A1 SU 1709527A1 SU 894791213 A SU894791213 A SU 894791213A SU 4791213 A SU4791213 A SU 4791213A SU 1709527 A1 SU1709527 A1 SU 1709527A1
Authority
SU
USSR - Soviet Union
Prior art keywords
input
output
control
outputs
counter
Prior art date
Application number
SU894791213A
Other languages
English (en)
Inventor
Михаил Львович Портнов
Original Assignee
Житомирское производственное объединение "Промавтоматика"
Priority date (The priority date is an assumption and is not a legal conclusion. Google has not performed a legal analysis and makes no representation as to the accuracy of the date listed.)
Filing date
Publication date
Application filed by Житомирское производственное объединение "Промавтоматика" filed Critical Житомирское производственное объединение "Промавтоматика"
Priority to SU894791213A priority Critical patent/SU1709527A1/ru
Application granted granted Critical
Publication of SU1709527A1 publication Critical patent/SU1709527A1/ru

Links

Landscapes

  • Analogue/Digital Conversion (AREA)

Abstract

Изобретение относитс  к автоматике и может быть использовано в телеметрических системах дл  распределени  и преобразовани  в аналоговые сигналы принимаемой цифровой !информации, Щель изобретени  - повышение надежности результатов преобразовани . Многоканальный ЦАП содержит п элементов пам ти и п канальных преобразователей, блок управ- лени ^ формирователь сигналов управлени , генератор импульсов, а также коммутаторы, счетчики импульсов, триггеры и логические элементы. В общей части коды значений параметров преобразуютс  в ши- ротно-модулированные периодические импульсные последовательности так, что отношение суммарной длительности всех импульсов к периоду повторени  импульсных последовательностей отображает соответствующее кодовое значение. Благодар  тому что на канальные источники тока из общего регистра одновременно вывод тс  одинаковые по весу кода разр ды дл  всех каналов, существенно упрощаетс  аппаратура индивидуальных канальных преобразователей. При этом за счет поочередной записи в регистр пр мых и инверсных последовательностей в режиме тестировани  без использовани  внешних узлов и дополнительных приборов провер етс  работоспособность устройства. Представлены конкретные реализации основных блоков устройства. 2 з.п. ф-лы, 2 ил.feИзобретение относитс  к aBTOMaTtfKe и телемеханике, в частности к таким системам телемеханики, в которых телеметрическа  информаци , принимаема  из линий св зи в виде кодов, должна воспроизводитьс  аналоговыми приборами.'^Известно многоканальное- устройство дл  ретрансл ции сигналов, содержащее! блок приема, подключенный входом'к линии св зи, а выходом - к канальным преобразовател м, содержащим индивидуальные преобразователи кодов в ши- ротно-модулированные сигналы, которыезатем-преобразуютс  в токовые сигналы, средние значени  которых соответствуют прин тым кодовым сигналам.За счет промежуточного преобразовани  кода в широтно-модулированные сигналы достигаетс  упрощение аппаратуры.Однако в известном устройстве не обеспечиваетс  тестирование основных узлов и, следовательно, недостаточны надежность и достоверность приема информации.Известно также устройство дл  приема и воспроизведени  телеизмерений, содержащее блоки приема, управлени , пам ти иXJО Юс  юXI

Description

индивидуальные канальные преобразователи . Повышение надежности и достоверности принимаемой информации в устройстве достигаетс  благодар  тому, что данные передаютс  Дважды - пр мым м инверсным кодами, причем широтно-модулированные сигналы, отображающие прин тые коды, подаютс  в канальные преобразователи в режиме тестировани  поочередно . При работоспособности основных узлов устройства показани  выходных приборов должны соответствовать половине максимальных значений. Таким образом, тестирование проводитс  без использовани  внешних по отношению к устройству блоков и дополнительных приборов.
Указанное устройство характеризуетс  недостаточной надежностью из-за наличи  в канальных преобразовател х индивидуальных многоразр дных элементов пам ти,
Наиболее близким по технической сущности к предлагаемому  вл етс  многоканальный цифроаналоговый преобразователь , содержащий канальный преобразователь на индивидуальных коммутируемых источниках тока, выходы которого  вл ютс  выходами устройства, блок управлени , содержащий первый регистр сдвига, подключенный информационным входом к соответствующему еыходу блока приема, и блок приема, вход которого  вл етс  первым входом устройства и соединен с линией св зи, а выходы управлени  и информационный соединены с соответствующими входами блока управлени , формирователь сигналов управлени , выполненный на первом и втором .счетчиках , мультиплексоре.
8 известном устройстве решена задача автоматического преобразовани  кодов значений параметров в наборы весовых временных интервалов с использованием общего формирователи широтно-модулмрованных импульсов, а также тестирование основных узлов, что обеспечивает упрощение общих узлов устройства.
Однако в канальных преобразовател х этого устройства примен ютс  индивидуальные элементу пам ти - регистры сдвига с последовательным вводом и последовательным выводом кодов, число разр дов в которых равно числу разр дов р принимаемых ходах ,, отображающих значени  параметров . увеличении числа каналов преобразовани  объем аппаратуры индивидуальной части становитс  неприемлемо большим, что снижает надежность устройства в целом.
Цель изобретени  - повышение надежности устройства за счет оптимального распределени  функций между общей и индивидуальной част ми многоканального цифроаналогового преобразовател .
На фиг.1 показана структурна  схема
устройства.
Устройство содержит блок 1 приема, вход которого  вл етс  первым входом устройства и соединен с линией св зи. Выходы информационный и управлени  блока 1
0 подключены к блоку 2 управлени . Устройство включает также канальные преобразователи 8 (16 - дл  приведенного примера реализации устройства), выполненные на индивидуальных дл  каждого канала коммутируемых источниках тока 8-1,., 8-16, вь1ходы которых  вл ютс  выходами К прибору 1... К прибору 16 устройства, формирователь 9 сигналов управлени , первый Н и второй 15 счетчики, элемент 16 пам ти, первый 17 и второй 18 коммутаторы, секционированный регистр 19 сдвига, состо щий в приведенном примере реализации устройства из секций 19-1... 19-4, демультиплексор 20 с выходами 1...4 дл  приведенного
5 примера реализации устройства, триггер -21, генератор 22 тактовых импульсов, первый 23 и второй 24 элементы И, причем вход элемента И 24  вл етс  входом Тестирование устройства, а также первый 25 и второй
0 26 элементы ИЛИ, формирователь 27 импульсов .
Блок 2 управлени  включает счетчик 4, первый 5 и второй 6 триггеры, элемент И 7 м регистр 3 сдвига.
Б Формирователь 9 сигналов управлени  содержит первый 10 и второй 11 счетчики, мультиплесор 12 и элемент 13 задержки.
Окружности у входов и выходов элементов  вл ютс  знаком инверсии соответству0 ющих входных или выходных сигналов.
Многоканальный цифроаналоговый преобразователь работает следующим образом .
На вход блока t приема из линии св зи
5 поступает последовательный код, содержащий информационную и адресную части. Информационна  часть представл ет переданный дважды - пр мым и инверсным кодами п-разр дный двоичный код значени 
0 телеметрического параметра, номер которого определ етс  кодом адресной части. Блок 1 выдел ет начало посылки, совпадающее с началом приема адресной части. Блок 1 формирует при этом сигнал на втором,
5 управл ющем выходе. Этим сигналом корректируетс  фаза генератора тактовых импульсов так, что фронты сигналов на первом выхода генератора 22 совпадают с серединами временных интервалов принимаемых иазр доа кода, Однозременноустанавливаетс  в 1 триггер 6 блока 2 управлени , деблокируетс  счетчик 4 и элемент И 7.
Элемент И 7 пропускает на вход регистра 3 сдвига тактовые сигналы с первого выхода генератора 22, обеспечива  ввод в Р гистр адресной части принимаемого кода .
Регистры 3 и 19 могут быть реализованы , например, на микросхемах К561 и ИР2, обеспечивающих режим последовательного ввода и параллельного вывода информации.
Синхронно с вводом данных в регистр 3 тактовые импульсы генератора 22 ввод тс  в счетчик 4.
Счетчик 4 и другие счетчики устройства могут быть реализованы, например, на микросхемах К561 ИЕ10, на входы которых подаютс  соответственно тактовые импульсы, сигналы управлени  и сброса в О. Если-в устройстве на какой-либо счетчик рабочий сигнал управлени  подан посто нно или сигнал сброса в О не используетс , указанные сигналы дл  упрощени  чертежа не показываютс .
На выходе счетчика 4 oбpaзyetc  сигнал 1 при завершении ввода кода номера канала в регистр 3. В приведенном примере реализации устройства число каналов прин то , равным 16, поэтому регистр 3 должен быть четырехразр дным, а счетчик 4-трехразр дным . По сигналу 1 от старшего разр да счётчика 4 устанавливаетс  в 1 триггер 5 и блокирует подачу в регистр 3 тактовых импульсов, обеспечива  сохранение в нем прин того кода номера канала.
С указанного момента начинаетс  этап ввода кода значени  параметра выбранного канала в элемент 16 пам ти. Исходные услови  дл  этапа записи формируютс  следующим образом. По фронту сигнала от триггера 5 образуетс  импульс формирователем 27, который через элемент ИЛИ 25 устанавливает в О счетчик 14, а в 1 триггер 21. Коммутатор 18 сигналом 1 от триггера 5 устанавливаетс  на пропуск сигналов с его первого входа, т.е. с первого выхода генератора 22, на котором частота сигналов соответствует частоте коммутации сигналов в линии св зи. Коммутатор 17 сигналом 1 от триггера 5 устанавливаетс  на пропуск на выход сигналов входной группы, условно обозначенной группой А, содержащей четырехразр дный код регистра 3 и четырехразр дный (КОД счетчика 14. Элемент 16 пам ти сигналом 1 по третьему входу от триггера 5 устанавливаетс  в режим no-i следовательного поразр дного приема данных .
Коммутаторы 17 и 18 могут быть реализованы , например, на микросхемах К561
ЛС2, элемент пам ти - на микросхеме К561 РУ2 с последовательным вводом и последовательным выводом до 256 бит информации .
Информационна  емкость элемента 16 пам ти должна быть равной произведению числа каналов на число информационных разр дов п дл  каждого канала. В приведенном примере реализации устройства используетс  двукратна  передача (пр мым и инверсным кодами) восьмиразр дного кода значени  параметра, т.е. п 16. Повторение передачи позвол ет повысить помехозащищенность устройства (реализаци  помехозащищенного декодера не рассматриваетс  в предложенном устройстве ), а также эффективно диагностировать работоспособность основных узлов устройства . Таким образом, требуема  емкость элемента пам ти дл  рассматриваемого примера реализации устройства должна быть равна 16 X 16 256 бит.
Дл  управлени  элементом 16 используетс  генератор 22, коммутатор 18, счетчики 14 и 15.И элемент ИЛИ 26, Коммутатор установлен на пропуск на выход сигналов с первого выхода генератора 22. В начале каждой паузы между сигналами генератора 22 на выходе коммутатора 18 образуетс  сигнал О и счетчик 15 деблокируетс , так как на его третьем входе исчезает сигнал 1 и становитс  чувствительным к тактовым сигналам на его первом входе. Частота этих сигналов, сформированных на третьем выходе генератора 22, значительно выше частоты сигналов на первом выходе и ограничиваетс  сверху быстродействием используемых элементов. Первый введенный в счетчик 15 тактовый импульс формирует сигнал 1 на первом выходе и выходе элемента ИЛИ 26. Этот сигнал, поступа  на четвёртый вход элемента 16, блокирует его чувствительность к адресным и информационному сигналам. В результате по адресу, заданному комбинацией сигналов групп-ы А, в элемент 16 записываетс  информационный сигнал, выдаваемый к описанному моменту времени блоком 1. С задержкой, равной периоду сигналу на первом входе счетчика 15, образуетс  сигнал 1 на втором выходе счетчика 15. При этом сигнал 1 на выходе элемента ИЛИ 26 не исчезает (т.е. по-прежнему блокируетс  элемент 16), но формируетс  сигнал перевода счетчика 14 в следующую позицию, а счетчик 15 сигНалом на его втором выходе блокируетс  и сохран ет установленное состо ние до момента формировани  сигнала 1 на выходе коммутатора 18, т.е. до начала цикла записи в элемент 16 очередного информационного сигнала. Описываемый режим работы устройства сохран етс  на врем  записи всех информационных разр дов, число которых равно 16 в приведенной реализации устройства . Установка сигнала Г на выходе 5 счетчика 14  вл етс  дл  данной реализации устройства свидетельством завершени  записи всех информационных разр дов. Указанным сигналом от счетчика 14 триггеры 5 и б возвращаютс  в О, чем и завершаетс  режим записи вновь поступивших данных в элемент 16 пам ти, который при зтом переводитс  в режим считывани  без воздействи  на ранее записанные данные . Адрес  чейки элемента 16 пам ти, из которой считываетс  информаци , определ етс  сигналами группы 5, поданными на выходы коммутатора 17, так как на управл ющий вход коммутатора 17 подан сигнал О от триггера 5. Группа Б адресных сигналов режима считывани  состоит в приведенном примере реализации устрюйства из трех составл ющих: четырех кодовых сигналов от счетчика 14, трех кодовых сигналов от счетчика 11 и одного сигнала от элемента И 24, причем сигналы от счетчика 14 замен ют использовавшиес  в режиме записи сигналы от регистра 3; сигналы от счетчика 11 и элемента И 24 - сигналы от счетчика 14. Таким образом, в режиме считывани  данных сигналы от .счетчика 14 задают номер параметра, сигналы от счетчика 11 номер считываемого разр да кода значени  соответствующего лараметра, причем в момент перехода к считыванию очередного разр да по сигналу от мультиплексора 12, прошедшему через элемент ИЛИ 25, счетчик 14 устанавливаетс  в О, а триггер 21 - в 1. В результате в темпе, определ емом частотой по влени  сигналов на втором выходе счетчика 15, счетчик 14 переключаетс  в следующее кодовое состо ние , а на фронте очередного сигнала на выходе коммутатора 18с помощью элемента И 23 образуютс  сигналы управлени  демультиплексором 20. Сигналами от демультиплексора 20 выбираетс  одно из секций регистра 19, в которую занос тс  сигналы, считываемые из элемента 16. В интервалах времени, когда коды на выходах счетчика It не измен ютс , а- состо ние счетчика 14 последовательно измен етс  от нулевого до максимального {до шестнадцати в приведенном примере реализации устройства ), в считывни  данных от элемента 16 в регистр 19 последовательно записываютс  значени  одного и того же разр да всех параметров. Дл  исключени  искажений отображени  кодовых значений параметров необходимо , чтобы врем  записи новых значений было значительно меньше времени удержани  этого значени  в регистре 19. Дл  этого частота записи, задаваема  сигналами от счетчика 15, выбираетс  выше частоты управлени  счетчиком 10, задаваемой сигналами от счетчика 14, кроме того, регистр 19 раздел етс  на несколько секций с независимым вводоминформации в каждую секцию. В приведенном варианте выполнени  устройства число секций регистра равно 4, но принципиально возможно использование другого числа секций с соответствующей коррекцией структуры демультиплексора 20, который в приведенном варианте устройства формирует сигналы на одном из четырех выходов (по числу секций регистра 19) в соответствии с сигналами на выходах 3 и 4 счетчика 14. После завершени  записи в регистр 19 значений одного и того же разр да кода всех параметров по сигналу от счетчика 14 (в приведенном варианте устройства - с выхода 5) триггер 21 возвращаетс  в состо ние О, блокиру  дальнейшее воздействие на регистр 19 сигналов от элемента И 23. Так как счетчики 15 и 14 продолжают работать, каж ,цым сигналом с выхода 5 счетчика 14 счетчик 10 формировател  9 последовательно переводитс  в очередное кодовое состо ние . Рассмотрим работу формировател  9 сигналов управлени , в состав которого входит счетчик 10. Как уже отмечалось, номер кодового разр да, записываемого в регистр 19, задаетс  счетчиком 11, которым управл ет мультиплексор 12. Мультиплексор 12 пропускает на выход сигнал с входа, адрес которого задан кодом на его входах управлени , т.е. кодом состо ни  счетчика 11. На информационные входы мультиплексора подаютс  сигналы с выхода счетчика 10, число разр дов которого (а, следовательно, и число входов мультиплексора) равно п/2, т.е. числу разр дов кода, преобразуемых дл  каждого параметре в аналоговый сигнал . Число входов управлени  (а, следовательно . и число разр дов в счетчике 11) равно двоичному логарифму числа преобразуемых разр дов. Соединени  между выходами счетчика 10 и входами мультиплексора 12 сделаны так, что при нулевой комбинации сигналов на выходе счетчика 11 на выход мультиплексора 12 проходит сигнал,с выхода 8 счетчика 10, т.е. при поступлении на вход 10 счетчика числа импульсов. равного половине его емкости. Так, в рассматриваемом варианте при п/2-8 это число равно 128,
Таким образом, переключение счетчика 11 с нулевой комбинации в первую произойдет после поступлени  на вход счетчика 10 128 импульсов, следовательно, нулева  комбинаци  выходных сигналов счетчика 11 удерживаетс  в течение половины периода заполнени  счетчика 10. Следующее переключение счетчика 11 произойдет при очередном по влении сигнала 1 на выходе мультиплексора 12, т.е. при поступлении на вход счетчика 10 1/2 числа импульсов, вызвавших переключение в первую позицию (64 - в рассматриваемом примере реализации устройства), и образовании 1 на его выходе. Аналогично происход т все остальные переключени  состо ний счетчика 11 каждое очерёдное переключение происходит вдвое бь1стрее предыдущего. Дл  предотвращени  вли ни  переходных процессов при переключени х счетчика 10 и мультиплексора 12 на работу устройства между выходом мультиплексора 12 и входом счетчика 11 установлен элемент 13 задержки. Врем  задержки может задаватьс , например, интегрирующей RC-цепочкой и должно выбиратьс  с учетом длительности переходных процессов.
Мультиплексор 12 и демультиплексор 20 могут быть реализованы, например, на микросхемах К561 КП2. Как следует из описанного , интервалы времени между переключени ми счетчика 11 соответствуют времени удержани  в регистре 19 кодовых значений параметров, поэтому вес разр да преобразуемого кода на выходе регистра 18 отображаетс  временем его экспозиции, т.е. соответствующей долей периода заполнени  счетчика 10. Старшему разр ду кода соответствует 1/2 периода .заполнени , смежному с ним - 1/4 .периода и т.д. В результате на выходе разр дов регистра образуетс  импульсна  последовательность весовых временных интервалов так, что суммарна  дол  импульсных сигналов (по отношению к периоду заполнени  счетчика 10)  вл етс  отображением кода значени  соответствующего параметра. С помощью индивидуального дл  каждого канала коммутируемого источника тока 8-1...8-16, рассчитанного на создание тока полного отклонени  стрелки выходного прибора, последовательный код на выходах регистра 19 преобразуетс  в ток, среднее значение ко торого соответствует прин тому коду значени  параметра. Период повторени  сигналов на выходах регистра 19, определ емый частотой сигналов на входе счетчика Ю, должен быть малым, чтобы исключить
колебани  стрелки выходного прибора (не показанного).
Как отмечалось, повышение достоверности принимаемой И1 формации обеспечиваетс  двукратной передачей значений параметров, причем при повторной передаче коды значений параметров инвертируютс . Такой метод передачи позвол ет не только обнаружить искажени  кодов помехами в линии св зи (метод обнаружени  не рассматриваетс  в данном устройстве), но и эффективно тестировать основные узлы устройства и выходные приборы без применени  вспомогательных узлов и приборов.
Рассмотрим работы устройства в режиме тестировани , который реализуетс  при поступлении сигнала 1 на вход Тестирование от внешнего источника (не показанного ). По этому сигналу открываетс  ключ, выполненный на элементе И 24, в результате чего на выходе этого элемента периодически (синхронно со значением сигнала на выходе 4 счетчика 11) по вл ютс  сигналы 1 и О. По сигналу О, как и в рассмотренном режиме, в регистр 19 занос тс  коды из  чеек элемента 16, в которые в режиме записи были занесены пр мые коды параметров , по сигналу 1 - в регистр занос тс  коды, прин тые при повторной передаче значений параметров, т.е. инверсные по отношению к тем, которые были прин ты ранее . Следовательно, последовательные коды, образуемые на выходах регистра 19, в двух смежных циклах содержат пр мые и инверсные значени  параметров, что обеспечивает получение, в среднем, значений, равных половине максимальных. Таким образом , при подаче сигнала тестировани  при работоспособном состо нии узлов устройства все выходные приборы должны отображать половину от максимального значени . Следовательно в режиме тестировани  выходные сигналы образуютс  теми же узлами и элементами, которые используютс  в основном режиме, чем достигаетс  динамический контроль работоспособности основных узлов, включа  выходные приборы .
Рассмотрим принцип работы и пример реализации генератора 22. Частоты сигналов на выходах генератора 22 определ ютс  следующими соображени ми. В св зи с тем, что на выходах цифроаналогового преобразовател  образуетс  не гладкий сигнал, а набор широтно-модулированных импульсов , период повторени  указанного набора (Т) должен быть достаточно малым дл  того, чтобы избежать заметных глазу колебаний показаний приборов. Выбранный период Т при использовании дл  представлени  значений параметров восьмиразр дных кодов раздел етс  на временных квантов (256 - в приведенном варианте). Дл  предложенного варианта устройства необходимо также учесть, что в пределах одного временного кванта происходит перезапись нового значени  в секции регистра 19, в результате чего величина выходного сигнала недостоверна во врем  перезаписи. Поэтому врем  перезаписи должно составл ть лишь долю Ki времени Т (Ki 1). 8 пределах времени KiT счетчиком 15 и элементом ИЛИ 26 производ тс  разделенные во времени операции по считыванию и изменению адреса дл  элемента 16. Поэтому период сигнала управлени , формируемый на третьем выходе генератора 22, должен быть K2KiT (.
Принима , дл  примера, частоту повторени  набора сигналов F 1 /Т 64, Ki 1 /8, а К2 1/4, получаем требуемую частоту сигналов на третьем выходе генератора 22, равную:
F3 256x1(Kix1)K2xF.
Дл  приведенного примера реализации устройства РЗ примерно равна 600 кГц. С учетом значени  К2 частота сигналов на втором выходе генератора F2 должна быть примерно равной 150 кГц.
Частота сигналоз на первом выходе генератора 22 (FI) должна соответствовать скорости передачи (приема) информации по линии св зи. Обычно, в универсальных по применению системах телемаханики частота передачи (в зависимости от используемых каналов св зи) выбираетс  из 50, 100. 200, 300. 600, 1200, 2400, 4800, 9600 ... Г2, С учетом сказанного, генератор 22 реализуетс , например, на базе задающего кварцевого резонатора частотой не ниже Fa и кратной ей. Сигнал от задающего генератора с помощью цепочки счетных схем преобразуетс  в частоту F2 и набор частот указанного р да; На выход FI генератора подаетс  через коммутатор сигнал требуемой частоты передачи (приема) информации по линии св зи. Начальна  фаза сигнала Fi устанавливаетс  путем подачи сигнала управлени  с второго выхода блока 1 на вход Сброс счетных схем, образующих набор сигналов дл  Fi.
В качестве примера на фиг.2 дана реализаци  генератора 22. В него включен задающий генератор 28 на базе кварцевого резонатора (например, с резонансной частотой 576 кГц) и цепочка из счетных схем, уменьшающих частоту входных сигналов на 4 (элемент 29), на 3 (элемент 32), на 2 (элементы 31), на 15 (элемент 30), На выхол 3
подаетс  сигнал от генератора 28, на выход 2 - от элемента 29, а на выход 1 - от коммутатора 33, на который подаютс  сигналы с выходов отдельных счетных схем, формирующих возможные частоты передачи (приема ) информации по линии св зи. Сигналом, поданным на вход генератора 22, обнул ютс  все счетные схемы и этим устанавливаетс  начальна  фаза сигнала генератора,
0 синхронизированна  относительно информационных сигналов, принимаемых из линии св зи.
Благодар  описанному построению многоканального цифроаналогового преобразовател  в нем сохранены все положительные свойства прототипа и аналогов: использование общих узлов дл  формировани  весовых временных интервалов и дл  динамического тестировани  основных уз0 лав, и достигаетс  повышение надежности благодар  упрощению каждого канала за счет исключению индивидуальных многоразр дных элементов пам ти и использовани  вместо них общего секционированного
5 регистра сдвига. Преимущества предложенного устройства возрастают по мере увеличени  числа каналов, так как введенные в общую часть дополнительные элементы практически не завис т от числа каналов.

Claims (3)

1. Многоканальный цифроаналоговый преобразователь, содержащий формирователь сигналов управлени , генератор импульсов , блок приема, вход которого
5  вл етс  входной информационной шиной, а информационный и управл ющий выходы соединены соответственно с информационным и первым управл ющим входами блока управлени  , m элементов пам ти, выходы
0 которых соединены с входами соответствующих канальных преобразователей на источниках тока, выходы которых  вл ютс  соответствующими выходными шинами, отличающийс  тем, что, с целью
5 повышени  надежности результатов преобразовани , в него введены дополнительный элемент пам ти, первый и второй коммутаторы , первый и второй сметчики импульсов, демультиплексор, формирователь импульсов, триггер, первый и второй элементы ИЛИ, первый и второй элементы И, а элементы пам ти выполнены каждый в виде секционированного регистра сдвига, выходы которого  вл ютс  соответствующими
5 выходами соответствующего элемента пам ти , информационный вход первой секции объединен с информаационными входами остальных секций и подключен к выходу дополнительного элемента пам ти, а управл ющее входы - к соответствующим выходам
демультиплексора, тактовый вход которого соединен с выходом первого элемента И, первый и второй входы которого подключены к выходам соответственно триггера и второго коммутатора, первый и второй информационные входы которого соединены соответственно с первым и вторым выходами генератора импульсов, а вход управлени  объединен с входом формировател  импульсов, с управл ющим входом первого коммутатора и первым управл ющим входом дополнительного элемента пам ти и подключен к выходу блока управлени , группа информационных выходов которого соединена с соответствующими первыми информационными входами первого коммутатора, выходы которого - с соответствующими адресными, входами дополнительного элемента пам ти, информационный вход которого подключен к информационному выходу блока приёма, а второй управл ющий вход соединен с выходом второго элемента ИЛИ, первый и второй входы которого - соответственно с первым и вторым выходами второго счетчика импульсов, тактовый вход которого соединен с третьим выходом гене|ратора импульсов, вход разрешени  счета- с выходом второго коммутатора, а вхОд управлени  объединен с тактовым входом первого счетчика импульсов и подключен к второму выходу второго счетчика импульсов, основные выходы первого счетчика импульсов подключены к соответствующим адресным входам демультиплексора и к соответствующим первым и вторым адресным входам первого коммутатора, вторые информационные вхОды которого соединены с соответствующими выходами группы выходов формировател  сигналов управлекй  и с выходом второго элемента 1/1, первый вход которого  вл етс  входной шиной Тестирование , а второй вход соединен с первым выходом формировател  сигналов управлени , второй выход которого соединен, с входом Обнулени  триггера и первь1м входом первого элемента ИЛИ, а вход объединен с входом установки в единичное состо ние триггера, с вторым управл ющим входОм блока управлени  и подключен к дополнительному выходу первого счетчика импульсов , вход установки в нулевое состо ние
которого подключен к выходу первого элемента ИЛИ, вторрй вход которого объединен с тактовым входом триггера и подключен к выходу формировател  импульсов, вход генератора импульсов объединен с первым управл ющим входом блока управлени , третий управл ющий вход которого подключен к первому выходу генератора импульсов.
0
2. Преобразователь по п. 1, о т л и ч а ющийс  тем,чтОблокуправлени  выполнен в виде счетчика, первого и второго триггеров , элемента И и регистра сдвига, выходы которого  вл ютс  группой информационных выходов блока, а информационный вход - информационным входом блока, первый вход второго триггера  вл етс  первым правл ющим входом блока, а второй вход объединен с первым входом первого триггера и
0  вл етс  вторым управл ющим входом блока , второй вход первого триггера соединен с выходом счетчика, тактовый вход которого объединен с первым входом элемента И и  вл етс  третьим управл ющим входом
5 блока, второй вход элемента И объединен с управл ющим входом счетчика i подключен к выходу второго триггера, третий вход элемента И соединен с инвертирующим выходом первого триггера, неинвертирующий
0 выход которого  вл етс  выходом блока, выход элемента И соединен с входом записи регистра сдвига.
3. Преобразователь по п. 1, о т л и ч а ющ и и с   тем, что формирователь сигналов
5 управлени  выполнен в виде первого и второго счетчиков, элемента задержки и мультиплексора , информационные входы которого соединены с соответствующими выходами первого счетчика, тактовый вход
0 которого  вл етс  входом формировател  сигналов управлени , выход мультиплексора соединен с входом элемента задержки и  вл етс  вторым выходом формировател  сигналов управлени , выход элемента задержки соединен с тактовым входом второго счетчика, основные выходы которого соединены с соответствующими входами управлени  мультиплексора и  вл ютс  группой выходов формировател  сигналов
0 управлени , дополнительный выход второго счетчика - первым выходом формировател  , сигналов управлени :
ЛиииЯ св зи
Knpuffopy
К прибор у /с
SU894791213A 1989-10-19 1989-10-19 Многоканальный цифроаналоговый преобразователь SU1709527A1 (ru)

Priority Applications (1)

Application Number Priority Date Filing Date Title
SU894791213A SU1709527A1 (ru) 1989-10-19 1989-10-19 Многоканальный цифроаналоговый преобразователь

Applications Claiming Priority (1)

Application Number Priority Date Filing Date Title
SU894791213A SU1709527A1 (ru) 1989-10-19 1989-10-19 Многоканальный цифроаналоговый преобразователь

Publications (1)

Publication Number Publication Date
SU1709527A1 true SU1709527A1 (ru) 1992-01-30

Family

ID=21496115

Family Applications (1)

Application Number Title Priority Date Filing Date
SU894791213A SU1709527A1 (ru) 1989-10-19 1989-10-19 Многоканальный цифроаналоговый преобразователь

Country Status (1)

Country Link
SU (1) SU1709527A1 (ru)

Non-Patent Citations (1)

* Cited by examiner, † Cited by third party
Title
Авторское свидетельство СССР Мг 1377888, кл. Н 03 М 1/66. 1988.Авторское свидетельство СССР Nfe 1233284, кл. Н 03 М 1/66, 1936. *

Similar Documents

Publication Publication Date Title
SU1709527A1 (ru) Многоканальный цифроаналоговый преобразователь
JPH0578104B2 (ru)
SU1172055A1 (ru) Устройство дл автоматического определени коэффициента ошибок в каналах св зи
SU858061A1 (ru) Телеметрическое устройство
SU1377888A1 (ru) Устройство дл приема и воспроизведени телеизмерений
SU1723656A1 (ru) Программируема лини задержки
SU1251152A1 (ru) Система дл передачи хронометрической информации
SU1298930A1 (ru) Устройство дл контрол дискретного канала
SU1386996A1 (ru) Устройство дл имитации информационных каналов
SU492042A1 (ru) Устройство согласовани потока сжатых приоритетных сообщений с каналом св зи
SU1720028A1 (ru) Многоканальный фазометр
SU1679517A1 (ru) Передающее устройство адаптивной телеизмерительной системы
SU1742856A1 (ru) Устройство дл записи и воспроизведени цифровой информации
SU720507A1 (ru) Буферное запоминающее устройство
SU924759A1 (ru) Устройство дл контрол регистров сдвига
SU1647449A1 (ru) Калибратор фазы
SU1026118A1 (ru) Цифровые электронные часы
SU1145357A1 (ru) Устройство дл передачи телеметрической информации
SU1322344A1 (ru) Устройство дл передачи и приема цифровой информации
SU1413590A2 (ru) Устройство дл коррекции шкалы времени
SU1228232A1 (ru) Многоканальный генератор последовательностей импульсов
SU1381598A1 (ru) Буферное запоминающее устройство
RU1807561C (ru) Устройство дл преобразовани двоичной последовательности в балансный троичный код
JP3634541B2 (ja) 伝送フレームの構成変更方式
SU720734A1 (ru) Устройство дл многоканальной передачи сигналов с коррекцией ошибок